期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于SpartanⅡXC2S100的I^2 C总线通信
1
作者 胡文静 李外云 刘锦高 《华东师范大学学报(自然科学版)》 CAS CSCD 北大核心 2006年第4期11-15,共5页
介绍了I^2C总线协议及基于FPGA芯片的I^2C总线接口结构框图.提出了复杂时序电路状态机嵌套的设计思想,并给出了基于Verilog HDL的I^2C总线接口电路的硬件描述.在ISE 6.1i平台下结合ModelSim SE 5.7进行了设计仿真,实现了XC2S100对I... 介绍了I^2C总线协议及基于FPGA芯片的I^2C总线接口结构框图.提出了复杂时序电路状态机嵌套的设计思想,并给出了基于Verilog HDL的I^2C总线接口电路的硬件描述.在ISE 6.1i平台下结合ModelSim SE 5.7进行了设计仿真,实现了XC2S100对I^2C总线器件的读写操作. 展开更多
关键词 现场可编程门阵列(FPGA) xc2s100 I^2C总线 VERILOG HDL 状态机嵌套
在线阅读 下载PDF
基于FPGA的多路数字量采集模块设计 被引量:10
2
作者 任勇峰 胡振良 李圣昆 《国外电子元器件》 2008年第5期47-49,52,共4页
针对测控系统中监测信号较多的情况,提出了一种基于FPGA的多路数字信号采集模块设计。采集数字信号的高低状态和测量其中一路信号的频率,并采集脉冲信号的脉宽和时延,通过FPGA将数据编帧上传给上位机。结合FPGA、大容量FIFO的特点,设计... 针对测控系统中监测信号较多的情况,提出了一种基于FPGA的多路数字信号采集模块设计。采集数字信号的高低状态和测量其中一路信号的频率,并采集脉冲信号的脉宽和时延,通过FPGA将数据编帧上传给上位机。结合FPGA、大容量FIFO的特点,设计了光电隔离电路、FIFO电路、FPGA配置电路等。实现了USB2.0与上位机通信,通过上位机应用软件和驱动程序实现模块与PC机实时通信和控制。该设计方案结构灵活、控制简单、可靠性较高。 展开更多
关键词 FPGA 数字信号 电平 帧结构 xc2s100E
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部