期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
Unfolding算法实现的高速并行CRC电路的VLSI设计 被引量:3
1
作者 程超 程善美 《微电子学与计算机》 CSCD 北大核心 2002年第12期68-69,共2页
文章通过分析Unfolding算法和被广泛应用的串行CRC校验电路,提出了一种新的高速并行CRC电路,给出了推导过程,并对它的优缺点进行了讨论。
关键词 unfolding算法 高速并行crc电路 VLSI 设计 超大规模集成电路
在线阅读 下载PDF
单片机通信中的CRC算法 被引量:11
2
作者 瞿中 徐问之 《微机发展》 2001年第4期74-76,共3页
为了提高单片机之间的通信速度 ,设计了一种循环冗余码校验CRC (CyclicRedundancyCheck)算法。
关键词 程序设计 crc算法 单片机 通信
在线阅读 下载PDF
基于FPGA的CRC算法的串行和并行实现 被引量:8
3
作者 肖艳艳 何晓雄 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2016年第10期1362-1366,共5页
在数字数据通信系统中,由于信道传输特性不理想以及噪声等干扰,常常会出现一些异常情况。因此,通常在数据通信中添加循环冗余校验(cyclic redundancy check,CRC)码,可以大幅度提高通信的可靠性。文章在论述串行CRC实现的基础上,对电路... 在数字数据通信系统中,由于信道传输特性不理想以及噪声等干扰,常常会出现一些异常情况。因此,通常在数据通信中添加循环冗余校验(cyclic redundancy check,CRC)码,可以大幅度提高通信的可靠性。文章在论述串行CRC实现的基础上,对电路结构提出了改进的方案,实现了基于现场可编程逻辑门阵列(field programmable gate array,FPGA)的CRC的串行2、4、8位和并行算法,并用超高速集成电路硬件描述语言(very-high-speed integrated circuit hardware description language,VHDL)实现CRC校验,将实验结果下载到DE2,验证了方案的可行性。 展开更多
关键词 循环冗余校验码 串行算法 并行算法 超高速集成电路硬件描述语言 现场可编程逻辑门阵列
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部