期刊导航
期刊开放获取
vip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
Unfolding算法实现的高速并行CRC电路的VLSI设计
被引量:
3
1
作者
程超
程善美
《微电子学与计算机》
CSCD
北大核心
2002年第12期68-69,共2页
文章通过分析Unfolding算法和被广泛应用的串行CRC校验电路,提出了一种新的高速并行CRC电路,给出了推导过程,并对它的优缺点进行了讨论。
关键词
unfolding
算法
高速并行
crc
电路
VLSI
设计
超大规模集成电路
在线阅读
下载PDF
职称材料
单片机通信中的CRC算法
被引量:
11
2
作者
瞿中
徐问之
《微机发展》
2001年第4期74-76,共3页
为了提高单片机之间的通信速度 ,设计了一种循环冗余码校验CRC (CyclicRedundancyCheck)算法。
关键词
程序设计
crc
算法
单片机
通信
在线阅读
下载PDF
职称材料
基于FPGA的CRC算法的串行和并行实现
被引量:
8
3
作者
肖艳艳
何晓雄
《合肥工业大学学报(自然科学版)》
CAS
CSCD
北大核心
2016年第10期1362-1366,共5页
在数字数据通信系统中,由于信道传输特性不理想以及噪声等干扰,常常会出现一些异常情况。因此,通常在数据通信中添加循环冗余校验(cyclic redundancy check,CRC)码,可以大幅度提高通信的可靠性。文章在论述串行CRC实现的基础上,对电路...
在数字数据通信系统中,由于信道传输特性不理想以及噪声等干扰,常常会出现一些异常情况。因此,通常在数据通信中添加循环冗余校验(cyclic redundancy check,CRC)码,可以大幅度提高通信的可靠性。文章在论述串行CRC实现的基础上,对电路结构提出了改进的方案,实现了基于现场可编程逻辑门阵列(field programmable gate array,FPGA)的CRC的串行2、4、8位和并行算法,并用超高速集成电路硬件描述语言(very-high-speed integrated circuit hardware description language,VHDL)实现CRC校验,将实验结果下载到DE2,验证了方案的可行性。
展开更多
关键词
循环冗余校验码
串行算法
并行算法
超高速集成电路硬件描述语言
现场可编程逻辑门阵列
在线阅读
下载PDF
职称材料
题名
Unfolding算法实现的高速并行CRC电路的VLSI设计
被引量:
3
1
作者
程超
程善美
机构
华中科技大学
出处
《微电子学与计算机》
CSCD
北大核心
2002年第12期68-69,共2页
文摘
文章通过分析Unfolding算法和被广泛应用的串行CRC校验电路,提出了一种新的高速并行CRC电路,给出了推导过程,并对它的优缺点进行了讨论。
关键词
unfolding
算法
高速并行
crc
电路
VLSI
设计
超大规模集成电路
Keywords
unfolding algorithm
,
crc circuits
分类号
TN47 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
单片机通信中的CRC算法
被引量:
11
2
作者
瞿中
徐问之
机构
重庆大学(A校区)计算机科学与工程学院
出处
《微机发展》
2001年第4期74-76,共3页
文摘
为了提高单片机之间的通信速度 ,设计了一种循环冗余码校验CRC (CyclicRedundancyCheck)算法。
关键词
程序设计
crc
算法
单片机
通信
Keywords
algorithm
of
crc
Software Control
TXD(RXD) Interface
Drive Circuit
Unicast
Broadcast
分类号
TP311.1 [自动化与计算机技术—计算机软件与理论]
TP368.1 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
基于FPGA的CRC算法的串行和并行实现
被引量:
8
3
作者
肖艳艳
何晓雄
机构
合肥工业大学电子科学与应用物理学院
出处
《合肥工业大学学报(自然科学版)》
CAS
CSCD
北大核心
2016年第10期1362-1366,共5页
基金
中科院重点实验室开放课题资助项目(IIMDKFJJ-13-06
IIMDKFJJ-14-04)
文摘
在数字数据通信系统中,由于信道传输特性不理想以及噪声等干扰,常常会出现一些异常情况。因此,通常在数据通信中添加循环冗余校验(cyclic redundancy check,CRC)码,可以大幅度提高通信的可靠性。文章在论述串行CRC实现的基础上,对电路结构提出了改进的方案,实现了基于现场可编程逻辑门阵列(field programmable gate array,FPGA)的CRC的串行2、4、8位和并行算法,并用超高速集成电路硬件描述语言(very-high-speed integrated circuit hardware description language,VHDL)实现CRC校验,将实验结果下载到DE2,验证了方案的可行性。
关键词
循环冗余校验码
串行算法
并行算法
超高速集成电路硬件描述语言
现场可编程逻辑门阵列
Keywords
cyclic redundancy check(
crc
)
serial
algorithm
parallel
algorithm
very-high-speed inte-grated circuit hardware description language(VHDL)
field programmable gate array(FPGA)
分类号
TN919.1 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
Unfolding算法实现的高速并行CRC电路的VLSI设计
程超
程善美
《微电子学与计算机》
CSCD
北大核心
2002
3
在线阅读
下载PDF
职称材料
2
单片机通信中的CRC算法
瞿中
徐问之
《微机发展》
2001
11
在线阅读
下载PDF
职称材料
3
基于FPGA的CRC算法的串行和并行实现
肖艳艳
何晓雄
《合肥工业大学学报(自然科学版)》
CAS
CSCD
北大核心
2016
8
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部