期刊文献+
共找到332篇文章
< 1 2 17 >
每页显示 20 50 100
VLAST反符合探测器的多线程数据采集设计与实现
1
作者 杨作桥 颜俊伟 +7 位作者 安一郎 佘乾顺 张永杰 方芳 魏子洋 余玉洪 孙志宇 孔洁 《电子科技大学学报》 北大核心 2025年第3期353-361,共9页
反符合探测器(ACD)是甚大面积伽马射线空间望远镜(VLAST)的一部分。为充分测试探测器的功能和性能,并兼容未来多版本探测器的升级与评估,需要设计具有一定灵活性的数据采集系统。该文针对ACD的需求设计并实现了基于USB 3.0规范的数据采... 反符合探测器(ACD)是甚大面积伽马射线空间望远镜(VLAST)的一部分。为充分测试探测器的功能和性能,并兼容未来多版本探测器的升级与评估,需要设计具有一定灵活性的数据采集系统。该文针对ACD的需求设计并实现了基于USB 3.0规范的数据采集系统,包括USB相关的硬件设计、FPGA逻辑设计和上位机软件设计。软件系统作为该设计的核心,使用Python 3.11实现,应用多线程技术灵活配置系统中接入的USB设备数量并进行设备控制和数据传输。该系统已应用在反符合探测器原理样机中,并在欧洲核子研究中心(CERN)进行了束流实验。实验结果表明,该数据采集系统在长时间实验下工作正常,运行稳定,符合探测器测试需求。 展开更多
关键词 VLAST 反符合探测器 数据采集系统 USB3.0 多线程 FPGA
在线阅读 下载PDF
多通道超声信号采集与传输系统设计 被引量:1
2
作者 王泽宇 郝国栋 +2 位作者 杨润 赵欣洒 韩建宁 《机械与电子》 2025年第3期22-28,共7页
针对超声信号采集系统在多通道同步采集和高速数据传输所面临的挑战,设计并实现了一种基于FPGA的8通道超声信号同步采集与传输系统。系统以FPGA作为主控芯片,ADI公司的AD9279作为8通道超声信号同步采集的模拟前端和模数转换芯片,通过DDR... 针对超声信号采集系统在多通道同步采集和高速数据传输所面临的挑战,设计并实现了一种基于FPGA的8通道超声信号同步采集与传输系统。系统以FPGA作为主控芯片,ADI公司的AD9279作为8通道超声信号同步采集的模拟前端和模数转换芯片,通过DDR3 SDRAM及USB 3.0实现数据缓存和高速数据传输。实验结果表明,该系统在多通道超声信号同步采集、数据缓存和高速数据传输方面表现良好,为多通道超声信号的同步采集和高速传输提供了可靠的硬件平台。 展开更多
关键词 超声信号 同步采集 数据传输 FPGA USB 3.0
在线阅读 下载PDF
一种支持快速流控的SAS-SATA传输设计方法
3
作者 昂扬 黄正峰 +3 位作者 王芳慧 郭二辉 田伟 鲁迎春 《合肥工业大学学报(自然科学版)》 北大核心 2025年第4期482-486,494,共6页
针对在服务器领域中使用串行连接SCSI接口(serial attached small computer system interface,SAS)硬盘存储冷数据面临的高成本问题,文章设计一种基于串行ATA(serial advanced technology attachment,SATA)协议与SAS协议的数据传输方法S... 针对在服务器领域中使用串行连接SCSI接口(serial attached small computer system interface,SAS)硬盘存储冷数据面临的高成本问题,文章设计一种基于串行ATA(serial advanced technology attachment,SATA)协议与SAS协议的数据传输方法SATA Bridge,动态地实现SAS与SATA之间的数据传输。该方法通过一种快速响应的流控机制,可在4个时钟周期后完成数据传输的响应,大幅度缓解数据帧接收端的数据容纳压力,并支持在12.0 Gib/s与1.5 Gib/s的最大速率差下实现数据传输。在VCS、Verdi上通过通用验证方法学(universal verification methodology,UVM)和SystemVerilog对该方法进行验证,同时进行逻辑综合和形式验证,结果表明SATA Bridge方法可行,最后通过布局布线得到SATA Bridge方法的整体布局。文章提出的数据传输方法对SAS-SATA桥接芯片的设计具有一定的参考意义。 展开更多
关键词 SATA 3.0协议 SAS 3.0协议 桥接芯片 流控 速率协商
在线阅读 下载PDF
基于USB接口的5G数据转接卡设计与实现
4
作者 李鹏宇 郑春雷 《自动化仪表》 2025年第1期104-108,115,共6页
为了解决5G模块在工业控制和物联网领域接口应用复杂性的问题,对5G通信模块接口的硬件设计和基于Linux操作系统的通用串行总线(USB)协议进行了深入研究。设计了基于USB接口的5G数据转接卡方案。为应对5G模块高速、大数据的通信特点,采... 为了解决5G模块在工业控制和物联网领域接口应用复杂性的问题,对5G通信模块接口的硬件设计和基于Linux操作系统的通用串行总线(USB)协议进行了深入研究。设计了基于USB接口的5G数据转接卡方案。为应对5G模块高速、大数据的通信特点,采用高性能ARM-CortexA7系列芯片和国产自主知识产权的5G通信模块进行硬件设计。为解决应用软件接口的兼容性问题,采用基于Linux操作系统的远程网络驱动接口规范(RNDIS)通信协议进行软件设计。测试结果表明,转接卡可以通过USB接口适配其他物联网设备,上、下行速率满足工业控制对数据传输的要求。该方案验证了USB通信接口与5G模块数据转接的可行性,为5G数据转接卡设计提供参考。该方案有助于推动5G通信在工业控制和物联网领域的应用。 展开更多
关键词 通用串行总线 5G 远程网络驱动接口规范 LINUX 数据转接卡 通信协议
在线阅读 下载PDF
USB3.0信号链路仿真分析及优化策略
5
作者 缪少军 黄金刚 +1 位作者 张晴 荣明双 《数字技术与应用》 2025年第6期134-136,共3页
通用串行接口(Universal Serial Bus,USB)总线在实际应用中较为广泛,涉及各行业的电子设备,目前大部分为USB3.0设备。USB3.0总线传输速率高,信号链路插损、回损较大,导致USB设备连接存在不稳定问题,基于此,本文开展USB3.0总线链路的研... 通用串行接口(Universal Serial Bus,USB)总线在实际应用中较为广泛,涉及各行业的电子设备,目前大部分为USB3.0设备。USB3.0总线传输速率高,信号链路插损、回损较大,导致USB设备连接存在不稳定问题,基于此,本文开展USB3.0总线链路的研究。本文以实际工程项目为基础,通过建立USB3.0完整布线链路仿真模型,对影响线路链路不同影响因素进行仿真对比分析,综合仿真对比结果及实际布局布线情况,提出USB3.0布线链路的优化策略,最终仿真完整布线链路插损、回损结果能够满足USB3.0协议规范要求且留有一定余量,对实际产品USB3.0布线链路优化具有很强的指导意义。 展开更多
关键词 信号链路 插损 布线链路 优化策略 USB3.0
在线阅读 下载PDF
基于USB PD协议的磁吸移动电源优化设计研究
6
作者 庄常昌 《通信电源技术》 2025年第10期121-123,共3页
随着移动设备对高功率、高效率充电需求的不断增长,通用串行总线功率传输(Universal Serial Bus Power Delivery,USB PD)协议逐渐成为移动电源设计的核心标准。简要论述USB PD协议,研究磁吸充电技术、Buck-Boost工作模式及保护电路模块... 随着移动设备对高功率、高效率充电需求的不断增长,通用串行总线功率传输(Universal Serial Bus Power Delivery,USB PD)协议逐渐成为移动电源设计的核心标准。简要论述USB PD协议,研究磁吸充电技术、Buck-Boost工作模式及保护电路模块的优化设计,提出磁吸移动电源优化方案,旨在为磁吸移动电源的标准化与高效设计提供技术参考。 展开更多
关键词 通用串行总线功率传输(USB PD)协议 磁吸移动电源 保护电路
在线阅读 下载PDF
基于MLVDS和USB3.0的大数据高并发传输控制系统设计 被引量:1
7
作者 王育军 《计算机测量与控制》 2024年第4期81-86,128,共7页
为解决网络主机大数据样本单位并发量有限的问题,有效控制大数据高并发传输数据参量,设计了基于多点低压差分信号(MLVDS)和USB3.0的大数据高并发传输控制系统;在Web服务器架构中,接入MLVDS驱动器与并行接收器设备,并联合相关应用元件,... 为解决网络主机大数据样本单位并发量有限的问题,有效控制大数据高并发传输数据参量,设计了基于多点低压差分信号(MLVDS)和USB3.0的大数据高并发传输控制系统;在Web服务器架构中,接入MLVDS驱动器与并行接收器设备,并联合相关应用元件,调度可移动网关的主控模块,完成大数据高并发传输控制系统的硬件结构设计;利用USB3.0控制芯片,完善接口电路组织的连接回路,完成基于USB3.0的控制电路搭建;设置MySQL数据库表单,借助TCP/IP协议,处理大数据并发文本,再联合相关大数据参量,定义INF传输控制指令,实现对传输控制行为的分析;结合相关硬件结构,完成基于MLVDS和USB3.0的大数据高并发传输控制系统的设计;实验结果表明,设计系统可提升大数据样本顺序和逆序并发量的均值水平,解决了大数据样本单位并发量有限的问题,有效控制大数据高并发传输数据参量。 展开更多
关键词 MLVDS驱动器 USB3.0芯片 大数据 高并发传输 传输控制系统 可移动网关 MYSQL数据库 TCP/IP协议 并发文本
在线阅读 下载PDF
基于USB PD 3.0协议的新型双相标记解码电路设计与验证 被引量:2
8
作者 史轶男 赵宏亮 尹飞飞 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2024年第3期354-359,共6页
文章提出一种基于USB PD 3.0协议的新型双相标记解码电路设计并给予验证。通过状态机控制计数器的起始与停止,实现单个数据周期突变25%以内的解码结果的预测和产生;通过有限长单位冲激响应滤波器计算得到解码阈值,支持对周期在增减7.13... 文章提出一种基于USB PD 3.0协议的新型双相标记解码电路设计并给予验证。通过状态机控制计数器的起始与停止,实现单个数据周期突变25%以内的解码结果的预测和产生;通过有限长单位冲激响应滤波器计算得到解码阈值,支持对周期在增减7.13%范围内变化的、连续13个数据的解码,增大解码范围;增加完善的错误检测机制,提高电路的安全性;增加门控,空闲时关闭解码电路,节约能耗。在Synopsys公司的DC开发平台下,对电路进行仿真验证,结果表明相较参考文献中的解码电路,该文的电路结构更简单,解码准确性更高,电路面积更小,功耗更低,解码的安全性更高。 展开更多
关键词 双相标记编解码 有限长单位冲激响应滤波器 USB PD 3.0协议 快充协议 低功耗
在线阅读 下载PDF
基于USB 3.0的NAND FLASH数据存储设计 被引量:1
9
作者 白昊宇 余红英 牛焱坤 《现代电子技术》 北大核心 2024年第18期101-106,共6页
由于目前采用的串口和USB 2.0检测坏块、实现数据读取的方法存在数据读取慢以及数据稳定性低的问题,而在高速大容量存储装置设计中,存储器通常采用NAND FLASH,故提出一种基于USB 3.0总线的NAND FLASH数据存储设计。采用FPGA作为逻辑主... 由于目前采用的串口和USB 2.0检测坏块、实现数据读取的方法存在数据读取慢以及数据稳定性低的问题,而在高速大容量存储装置设计中,存储器通常采用NAND FLASH,故提出一种基于USB 3.0总线的NAND FLASH数据存储设计。采用FPGA作为逻辑主控单元,选用USB 3.0芯片CYUSB3014作为FPGA与上位机的通信桥梁,并在FPGA软件上设计ECC数据校验纠错以及NAND FLASH的坏块管理。用户可通过上位机实现数据读取、擦除以及分析。实验结果表明,所设计系统可通过USB 3.0接口将NAND FLASH中存储的数据传输到上位机,传输速度实际可达39 MB/s。 展开更多
关键词 数据存储 NAND FLASH FPGA USB 3.0 坏块管理 数据校验 高速数据处理 上位机
在线阅读 下载PDF
基于FPGA + USB3.0的图像降噪系统
10
作者 刘影 张美娜 +1 位作者 刘洪帅 杜军 《计算机科学与应用》 2024年第1期21-28,共8页
针对图像降噪过程中,图像边缘模糊和实时性差的问题,本文提出了一种基于FPGA和USB3.0的图像降噪系统,其中包括高斯滤波和双边滤波算法两种降噪算法,对这两种算法进行实验,并进行了对比分析。该系统的设计充分利用了FPGA的高度并行性和US... 针对图像降噪过程中,图像边缘模糊和实时性差的问题,本文提出了一种基于FPGA和USB3.0的图像降噪系统,其中包括高斯滤波和双边滤波算法两种降噪算法,对这两种算法进行实验,并进行了对比分析。该系统的设计充分利用了FPGA的高度并行性和USB3.0的高速数据传输能力,为实时处理提供了强大的支持。实验结果表明双边滤波算法在降噪中,能更好地保留图像边缘信息,并且能够达到实时处理的要求,这一系统的创新性在于其综合运用了硬件加速和高速数据接口,为图像降噪提供了高效可靠的解决方案。 展开更多
关键词 FPGA USB3.0 高斯滤波算法 双边滤波算法
在线阅读 下载PDF
通用U盘加密系统的研究、设计与实现
11
作者 杨梦轲 胡小明 +1 位作者 程文强 王俊以 《上海第二工业大学学报》 2024年第2期196-202,共7页
U盘的广泛使用为计算机之间交换数据提供了极大的方便,但是在使用U盘的同时也存在着U盘可以未经允许而随意地读取的问题。针对这一问题,现有的技术手段主要通过软硬件加密的方式解决,但仍存在兼容性低、操作过程复杂、可移植性低等问题... U盘的广泛使用为计算机之间交换数据提供了极大的方便,但是在使用U盘的同时也存在着U盘可以未经允许而随意地读取的问题。针对这一问题,现有的技术手段主要通过软硬件加密的方式解决,但仍存在兼容性低、操作过程复杂、可移植性低等问题。为了解决这一问题,提出了一个基于单板计算机的U盘加密系统。该系统的设计以运行Linux操作系统的单板计算机为基本框架,采用了Linux统一密钥设置(LUKS)加密规范,按照高级加密标准(AES)为U盘上数据提供加密保护;通过媒体传输协议(MTP)为计算机提供安全的连接,为整套系统对计算机的连接提供极佳的兼容性。实验结果表明,该U盘加密系统可以为所有兼容USB大容量存储设备的U盘提供加密功能,也兼容Windows和Linux等常见操作系统,在确保安全性的同时具有极佳的通用性。 展开更多
关键词 U盘 嵌入式LINUX系统 AES高级加密算法 U盘加密 媒体传输协议
在线阅读 下载PDF
基于FPGA的50MHz带宽数据实时播放系统设计
12
作者 徐桂涛 荆心 +1 位作者 李振风 刘世超 《电子制作》 2024年第13期41-43,共3页
为解决信号发生器中数据长度受限于内存存储空间问题,本文以FPGA为核心,设计了一种数据实时播放系统,信号带宽能达到50MHz。在FPGA内首先设计了USB3.0芯片与FPGA的通信模块,实现读写通信功能;其次设计了一种DDR3数据调度机制,控制数据... 为解决信号发生器中数据长度受限于内存存储空间问题,本文以FPGA为核心,设计了一种数据实时播放系统,信号带宽能达到50MHz。在FPGA内首先设计了USB3.0芯片与FPGA的通信模块,实现读写通信功能;其次设计了一种DDR3数据调度机制,控制数据流读写,完成数据的实时读写。试验测试表明,该实时播放系统能够保证数据信号的实时连续播放,工作稳定可靠。 展开更多
关键词 FPGA 实时系统 USB3.0 50MHz带宽
在线阅读 下载PDF
基于USB 3.0的高速CMOS图像传感器数据采集系统 被引量:18
13
作者 丁宁 常玉春 +2 位作者 赵健博 王超 杨小天 《吉林大学学报(工学版)》 EI CAS CSCD 北大核心 2018年第4期1298-1304,共7页
随着高速CMOS图像传感器分辨率和帧率的大幅度提升,无论在数据传输带宽方面还是缓存容量方面都需要图像采集系统能够应对巨大的实时数据量来满足使用要求。基于此,本文提出了一种基于现场可编程门阵列(FPGA)和USB 3.0的高速CMOS图像传... 随着高速CMOS图像传感器分辨率和帧率的大幅度提升,无论在数据传输带宽方面还是缓存容量方面都需要图像采集系统能够应对巨大的实时数据量来满足使用要求。基于此,本文提出了一种基于现场可编程门阵列(FPGA)和USB 3.0的高速CMOS图像传感器的数据采集系统实现方式。本文依次从系统电路硬件设计、FPGA和USB 3.0芯片软件功能设计以及上位机软件设计进行阐述,最后对系统进行整体调试并给出了实验结论。测试结果表明本系统能够最大化利用USB 3.0芯片的传输能力,同时实现图像接收过程的零误码率。因此,该系统可较好地满足目前高速高分辨率CMOS图像传感器对数据采集的数据实时性和准确性要求。 展开更多
关键词 通信技术 CMOS图像传感器 高速数据采集 现场可编程门阵列 USB 3.0 LABVIEW
在线阅读 下载PDF
低功耗可配置的USB3.0设备控制器IP核设计 被引量:2
14
作者 黄凯 林威 +3 位作者 蒋进松 胡腾 修思文 严晓浪 《计算机工程》 CAS CSCD 北大核心 2015年第12期1-8,共8页
为实现USB 3.0设备的单芯片应用,提出一种可配置的USB 3.0设备控制器架构和面向SoC集成的IP核设计方法。通过宏定义和寄存器IP配置,使得USB 3.0设备控制器支持系统总线、物理层接口、端点属性、缓冲以及低功耗策略可配,提高IP重用性。... 为实现USB 3.0设备的单芯片应用,提出一种可配置的USB 3.0设备控制器架构和面向SoC集成的IP核设计方法。通过宏定义和寄存器IP配置,使得USB 3.0设备控制器支持系统总线、物理层接口、端点属性、缓冲以及低功耗策略可配,提高IP重用性。采用门控时钟技术对非工作状态逻辑进行时钟屏蔽以降低动态功耗,利用门控电源技术断开USB控制器电源,从而最大限度地降低挂起模式下的静态功耗。实验结果表明,使用门控时钟、门控电源技术后,USB 3.0设备控制器在U0状态下的动态功耗减少50%、在休眠模式下的总功耗比U3状态减少95.5%。 展开更多
关键词 USB3.0协议 IP核 可配置 低功耗 门控时钟 门控电源
在线阅读 下载PDF
USB 3.0控制端点的功能验证方法 被引量:5
15
作者 吴从中 王杰 +1 位作者 James Y.Wang 吴雨多 《电子测量与仪器学报》 CSCD 2012年第6期508-513,共6页
根据USB 3.0协议,提出一种可用于指导USB 3.0设备控制器IP核控制端点的功能验证的方法。以控制端点和控制传输的功能及特点为基础,从测试平台的搭建出发,按照控制传输的设置阶段、数据阶段和状态阶段分别给出了USB 3.0主机和设备的控制... 根据USB 3.0协议,提出一种可用于指导USB 3.0设备控制器IP核控制端点的功能验证的方法。以控制端点和控制传输的功能及特点为基础,从测试平台的搭建出发,按照控制传输的设置阶段、数据阶段和状态阶段分别给出了USB 3.0主机和设备的控制端点之间的交互所必须遵循的规则。另外,整个验证流程采用流程控制状态机来加以控制。最后以一款USB 3.0设备控制器IP核作为测试对象,对该验证方法进行了实践检验,验证结果显示该验证方法可以用于指导USB 3.0设备控制器IP核控制端点的功能验证工作。 展开更多
关键词 USB 3.0设备控制器 IP核 控制端点 功能验证
在线阅读 下载PDF
高速大容量记录仪的USB3.0高速读数接口设计 被引量:3
16
作者 张志伟 靳鸿 杨少博 《电子技术应用》 北大核心 2016年第12期54-57,61,共5页
针对当前USB 2.0已不能满足对高速大容量数据记录仪快速读数的要求,设计了一种基于USB 3.0的高速读数接口。系统以存储阵列构建的某高速大容量机载雷达数据记录仪为背景,USB 3.0采用Slave FIFO接口模式,以记录仪的FPGA为外部主控制器,在... 针对当前USB 2.0已不能满足对高速大容量数据记录仪快速读数的要求,设计了一种基于USB 3.0的高速读数接口。系统以存储阵列构建的某高速大容量机载雷达数据记录仪为背景,USB 3.0采用Slave FIFO接口模式,以记录仪的FPGA为外部主控制器,在FPGA内部构建一个高速FIFO实现对存储数据的缓存与传输,最后通过USB 3.0接口高速传输至计算机。重点介绍了USB 3.0读数接口硬件及其固件程序和FPGA控制程序的设计,并采用GPIF Designer II及Quartus II软件进行仿真与验证。实验结果表明,该USB 3.0接口速率可达120 MB/s,满足记录仪高速读取的要求。 展开更多
关键词 USB 3.0 高速大容量 FPGA FLASH
在线阅读 下载PDF
核磁共振脉冲序列发生器研究进展 被引量:11
17
作者 张志 毛文平 刘朝阳 《波谱学杂志》 CAS CSCD 北大核心 2012年第3期339-345,共7页
介绍了核磁共振脉冲序列发生器的基本结构和工作原理,从系统集成度、数据传输速率和序列存储容量等方面出发,着重探讨了近年来核磁共振脉冲序列发生器研究的进展情况,分析比较了商用和自主研发的脉冲序列发生器的优点和亟待解决的问题,... 介绍了核磁共振脉冲序列发生器的基本结构和工作原理,从系统集成度、数据传输速率和序列存储容量等方面出发,着重探讨了近年来核磁共振脉冲序列发生器研究的进展情况,分析比较了商用和自主研发的脉冲序列发生器的优点和亟待解决的问题,并针对这些问题提出了基于USB 3.0的模块化脉冲序列发生器设计方案,该方案可以为多收发通道核磁共振成像仪的研制提供参考. 展开更多
关键词 核磁共振(NMR) 脉冲序列发生器 PCI-104 FPGA USB 3 0
在线阅读 下载PDF
PCI及USB 3.0在高速数据传输系统中的应用研究 被引量:2
18
作者 石永亮 秦丽 +2 位作者 张会新 刘文怡 樊刘华 《现代电子技术》 北大核心 2016年第8期96-99,103,共5页
设计一种USB 3.0+PCI的双接口数据传输系统,系统采用FPGA作为核心控制器,CYUSB3014和PCI9054作为USB 3.0与PCI接口芯片,实现上位机下发指令给远端采编存储设备,及存储设备的数据回传。设计中PCI接口采用单次访问结合突发访问的数据传输... 设计一种USB 3.0+PCI的双接口数据传输系统,系统采用FPGA作为核心控制器,CYUSB3014和PCI9054作为USB 3.0与PCI接口芯片,实现上位机下发指令给远端采编存储设备,及存储设备的数据回传。设计中PCI接口采用单次访问结合突发访问的数据传输模式,USB通信高速稳定,且两个接口互为备用,相较于单一接口具有更高的可靠性。实践表明,该系统数据传输速率达到176 MB/s,保证可靠性的同时,相较于单一USB 2.0接口的12 MB/s有了大幅提高。 展开更多
关键词 高速数据传输 双接口 PCI USB 3.0
在线阅读 下载PDF
基于FT600的USB3.0接口设计 被引量:5
19
作者 陈涛 赵金宇 贾建禄 《液晶与显示》 CAS CSCD 北大核心 2018年第1期61-66,共6页
为了简化相机调试系统,降低调试成本,设计了基于FTDI公司的FT600芯片的USB3.0接口。首先,对Camera Link接口相机调试的复杂性和USB3.0接口调试的优势做了简要介绍,接着,对整个接口的硬件电路设计过程进行了说明,根据相应的数据手册,完... 为了简化相机调试系统,降低调试成本,设计了基于FTDI公司的FT600芯片的USB3.0接口。首先,对Camera Link接口相机调试的复杂性和USB3.0接口调试的优势做了简要介绍,接着,对整个接口的硬件电路设计过程进行了说明,根据相应的数据手册,完成了对FT600芯片外围电路及控制芯片,现场可编程门阵列(FPGA)外围电路的设计。最后,用Verilog硬件描述语言(Verilog HDL)对FPGA内部完成编程,并通过FTDI公司提供的上位机程序对所设计的接口进行了测试。测试结果表明,该USB3.0接口电路能够通过上位机软件对工作模式进行设置,并能以200 MB/s左右的速率对数据进行传输。能够满足相机调试时的需求,达到简化调试系统的目的。 展开更多
关键词 USB3.0 FPGA FT600
在线阅读 下载PDF
USB设备互连通信协议设计 被引量:9
20
作者 刘爱东 张永强 +1 位作者 杨健 王莹 《电光与控制》 北大核心 2011年第1期69-72,共4页
USB设备的工作方式是被动的,即只能响应主机的请求。针对这一特点,为满足USB设备相互通信的需求,提出了一种USB设备互连通信协议。该协议利用传统的USB总线拓扑结构,在USB协议的基础上增加了新的USB转发层,并通过主机轮询的方式获取通... USB设备的工作方式是被动的,即只能响应主机的请求。针对这一特点,为满足USB设备相互通信的需求,提出了一种USB设备互连通信协议。该协议利用传统的USB总线拓扑结构,在USB协议的基础上增加了新的USB转发层,并通过主机轮询的方式获取通信请求,通过USB转发层转发数据包的方式处理通信。为建立USB设备之间的可靠通信链路,以USB设备高速、BULK传输的工作模式为前提,对通信协议中各层的功能进行了划分,重点设计了USB转发层的数据包格式,并对该层在主机端和设备端的工作流程进行了详细介绍。与USB OTG协议相比,该协议能自动完成USB设备间的通信,而USB OTG却需要手动设定USB设备的主从模式。仿真实验表明该协议能够可靠地实现USB设备的通信。 展开更多
关键词 USB设备 USB转发层 通信协议 测试设备
在线阅读 下载PDF
上一页 1 2 17 下一页 到第
使用帮助 返回顶部