期刊导航
期刊开放获取
vip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
利用TMS320C5X DSK实现语音的数字化存储与回放
被引量:
2
1
作者
于凤芹
田备
《电声技术》
北大核心
2001年第1期6-8,共3页
介绍了一种利用TMS320C5X DSK实现音频信号的数字化存储、压缩处理、回放的方法。分析了TMS320C5X DSK的原理与功能,提出了针对系统技术指标、巧妙利用DSK实现的系统构成方案,并着重地介绍了有关技术要点。
关键词
数字化存储
tms320c5x
回放
音频信号
数字音频
在线阅读
下载PDF
职称材料
TMS320C5X及其在复分接器中的应用
2
作者
裴文端
《无线电通信技术》
北大核心
1997年第5期14-19,共6页
重点介绍TI(TEXAS INSTRUMENTS)公司的定点信号处理芯片——TMS320C5X。然后,描述利用TMS320C50实现的可变速率可变时序的复分接器。
关键词
DSP
tms320c5x
复分接器
数字信号处理
在线阅读
下载PDF
职称材料
用 TMS320C5X 评价模块实现的 PC 运算加速器
被引量:
1
3
作者
张颖璐
张秀彬
+1 位作者
马殿光
王宇
《上海交通大学学报》
EI
CAS
CSCD
北大核心
1998年第6期110-114,共5页
在分析TMS320C5X评价模块基本性能的基础上,提出了一种利用该评价模块(EVM)实现PC运算加速器的思想和方法.以矩阵运算为例演示了运算加速的过程:将两个矩阵从PC机传送到EVM;EVM进行高速矩阵相乘,并将结果...
在分析TMS320C5X评价模块基本性能的基础上,提出了一种利用该评价模块(EVM)实现PC运算加速器的思想和方法.以矩阵运算为例演示了运算加速的过程:将两个矩阵从PC机传送到EVM;EVM进行高速矩阵相乘,并将结果送回PC机.实验结果显示在高维数矩阵运算中,采用本文的方法可使信息处理的时间大为缩短,EVM所需时间仅为原PC机的1/10~1/5,对于处理大容量图形信息过程具有较高的应用价值.同时,对微机中央处理器的设计也具有参考价值.
展开更多
关键词
运算加速器
数字信号处理器
评价模块
计算机
在线阅读
下载PDF
职称材料
DSP与标准I^2C总线的接口设计
被引量:
4
4
作者
潘志东
周融
+1 位作者
姜田华
厉星星
《仪表技术与传感器》
CSCD
北大核心
2003年第9期39-40,共2页
主要关注TMS320C54XDSP作为单一主芯片提供标准I2C总线接口。依照本设计TMS320C54XDSP可以简单地实现与I2C总线芯片的的互连。另外,为了实现I2C总线的通讯协议,需要加入一个缓冲芯片,使用一个时钟和一组McBSP.简要分析了标准I2C总线的...
主要关注TMS320C54XDSP作为单一主芯片提供标准I2C总线接口。依照本设计TMS320C54XDSP可以简单地实现与I2C总线芯片的的互连。另外,为了实现I2C总线的通讯协议,需要加入一个缓冲芯片,使用一个时钟和一组McBSP.简要分析了标准I2C总线的时序特点,给出了与TMS320C54xDSP连接所需的各种子程序和设计中的注意事项。
展开更多
关键词
TMS320C54X
DSP
I2C总线
MCBSP
GPl0
接口
设计
在线阅读
下载PDF
职称材料
题名
利用TMS320C5X DSK实现语音的数字化存储与回放
被引量:
2
1
作者
于凤芹
田备
机构
江南学院信息与控制工程系
出处
《电声技术》
北大核心
2001年第1期6-8,共3页
文摘
介绍了一种利用TMS320C5X DSK实现音频信号的数字化存储、压缩处理、回放的方法。分析了TMS320C5X DSK的原理与功能,提出了针对系统技术指标、巧妙利用DSK实现的系统构成方案,并着重地介绍了有关技术要点。
关键词
数字化存储
tms320c5x
回放
音频信号
数字音频
分类号
TN912.2 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
TMS320C5X及其在复分接器中的应用
2
作者
裴文端
机构
电子部第
出处
《无线电通信技术》
北大核心
1997年第5期14-19,共6页
文摘
重点介绍TI(TEXAS INSTRUMENTS)公司的定点信号处理芯片——TMS320C5X。然后,描述利用TMS320C50实现的可变速率可变时序的复分接器。
关键词
DSP
tms320c5x
复分接器
数字信号处理
分类号
TN911.72 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
用 TMS320C5X 评价模块实现的 PC 运算加速器
被引量:
1
3
作者
张颖璐
张秀彬
马殿光
王宇
机构
上海交通大学信息与控制工程系
出处
《上海交通大学学报》
EI
CAS
CSCD
北大核心
1998年第6期110-114,共5页
文摘
在分析TMS320C5X评价模块基本性能的基础上,提出了一种利用该评价模块(EVM)实现PC运算加速器的思想和方法.以矩阵运算为例演示了运算加速的过程:将两个矩阵从PC机传送到EVM;EVM进行高速矩阵相乘,并将结果送回PC机.实验结果显示在高维数矩阵运算中,采用本文的方法可使信息处理的时间大为缩短,EVM所需时间仅为原PC机的1/10~1/5,对于处理大容量图形信息过程具有较高的应用价值.同时,对微机中央处理器的设计也具有参考价值.
关键词
运算加速器
数字信号处理器
评价模块
计算机
Keywords
arithmetic accelerator
digital signal processor
tms320c5x
evaluation module
分类号
TP332.2 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
DSP与标准I^2C总线的接口设计
被引量:
4
4
作者
潘志东
周融
姜田华
厉星星
机构
杭州商学院信息与电子工程学院
出处
《仪表技术与传感器》
CSCD
北大核心
2003年第9期39-40,共2页
文摘
主要关注TMS320C54XDSP作为单一主芯片提供标准I2C总线接口。依照本设计TMS320C54XDSP可以简单地实现与I2C总线芯片的的互连。另外,为了实现I2C总线的通讯协议,需要加入一个缓冲芯片,使用一个时钟和一组McBSP.简要分析了标准I2C总线的时序特点,给出了与TMS320C54xDSP连接所需的各种子程序和设计中的注意事项。
关键词
TMS320C54X
DSP
I2C总线
MCBSP
GPl0
接口
设计
Keywords
tms320c5x
DSP
I^2C Bus
GPIO
McBSP
分类号
TN911.72 [电子电信—通信与信息系统]
TP336 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
利用TMS320C5X DSK实现语音的数字化存储与回放
于凤芹
田备
《电声技术》
北大核心
2001
2
在线阅读
下载PDF
职称材料
2
TMS320C5X及其在复分接器中的应用
裴文端
《无线电通信技术》
北大核心
1997
0
在线阅读
下载PDF
职称材料
3
用 TMS320C5X 评价模块实现的 PC 运算加速器
张颖璐
张秀彬
马殿光
王宇
《上海交通大学学报》
EI
CAS
CSCD
北大核心
1998
1
在线阅读
下载PDF
职称材料
4
DSP与标准I^2C总线的接口设计
潘志东
周融
姜田华
厉星星
《仪表技术与传感器》
CSCD
北大核心
2003
4
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部