期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
基于SYSGEN的GMSK技术仿真研究和性能分析
1
作者 兰天 《航空电子技术》 2025年第2期28-34,共7页
本文基于SYSGEN研究GMSK技术并进行性能仿真,通过分析GMSK正交调制和差分解调机理,设计搭建GMSK通信系统基带传输模块,并借助SYSGEN自动转化位文件功能,快速实现了GMSK通信系统的工程化代码开发,并结合XILINX FPGA芯片进行上板验证文章... 本文基于SYSGEN研究GMSK技术并进行性能仿真,通过分析GMSK正交调制和差分解调机理,设计搭建GMSK通信系统基带传输模块,并借助SYSGEN自动转化位文件功能,快速实现了GMSK通信系统的工程化代码开发,并结合XILINX FPGA芯片进行上板验证文章所设计搭建的GMSK基带通信系统传输性能,为在工程场景下研究GMSK技术应用提供了更快捷的手段。 展开更多
关键词 GMSK sysgen设计 FPGA开发 性能仿真
在线阅读 下载PDF
基于SYSGEN的信号滤波系统的设计与实现 被引量:5
2
作者 刘开健 吴光敏 +1 位作者 樊则宾 张海波 《微计算机信息》 2009年第11期219-220,196,共3页
本文提出了一种基于FPGA的FIR滤波系统设计的新方法,介绍了一种采用Xilinx公司的FPGA芯片完成FIR滤波器的设计流程,利用System Generator建模,省去了繁重的VHDL代码编写与修改过程。该方法实现简单、可靠,只需修改相应参数就可实现不同... 本文提出了一种基于FPGA的FIR滤波系统设计的新方法,介绍了一种采用Xilinx公司的FPGA芯片完成FIR滤波器的设计流程,利用System Generator建模,省去了繁重的VHDL代码编写与修改过程。该方法实现简单、可靠,只需修改相应参数就可实现不同功能。仿真结果表明,选取合适的滤波参数,可以适应不同的滤波要求,提高滤波器设计和修改的速度。 展开更多
关键词 可编程逻辑阵列(FPGA) DDS 有限冲击响应(FIR) System Generator(sysgen)
在线阅读 下载PDF
基于SYSGEN的AS型FIR滤波器设计 被引量:1
3
作者 杨红姣 李飞 《微计算机信息》 2011年第10期62-64,95,共4页
本文以FPGA为硬件核心设计数字滤波系统,提出一种低成本高效FIR滤波器的设计方法。首先利用提出的AS型FIR滤波器实现结构,降低系统逻辑资源消耗、提高系统资源利用率及系统运行速度,然后综合采用SYSGEN和ISE实现滤波器的模块化和自动化... 本文以FPGA为硬件核心设计数字滤波系统,提出一种低成本高效FIR滤波器的设计方法。首先利用提出的AS型FIR滤波器实现结构,降低系统逻辑资源消耗、提高系统资源利用率及系统运行速度,然后综合采用SYSGEN和ISE实现滤波器的模块化和自动化设计,简化设计过程,降低实现难度。具体在XC3S500E4f320 FPGA上实现了一系列4阶到32阶的FIR滤波器,实验结果验证了方法的有效性。 展开更多
关键词 sysgen CSD编码 AS型FIR滤波器 加法树 FPGA
在线阅读 下载PDF
基于SYSGEN的OVCDMA硬件协仿真设计
4
作者 徐迪宇 《工业控制计算机》 2014年第7期75-76,78,共3页
介绍了一种借助SYSGEN(System Generator)和Matlab对FPGA硬件电路算法进行实时协仿真的设计。在FPGA平台上设计OVCDMA的硬件逻辑算法,并定义电路板与控制计算机的数据交换格式,利用SYSGEN的软硬件协同仿真功能,实现了对FPGA算法程序的... 介绍了一种借助SYSGEN(System Generator)和Matlab对FPGA硬件电路算法进行实时协仿真的设计。在FPGA平台上设计OVCDMA的硬件逻辑算法,并定义电路板与控制计算机的数据交换格式,利用SYSGEN的软硬件协同仿真功能,实现了对FPGA算法程序的实时仿真,验证了硬件程序的可靠性,证明了OVCDMA算法的硬件逻辑的性能。 展开更多
关键词 FPGA硬件协仿真 sysgen OVCDMA
在线阅读 下载PDF
基于SysGen的FIR滤波器系数加载设计
5
作者 王利华 赵军 《电子世界》 2014年第1期132-134,共3页
本文介绍了基于SysGen开发环境实现数字下变频算法时的FIR滤波器系数加载设计。采用此技术可以大大节省滤波器设计时的FPGA资源占用,并有利于算法扩展,使得多通道、多带宽数字下变频系统能够在有限的硬件空间内实现。
关键词 sysgen 滤波器系数加载 数字下变频 FPGA
在线阅读 下载PDF
基于SysGen的多相滤波信道化快速实现方法
6
作者 辛升 朱嘉颖 +2 位作者 辛增献 王雪博 马超 《空天防御》 2022年第1期45-51,共7页
针对宽带信道化接收机实现中传统FPGA软件开发周期过长的问题,文本提出一种基于SysGen(system generator)开发环境的多相滤波信道化算法快速实现及验证方法,采用模块化、参数化的设计思路,完成50%交叠多相滤波信道化处理功能,具备大带... 针对宽带信道化接收机实现中传统FPGA软件开发周期过长的问题,文本提出一种基于SysGen(system generator)开发环境的多相滤波信道化算法快速实现及验证方法,采用模块化、参数化的设计思路,完成50%交叠多相滤波信道化处理功能,具备大带宽实时处理能力及多信号同时接收能力。与传统的底层逻辑语言编程软件开发模式相比,该方法可明显缩短开发周期,且提升了模块开发灵活性,实现了FPGA信道化模块宽带多信号实时处理,可满足当代宽带数字接收机要求。 展开更多
关键词 电子对抗 sysgen 多相滤波信道化 快速实现
在线阅读 下载PDF
基于FPGA的硬件协仿真器设计
7
作者 徐迪宇 梁尧 胥小武 《电子技术与软件工程》 2014年第6期205-206,共2页
FPGA硬件协仿真器是验证ASIC设计原型的重要工具。为了实现高度灵活的SYSGEN系统的硬件协仿真,选用Xilinx公司FPGA,设计了板间数据和时钟接口,实现了可扩展的硬件协仿真器。该设备使用方便,可随意扩展,适用于不同规模的逻辑设计仿真,对A... FPGA硬件协仿真器是验证ASIC设计原型的重要工具。为了实现高度灵活的SYSGEN系统的硬件协仿真,选用Xilinx公司FPGA,设计了板间数据和时钟接口,实现了可扩展的硬件协仿真器。该设备使用方便,可随意扩展,适用于不同规模的逻辑设计仿真,对ASIC设计原型的验证有重要帮助。 展开更多
关键词 FPGA sysgen 可扩展 硬件协仿真
在线阅读 下载PDF
基于FPGA的超宽带数字下变频设计 被引量:3
8
作者 王利华 胡志东 《电子世界》 2013年第23期125-125,127,共2页
本文介绍了基于FPGA、以并行多相滤波结构为算法基础的超宽带数字下变频技术。设计过程包括高速AD信号降速预处理,应用SysGen开发环境完成的数字混频、多相滤波和数据抽取,并通过仿真验证了算法的可行性。
关键词 FPGA 并行多相滤波 超宽带数字下变频 sysgen
在线阅读 下载PDF
一种改进的数字信道化DRFM系统设计研究 被引量:8
9
作者 张锋 高玉良 +1 位作者 刘骁 朱珂 《现代防御技术》 北大核心 2016年第4期136-143,共8页
根据当前电子对抗(ECM)系统所处战场电磁环境的特点,提出一种将数字信道化技术与调制滤波器组技术相结合的DRFM系统设计方法。该方法针对数字信道化DRFM常用设计方法存在的不足,对数字信道化接收机和发射机结构进行了改进,构造出一种无&... 根据当前电子对抗(ECM)系统所处战场电磁环境的特点,提出一种将数字信道化技术与调制滤波器组技术相结合的DRFM系统设计方法。该方法针对数字信道化DRFM常用设计方法存在的不足,对数字信道化接收机和发射机结构进行了改进,构造出一种无"盲区"的信道划分形式,并将调制滤波器组技术引入到系统设计中。改进的DRFM系统具有大带宽、全概率接收和处理同时到达信号的能力,便于硬件实现的优点。仿真实验结果和理论分析相一致,验证了设计的正确性,为普适性DRFM系统设计提供了新的思路。 展开更多
关键词 DRFM 数字信道化 调制滤波器组 重叠因子 覆盖因子 SYS GEN
在线阅读 下载PDF
高速目标高分辨雷达信号处理的FPGA设计及实现 被引量:1
10
作者 梁影 张凤萍 +2 位作者 郑广瑜 范晓光 倪亮 《制导与引信》 2019年第4期6-10,共5页
为了满足高速目标高分辨雷达探测系统的大数据量、高精度、复杂算法的实时信号处理要求,提出了一种基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的多通道中频回波信号处理系统,可实现高速目标的速度、角度、距离搜索和跟... 为了满足高速目标高分辨雷达探测系统的大数据量、高精度、复杂算法的实时信号处理要求,提出了一种基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的多通道中频回波信号处理系统,可实现高速目标的速度、角度、距离搜索和跟踪。其中采用系统生成器(System Generator,SysGen)进行了数字下变频模块的设计、实现,简化了设计开发流程,利用高层次综合(High Level Synthesis,HLS)设计方法进行了方位角、俯仰角等模块的开发。测试结果表明:角度搜索、距离搜索、距离跟踪等模块性能均满足设计要求,系统能够实现目标的高精度实时跟踪。 展开更多
关键词 高分辨雷达 现场可编程门阵列 sysgen 高层次综合
在线阅读 下载PDF
一种利用System Generator软件平台开发基于FPGA的数字脉冲压缩的方法
11
作者 汤勇 胡志东 王利华 《电子世界》 2014年第3期9-10,共2页
在线性调频信号脉冲压缩原理的基础上,本文介绍了基于System Generator软件平台在FPGA中实现脉冲压缩的一种方法,同时利用MATLAB对数字脉冲压缩进行仿真对比,结果表明该方法达到了预期的脉压效果。
关键词 SystemGenerator(sysgen) FPGA 脉冲压缩 MATLAB
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部