期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
基于SoCFPGA同步数据采集系统的设计 被引量:1
1
作者 杨志芳 胡梦蝶 +1 位作者 陈珏 王磊 《武汉工程大学学报》 CAS 2016年第6期588-593,共6页
为实现电能质量分析系统多通道数据同步采集的功能,设计一种基于SoCFPGA的同步数据采集系统,采用Altera SoCFPGA为核心硬件平台,结合ADS8364模数转换芯片构建了6通道数据同步采集系统.首先,采用软硬件协同设计方法,使用VHDL对AD转换控... 为实现电能质量分析系统多通道数据同步采集的功能,设计一种基于SoCFPGA的同步数据采集系统,采用Altera SoCFPGA为核心硬件平台,结合ADS8364模数转换芯片构建了6通道数据同步采集系统.首先,采用软硬件协同设计方法,使用VHDL对AD转换控制过程的逻辑进行描述,然后利用FFT核进行数据处理,对测试数据的幅频特性进行显示,为后续的谐波分析做准备.仿真结果表明:SoCFPGA实现了对ADS8364的控制以及512点FFT运算.系统使得数据采集硬件结构更加简单,集成化程度更高,缩短了系统开发周期,能够满足数据同步采集的实际需求. 展开更多
关键词 同步数据采集 socfpga ADS8364 软件仿真
在线阅读 下载PDF
基于SoCFPGA的BDS/GPS双模定位算法研究 被引量:1
2
作者 张文德 刘怡俊 《通信电源技术》 2019年第3期85-86,89,共3页
随着多个国家和地区全球卫星导航系统技术的快速发展,同时兼容多个导航系统的多模卫星导航定位算法成为研究热点。与单模导航系统相比,多模导航系统具有可见星数多、覆盖范围广、定位精度高和可靠性高等诸多优点。鉴于此,描述了一款基于... 随着多个国家和地区全球卫星导航系统技术的快速发展,同时兼容多个导航系统的多模卫星导航定位算法成为研究热点。与单模导航系统相比,多模导航系统具有可见星数多、覆盖范围广、定位精度高和可靠性高等诸多优点。鉴于此,描述了一款基于SoCFPGA实现的BDS/GPS双模接收机。数据采集、卫星信号捕获和跟踪等部分由接收机的FPGA实现,定位解算由接收机的嵌入式软件实现。由于卡尔曼滤波器存在发散现象,因此在定位解算软件中采用经平方根滤波算法优化的卡尔曼滤波算法。最终实验表明,所提算法的定位精度在2 m以内,验证了该算法的可行性和有效性。 展开更多
关键词 卫星接收机 socfpga 卡尔曼滤波 平方根滤波 嵌入式软件
在线阅读 下载PDF
基于高速智能总线的SOCFPGA程序在线升级方案 被引量:1
3
作者 许仁安 黄作兵 李伟 《自动化应用》 2015年第8期14-15,共2页
介绍了一种基于高速智能总线的SOC FPGA程序在线升级方案,以解决SOC FPGA在继电保护装置中在线升级配置文件难的问题。
关键词 socfpga 高速智能总线 继电保护 在线升级
在线阅读 下载PDF
基于Altera SoC FPGA的图像采集系统设计 被引量:6
4
作者 聂永军 徐光辉 郑国建 《单片机与嵌入式系统应用》 2016年第4期56-59,共4页
该设计利用Altera公司的DE1-SoC开发板和友晶科技的D5M模块实现了基于SoC FPGA的图像采集系统。详细介绍了基于Altera SoC FPGA的嵌入式系统设计方法,包括基于Qsys的系统硬件设计和基于SoC EDS开发套件的ARM硬核处理器软件设计。该设计... 该设计利用Altera公司的DE1-SoC开发板和友晶科技的D5M模块实现了基于SoC FPGA的图像采集系统。详细介绍了基于Altera SoC FPGA的嵌入式系统设计方法,包括基于Qsys的系统硬件设计和基于SoC EDS开发套件的ARM硬核处理器软件设计。该设计在Altera公司提供的可以正常运行Linux操作系统的参考设计的基础上,添加了所需要的硬件模块和应用软件,最后通过板级验证实现了系统功能。 展开更多
关键词 嵌入式设计 图像采集 socfpga 硬核处理器 操作系统
在线阅读 下载PDF
FPGA硬核处理器系统加速数字电路功能验证的方法 被引量:5
5
作者 刘小强 袁国顺 乔树山 《电子与信息学报》 EI CSCD 北大核心 2019年第5期1251-1256,共6页
为了缩短专用集成电路和片上系统的功能验证周期,该文提出FPGA硬核处理器系统加速数字电路功能验证的方法。所提方法综合软件仿真功能验证和现场可编程门阵列原型验证的优点,利用集成在片上系统现场可编程门阵列器件中的硬核处理器系统... 为了缩短专用集成电路和片上系统的功能验证周期,该文提出FPGA硬核处理器系统加速数字电路功能验证的方法。所提方法综合软件仿真功能验证和现场可编程门阵列原型验证的优点,利用集成在片上系统现场可编程门阵列器件中的硬核处理器系统作为验证激励发生单元和功能验证覆盖率分析单元,解决了验证速度和灵活性不能统一的问题。与软件仿真验证相比,所提方法可以有效缩短数字电路的功能验证时间;在功能验证效率和验证知识产权可重用方面表现优于现有的FPGA原型验证技术。 展开更多
关键词 专用集成电路 功能验证 片上系统 FPGA原型验证 socfpga
在线阅读 下载PDF
基于SoC的新型通用弹载计算机系统设计 被引量:1
6
作者 蒋晓东 于纪言 《电子技术应用》 2018年第11期33-36,共4页
为了解决现有制导武器中弹载计算机计算性能较弱和传感器底层数据交互复杂等问题,提高弹载计算机计算性能与硬件集成度,提出一种基于So C FPGA的新型通用弹载计算机设计方案。提出的So C FPGA通用弹载计算机硬件设计集成度显著提高,通... 为了解决现有制导武器中弹载计算机计算性能较弱和传感器底层数据交互复杂等问题,提高弹载计算机计算性能与硬件集成度,提出一种基于So C FPGA的新型通用弹载计算机设计方案。提出的So C FPGA通用弹载计算机硬件设计集成度显著提高,通过三种平台(ARM、DSP和So C FPGA)的运算耗时实验对比,在相同计算要求下,该弹载计算机并行运算加速方法运算耗时相较串行运算下降了一个数量级,为4 ms,得到较好的运算加速效果。结果表明,基于SoC FPGA的新型通用弹载计算机硬件集成度高、通用接口丰富,而且弹载程序运算满足现代武器制导的实时性与精确性要求。 展开更多
关键词 弹载计算机 通用接口 并行加速 socfpga HLS
在线阅读 下载PDF
基于SoC FPGA的MIPS处理器验证平台设计
7
作者 张伟 梁蓓 《电子技术与软件工程》 2017年第2期62-63,共2页
随着集成电路制程工艺的迅猛发展,数字集成电路复杂度越来越高,这对集成电路的验证带来了严峻挑战。相比软件仿真,数字芯片采用FPGA进行逻辑验证,可以大大提高验证的速度。近年来,So CFPGA的出现对于验证平台的设计提供了一种新的启发... 随着集成电路制程工艺的迅猛发展,数字集成电路复杂度越来越高,这对集成电路的验证带来了严峻挑战。相比软件仿真,数字芯片采用FPGA进行逻辑验证,可以大大提高验证的速度。近年来,So CFPGA的出现对于验证平台的设计提供了一种新的启发。本文提出一种基于So CFPGA的MIPS处理器验证平台的设计。采用ZYNQ芯片中的ARM主处理器实时控制监测MIPS从处理器的运行状态,来达到验证MIPS处理器的目的。同时ARM主处理器运行Linux操作系统,在不需要断电重新配置的情况下,通过执行不同的C程序实现不同功能的验证,大大提高了MIPS处理器的验证效率。 展开更多
关键词 验证 socfpga MIPS ARM
在线阅读 下载PDF
SmartFusion2提升安全性、可靠性和低功耗功能 被引量:3
8
作者 丛秋波 《电子设计技术 EDN CHINA》 2012年第12期14-14,共1页
美高森美公司(Microsemi)的FPGA产品不断将公司的专利技术安全性、可靠性和保密性继续延伸,再加上可编程性、低功耗和实用性,使新一代SmartFusion2SoCFPGA扩展到主流市场的应用。
关键词 SmartFusion2 socfpga 美高森美Microsemi
原文传递
解决SoC FPGA设计难题
9
作者 Stefano Zammattio 《电子设计技术 EDN CHINA》 2012年第11期49-50,共2页
主要FPGA供应商已经开始销售集成了硬核处理器内核的低成本FPGA器件,SoC类FPGA器件最终会成为主流。为能够充分发挥所有重要FPGA的灵活性,这些器件提供了FPGA设计人员和软件工程师还不熟悉的新特性。设计人员需要考虑怎样在FPGA和处... 主要FPGA供应商已经开始销售集成了硬核处理器内核的低成本FPGA器件,SoC类FPGA器件最终会成为主流。为能够充分发挥所有重要FPGA的灵活性,这些器件提供了FPGA设计人员和软件工程师还不熟悉的新特性。设计人员需要考虑怎样在FPGA和处理器之间初始化这些资源并进行分配,管理复杂的连接,以及处理器外设的各种设置。 展开更多
关键词 socfpga CORTEX-A9 ALTERA
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部