期刊文献+
共找到106篇文章
< 1 2 6 >
每页显示 20 50 100
基于SRIO+LVDS的高速稳定传输的设计与实现
1
作者 文丰 鲁屿璠 +1 位作者 汪羽迪 李辉景 《电子器件》 2025年第4期769-774,共6页
针对高速光纤数据传输过程中出现的断链和丢帧误码问题,提出了一种基于FPGA的Serial RapidIO+LVDS的高速数据稳定传输的解决方案。硬件部分设计SRIO接口电路和LVDS接口电路实现对遥测光纤数据的接收存储和回放;逻辑部分通过实时监测SRI... 针对高速光纤数据传输过程中出现的断链和丢帧误码问题,提出了一种基于FPGA的Serial RapidIO+LVDS的高速数据稳定传输的解决方案。硬件部分设计SRIO接口电路和LVDS接口电路实现对遥测光纤数据的接收存储和回放;逻辑部分通过实时监测SRIO链路链接状态标志位,实现了链路断链情况下的复位和链路重建,并在数据回读端增加CRC校验和重传机制,提高了数据传输的可靠性。经大量试验验证,该设计可以2.5 Gbit/s的传输速率在30 m的光缆中实现无误码无丢数的稳定传输。 展开更多
关键词 srio LVDS 链路重连 零误码率
在线阅读 下载PDF
SRIO总线在多系统间光纤通信技术研究
2
作者 何光旭 张竟飞 +2 位作者 杨飞虎 王君 赵晓龙 《工业控制计算机》 2025年第11期3-4,7,共3页
为了在短时间内满足雷达系统对大量数据记录和存储的要求,设计实现了一种基于SRIO协议的高速光纤通信总线系统,该系统利用SRIO总线传输速度高、交换芯片多端口可灵活配置的特性,通过抗干扰的光纤通道,采用多节点星型拓扑结构,将各节点... 为了在短时间内满足雷达系统对大量数据记录和存储的要求,设计实现了一种基于SRIO协议的高速光纤通信总线系统,该系统利用SRIO总线传输速度高、交换芯片多端口可灵活配置的特性,通过抗干扰的光纤通道,采用多节点星型拓扑结构,将各节点与交换机之间的短线缆互连扩展为远距离光缆互连,从而实现总线节点的延伸。重点介绍了系统的协议分析和硬件框架设计,并通过实际硬件系统验证了该架构的可行性,通过测试说明该通信架构性能良好稳定可靠。 展开更多
关键词 通信技术 srio 光纤总线
在线阅读 下载PDF
基于CPS1848的SRIO总线交换模块设计 被引量:13
3
作者 马友科 《无线电工程》 2014年第10期73-76,共4页
随着处理器运算能力的不断提高,处理器之间的数据传输交换成为了制约系统性能的关键因素之一,在采用SRIO总线的数字信号并行处理系统中,SRIO总线交换模块就显得很重要。为了满足对高速数据交换的需求,基于CPS1848芯片,采用高性能的电源... 随着处理器运算能力的不断提高,处理器之间的数据传输交换成为了制约系统性能的关键因素之一,在采用SRIO总线的数字信号并行处理系统中,SRIO总线交换模块就显得很重要。为了满足对高速数据交换的需求,基于CPS1848芯片,采用高性能的电源模块和时钟模块,设计了一种SRIO总线交换模块。通过DSP与FPGA之间的数据传输实验,验证了SRIO交换模块进行数据传输的性能,并分析了实测值与理论值存在差异的原因,为高速信号处理平台的设计研制提供了技术支撑,也为信号处理方案设计提供了参考依据。 展开更多
关键词 srio总线 CPS1848 srio交换
在线阅读 下载PDF
FPGA+DSP异构视频处理系统中基于SRIO的数据高效传输方法 被引量:22
4
作者 姜宏旭 刘亭杉 +2 位作者 李辉勇 张萍 段洣毅 《计算机学报》 EI CSCD 北大核心 2015年第6期1119-1130,共12页
数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+DS... 数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+DSP异构视频处理系统中的数据传输问题,在分析处理器结构和视频数据格式特征的基础上,提出了一种基于高速串行接口SRIO(Serial Rapid I/O)的数据高效传输方法.该方法分别以FPGA、DSP作为系统的传输、处理核心,在FPGA处理器上采用视频三分量数据重组方法并使用包头信息较小的SRIO流写事务SWRITE(Streaming Write),简化视频传输格式的同时提高了SRIO视频数据包的传输效率;在DSP处理器上通过预定义接收端数据存储单元和采用简洁的SRIO门铃事务(DOORBELL)应答机制,节约了DSP在传输过程中的时间开销.实验结果表明,文中设计的SRIO高效传输方法在占用较少的FPGA资源的条件下传输速度达理论值的81%以上. 展开更多
关键词 FPGA+DSP 视频数据 srio 高效传输
在线阅读 下载PDF
基于SRIO的高速图像串行传输系统设计 被引量:11
5
作者 张峰 任国强 吴钦章 《光电工程》 CAS CSCD 北大核心 2010年第10期89-92,共4页
针对CCD图像具有分辨率高、数据量大的特点,本文提出一种新的平台,可实时完成数据采集,并将采集的数据通过SRIO接口以3.125Gb/s的速度进行传输与显示。该方法根据SRIO接口协议,采用FPGA+DSP的方式,利用FPGA内的高速串行通信接口MGT,实现... 针对CCD图像具有分辨率高、数据量大的特点,本文提出一种新的平台,可实时完成数据采集,并将采集的数据通过SRIO接口以3.125Gb/s的速度进行传输与显示。该方法根据SRIO接口协议,采用FPGA+DSP的方式,利用FPGA内的高速串行通信接口MGT,实现SRIO通信协议,与DSP之间的SRIO接口模块进行高速传输,再通过DSP的网络接口将接收到的数据实时传输到PC机,进行显示。实验结果表明,这种新的平台能够实时传输所采集的CCD相机数据,并具有可靠性高,可移植性强,升级简单,易于工程实现的优点。 展开更多
关键词 CCD srio 图像采集 图像传输
在线阅读 下载PDF
基于SRIO的实时并行图像处理机 被引量:5
6
作者 董文娟 王宏义 +1 位作者 韩建涛 陈曾平 《计算机工程》 CAS CSCD 北大核心 2009年第7期20-22,共3页
针对大视场高分辨率光电实时处理系统实时性问题,分析光电弱小目标检测的任务特点,从处理器节点、存储器和连接处理器节点的网络3个方面分析实时并行处理机的设计要点,设计一种基于SRIO技术的双DSP+FPGA并行处理机。FPGA实现低层处理算... 针对大视场高分辨率光电实时处理系统实时性问题,分析光电弱小目标检测的任务特点,从处理器节点、存储器和连接处理器节点的网络3个方面分析实时并行处理机的设计要点,设计一种基于SRIO技术的双DSP+FPGA并行处理机。FPGA实现低层处理算法,DSP实现高层处理算法,任务划分采用区域分解并行算法,实验结果证明该设计具有可行性。 展开更多
关键词 srio技术 目标检测 并行系统 实时处理
在线阅读 下载PDF
基于TMS320C6455的高速SRIO接口设计 被引量:14
7
作者 黄克武 吴海洲 《电子测量技术》 2008年第9期143-146,192,共5页
本文以高端DSP TMS320C6455为例,介绍了高速SRIO(Serial RapidIO)接口协议及应用,设计了DSP间的SRIO通信,研究了基于SRIO的加载技术,并且分析了基于DSP和FPGA的SRIO网络通用处理平台等。基于TMS320C6455的SRIO系统,可进行共享式或分布... 本文以高端DSP TMS320C6455为例,介绍了高速SRIO(Serial RapidIO)接口协议及应用,设计了DSP间的SRIO通信,研究了基于SRIO的加载技术,并且分析了基于DSP和FPGA的SRIO网络通用处理平台等。基于TMS320C6455的SRIO系统,可进行共享式或分布式处理,可以更好地解决"强大计算能力"和"快速数据传输"两大挑战。实测表明,DSP间,DSP与FPGA间的读写操作均可稳定工作于每通道3.125Gb/s的速率,主DSP可通过SRIO加载从DSP。本文可作为SRIO接口设计及TMS320C6455通用处理平台开发的参考,也可作为今后复杂信息系统设计的参考。 展开更多
关键词 srio DSP加载 C6455 FPGA
在线阅读 下载PDF
基于RS422+SRIO高速长线通信的设计与实现 被引量:4
8
作者 甄国涌 闫凯荣 张凯华 《国外电子测量技术》 北大核心 2022年第11期180-187,共8页
在进行飞行试验时,为解决大容量数据在传输过程中传输距离不足且传输可靠性差的问题,提出了一种基于ZYNQ的“RS422+SRIO”的数据传输方案。设计通过RS422接口电路实现对遥测组合上行指令下发及下行状态返回;并通过SRIO接口,使用Xilinx的... 在进行飞行试验时,为解决大容量数据在传输过程中传输距离不足且传输可靠性差的问题,提出了一种基于ZYNQ的“RS422+SRIO”的数据传输方案。设计通过RS422接口电路实现对遥测组合上行指令下发及下行状态返回;并通过SRIO接口,使用Xilinx的SRIO IP核,再经过光模块连接光缆实现远距离数据发送和接收。为了防止电磁干扰导致串口接收信号的高低电平误判,增加串口精准采样软件设计,保证串口接收信号的可靠性,并在PS接收串口回传数据时使用DMA+乒乓操作的缓存方式,解决串口回传数据易丢失的问题。经大量试验验证,该方案能够通过RS422接口实现指令精准下发和状态数据的零误码接收;以及在15 km光缆连接的条件下,SRIO接口实现444.44 MB/s的零误码可靠性传输。 展开更多
关键词 ZNNQ RS422 srio 远距离 DMA
原文传递
基于FPGA的多通路SRIO数据传输设计 被引量:5
9
作者 任勇峰 多卉枫 武慧军 《电子测量技术》 北大核心 2022年第14期152-156,共5页
为满足航天遥测系统中多路高速数据可靠传输的需求,提出了一种基于FPGA控制器和Serial RapidIO(SRIO)协议的四通路数据传输设计方案。设计使用Xilinx A7系列FPGA,并使用4个其内部集成的SRIO IP核,设计内部逻辑,实现四路SRIO高速数据传输... 为满足航天遥测系统中多路高速数据可靠传输的需求,提出了一种基于FPGA控制器和Serial RapidIO(SRIO)协议的四通路数据传输设计方案。设计使用Xilinx A7系列FPGA,并使用4个其内部集成的SRIO IP核,设计内部逻辑,实现四路SRIO高速数据传输;使用其内部集成的吉比特收发器(GTP)以满足SRIO传输协议物理层要求。硬件电路使用4个高速收发光模块完成光电转换;并使用高质量时钟芯片产生125 MHz的差分时钟信号作为SRIO IP核的参考时钟。经测试验证四路数据传输速率可达440 MB/s,且无丢帧、误码现象,该设计已成功运用于遥测系统某地面测试台项目,可实现四路高速数据稳定传输。 展开更多
关键词 可编程逻辑器件(FPGA) Serial RapidIO协议 srio IP核 吉比特收发器 共享逻辑
原文传递
FPGA和DSP间基于SRIO的高速通信系统设计 被引量:9
10
作者 陈婷 岳强 汪洋 《单片机与嵌入式系统应用》 2016年第3期37-40,共4页
现代信号处理系统通常需要在不同处理器之间实现高速数据通信,SRIO协议由于高效率、低延时的特性被广泛使用。本文研究了在FPGA和DSP两种处理器之间实现SRIO协议的方法,并通过电路设计和利用处理器的开发工具编程实现了两种处理器间的... 现代信号处理系统通常需要在不同处理器之间实现高速数据通信,SRIO协议由于高效率、低延时的特性被广泛使用。本文研究了在FPGA和DSP两种处理器之间实现SRIO协议的方法,并通过电路设计和利用处理器的开发工具编程实现了两种处理器间的高速通信。经测试,该系统具有较高的传输效率。 展开更多
关键词 异构处理器 高速数据通信 srio协议 多核DSP FPGA
在线阅读 下载PDF
一种SRIO交换器内部网络设计 被引量:2
11
作者 胡孔阳 韩琼磊 顾大晔 《微电子学与计算机》 CSCD 北大核心 2018年第9期10-13,共4页
针对SRIO交换器数据通路的特点,提出了一种交换器内部的互连网络设计.重点解决了实现交换网络的三个问题:1.SRIO端点与端点的跨时钟域转换;2.SRIO传输层包的组合与拆分;3.多个源端点向同一个目的端点请求时的仲裁.使用VerdilogHDL对设... 针对SRIO交换器数据通路的特点,提出了一种交换器内部的互连网络设计.重点解决了实现交换网络的三个问题:1.SRIO端点与端点的跨时钟域转换;2.SRIO传输层包的组合与拆分;3.多个源端点向同一个目的端点请求时的仲裁.使用VerdilogHDL对设计进行了描述,同时设计了SRIO端点模型并与之互连,对交叉网络进行随机测试,通过自动化比对收、发端点的数据包验证设计的正确性.经过验证,本设计可以利用SRIO端点控制器IP基于ASIC或FPGA构建SRIO交换器. 展开更多
关键词 srio交换器 交换网络 传输层包 跨时钟域 仲裁
在线阅读 下载PDF
SRIO与RS422的高速数据存储系统优化设计 被引量:4
12
作者 焦新泉 赵文焘 +1 位作者 牛婉琳 李辉景 《单片机与嵌入式系统应用》 2023年第12期23-26,54,共5页
在飞行试验中,为解决高速大容量数据在存储过程中出现的SRIO协议断链不重连以及传输可靠性差的问题,提出以FPGA为控制核心的SRIO与RS422相结合的数据存储系统的优化设计。通过实时监视SRIO链路的连接状态标志位并加入了断链重连机制实... 在飞行试验中,为解决高速大容量数据在存储过程中出现的SRIO协议断链不重连以及传输可靠性差的问题,提出以FPGA为控制核心的SRIO与RS422相结合的数据存储系统的优化设计。通过实时监视SRIO链路的连接状态标志位并加入了断链重连机制实现断链再恢复,极大增加了数据存储的可靠性。在利用RS422接口电路接收遥测控制信号及状态反馈时,串口增加多次采样判决设计消除受到的外界强干扰,极大提高了系统接收遥测指令的精确度。在多次试验验证下,该优化设计能够实现无误码状态数据反馈和精确接收遥测指令,提高了SRIO链路的传输可靠性,实现了高速、大容量光纤数据的可靠性存储。 展开更多
关键词 FPGA srio RS422 断链重连 高速传输
在线阅读 下载PDF
SRIO的高速数据传输系统解决方案 被引量:2
13
作者 任勇峰 韩子舟 李辉景 《单片机与嵌入式系统应用》 2022年第4期78-82,共5页
为了解决高速图像信息采集端与存储端在远距离传输过程中速率低、可靠性差的问题,提出了基于SRIO的高速数据传输系统解决方案。该系统包括1553B命令接收接口、SRIO数据接收接口、LVDS数据回读接口与存储器数据交换接口。配合单元测试台... 为了解决高速图像信息采集端与存储端在远距离传输过程中速率低、可靠性差的问题,提出了基于SRIO的高速数据传输系统解决方案。该系统包括1553B命令接收接口、SRIO数据接收接口、LVDS数据回读接口与存储器数据交换接口。配合单元测试台和存储器,通过上位机软件对LVDS接口回读的数据进行解包分析,以检验接收到的SRIO数据是否有误码与丢帧。该系统采用重传机制,确保数据可以高速、可靠地完成回读。经验证,该系统中SRIO数据可以2.5 Gbps的传输速率在10 m的光纤中实现无误码传输。 展开更多
关键词 高速传输 srio LVDS 无误码 FPGA
在线阅读 下载PDF
基于TMS320C6678的SRIO接口设计 被引量:1
14
作者 刁丹丹 王晓东 《电子科技》 2017年第5期110-112,共3页
针对如何在DSP+FPGA架构的信号处理平台实现片间大量数据实时、高速传输的问题,文中提出了基于TMC320C6678的SRIO(Serial Rapid IO)接口设计。通过在DSP上配置丰富的SRIO参数接口,在无需停止SRIO的情况下,实现DSP与FPGA间任意长度、大... 针对如何在DSP+FPGA架构的信号处理平台实现片间大量数据实时、高速传输的问题,文中提出了基于TMC320C6678的SRIO(Serial Rapid IO)接口设计。通过在DSP上配置丰富的SRIO参数接口,在无需停止SRIO的情况下,实现DSP与FPGA间任意长度、大小的数据传输。通过实际工程验证,该设计有效实现了DSP与FPGA片间大量数据实时、高效、灵活的传输。 展开更多
关键词 TMS320C6678 srio FPGA
在线阅读 下载PDF
基于SRIO的LTE-A基带系统接口设计 被引量:1
15
作者 张德民 张巍 薛尧 《无线电通信技术》 2017年第2期83-86,共4页
针对TD-LTE-A射频一致性测试仪中传统的EMIF并行接口已经不能满足芯片间大量数据交互的需求,提出了一种串行高速输入输出的设计方案。实现了基带系统中DSP芯片和FPGA芯片间的互连,对此进行仿真测试并在基带系统中进行了板级验证。结果... 针对TD-LTE-A射频一致性测试仪中传统的EMIF并行接口已经不能满足芯片间大量数据交互的需求,提出了一种串行高速输入输出的设计方案。实现了基带系统中DSP芯片和FPGA芯片间的互连,对此进行仿真测试并在基带系统中进行了板级验证。结果证明了整个传输方案在实际应用中的正确性与可行性,并且得出SRIO平均传输速率为2.09 Gb/s,满足芯片间大量数据交互的需求。 展开更多
关键词 LTE-A srio FPGA DSP
在线阅读 下载PDF
多通道SRIO数据传输优化设计与应用 被引量:1
16
作者 文丰 徐胜 朱振麟 《单片机与嵌入式系统应用》 2023年第12期84-87,共4页
为了满足遥测系统大容量数据高速可靠传输的需求,提出了一种基于FPGA和Serial RapidIO(SRIO)的数据传输链路优化设计,传输链路为4x模式,传输速率为2.5 Gb/s。针对测试过程中链路异常被训练成1x模式而造成数据传输异常的现象进行深入分析... 为了满足遥测系统大容量数据高速可靠传输的需求,提出了一种基于FPGA和Serial RapidIO(SRIO)的数据传输链路优化设计,传输链路为4x模式,传输速率为2.5 Gb/s。针对测试过程中链路异常被训练成1x模式而造成数据传输异常的现象进行深入分析,采用上电复位和软件复位相结合的方法对传输链路进行优化,经测试验证,优化后的链路数据传输稳定,1路SRIO数据传输速率可达585 MB/s,且无丢帧、误码现象。该设计已成功应用于遥测系统项目,实现高速数据稳定传输。 展开更多
关键词 FPGA Serial RapidIO协议 srio IP核 4x模式 链路异常
在线阅读 下载PDF
基于SRIO的双备份数据传输 被引量:1
17
作者 焦新泉 杨建楠 +1 位作者 朱振麟 徐胜 《集成电路与嵌入式系统》 2024年第6期77-82,共6页
为了解决在特殊条件下数据通道受到外界因素影响导致数据无法传输的问题,提出一种基于SRIO的双备份数据传输设计方案。设计中使用两个独立的SRIO IP核来实现主路通道和备份通道数据的独立传输,同时通过通道选择模块对数据传输通道进行... 为了解决在特殊条件下数据通道受到外界因素影响导致数据无法传输的问题,提出一种基于SRIO的双备份数据传输设计方案。设计中使用两个独立的SRIO IP核来实现主路通道和备份通道数据的独立传输,同时通过通道选择模块对数据传输通道进行备份选择。该方案以Xilinx的Kintex 7系列FPGA为SRIO的连接设备,物理层以FPGA芯片内部集成的GTX高速串行收发器作为传输基础;传输链路采用“光模块+光缆”代替电缆实现数据的高速可靠传输,该方案已运用到遥测系统数据采集装置项目,实现了FPGA设备间双备份数据传输。 展开更多
关键词 srio 双备份 FPGA GTX高速串行收发器 Kintex 7
在线阅读 下载PDF
SRIO交换单元的任意互连设计实现 被引量:2
18
作者 王青波 高俊 崔中普 《通信技术》 2016年第8期1098-1103,共6页
SRIO采用基于设备ID的方式来搭建系统。在将SRIO应用于多通道短波通信系统时,交换单元的指定端口需接入指定的目标ID设备,而且交换单元全局的复位设计存在缺陷,在工作状态下热插拔接入设备时,将会引起整套系统的复位。根据对SRIO协议的... SRIO采用基于设备ID的方式来搭建系统。在将SRIO应用于多通道短波通信系统时,交换单元的指定端口需接入指定的目标ID设备,而且交换单元全局的复位设计存在缺陷,在工作状态下热插拔接入设备时,将会引起整套系统的复位。根据对SRIO协议的可靠性传输机制、错误恢复机制及维护操作的分析,设计了一种似因特网交换机的动态设备ID分配、器件任意端口接入,且在热插拔接入时不对系统产生全局影响的SRIO交换单元实现方案。 展开更多
关键词 srio 交换单元 错误恢复 任意互连
在线阅读 下载PDF
基于CPS1848的多模块SRIO总线互连设计 被引量:8
19
作者 裴静静 刘国宝 《信息通信》 2017年第12期73-74,共2页
现代信号处理系统通常需要在不同处理器之间实现高速数据通信,SRIO协议由于传输速度高、可靠性强、灵活性好、实现复杂度低的优点被广泛使用。基于CPS1848芯片,研究了在FPGA、PowerPC以及DSP处理器之间实现SRIO协议的方法,实现了多个模... 现代信号处理系统通常需要在不同处理器之间实现高速数据通信,SRIO协议由于传输速度高、可靠性强、灵活性好、实现复杂度低的优点被广泛使用。基于CPS1848芯片,研究了在FPGA、PowerPC以及DSP处理器之间实现SRIO协议的方法,实现了多个模块间的高速通信。通过PowerPC与FPGA之间的数据传输实验,验证了SRIO数据传输的性能,为高速信号处理平台的设计研制提供了技术支撑,也为信号处理方案设计提供了参考依据。 展开更多
关键词 srio总线 CPS1848 多模块
在线阅读 下载PDF
基于VxWorks的SRIO传输接口和架构设计 被引量:1
20
作者 温丹昊 《信息与电脑》 2022年第9期114-117,共4页
基于操作系统的串行高速输入输出(Serial Rapid Input Output,SRIO)传输接口与简洁高效的体系结构,对于发挥SRIO总线的高传输速率和低延迟优点具有重要的意义,有利于提高软件项目的开发效率。因此,通过对SRIO数据传输方式的研究,提出了... 基于操作系统的串行高速输入输出(Serial Rapid Input Output,SRIO)传输接口与简洁高效的体系结构,对于发挥SRIO总线的高传输速率和低延迟优点具有重要的意义,有利于提高软件项目的开发效率。因此,通过对SRIO数据传输方式的研究,提出了一种基于VxWorks系统下的SRIO传输接口和体系结构,可提高操作系统层面SRIO传输的实时性、稳定性及大容量数据的处理能力。实践证明:该设计结构简洁合理,性能良好,工作稳定可靠。 展开更多
关键词 串行高速输入输出(srio)传输接口 VXWORKS 体系结构
在线阅读 下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部