期刊文献+
共找到40篇文章
< 1 2 >
每页显示 20 50 100
Design and Implement of Low Power Consumption SRAM Based on Single Port Sense Amplifier in 65 nm
1
作者 Shunrui Li Jianjun Chen +2 位作者 Zuocheng Xing Jinjin Shao Xi Peng 《Journal of Computer and Communications》 2015年第11期164-168,共5页
With the rapid development of integrated circuits [1], low power consumption has become a constant pursuiting goal of the designer in chip design. As the memory almost takes up the area of the chip, reducing memory po... With the rapid development of integrated circuits [1], low power consumption has become a constant pursuiting goal of the designer in chip design. As the memory almost takes up the area of the chip, reducing memory power consumption will significantly reduce the overall power consumption of the chip;according to ISSCC’s 2014 report about technology trends discussions, there two points of the super-low power SRAM design: 1) design a more effective static and dynamic power control circuit for each key module of SRAM;2) ensure that in the case of the very low VDD min, SRAM can operating reliably and stably. This paper makes full use reliable of 8T cell, and the single-port sense amplifier has solved problems in the traditional 8T cell structure, making the new structure of the memory at a greater depth still maintain good performance and lower power consumption. Compared with the designed SRAM the SRAM generated by commercial compiler, as the performance loss at SS corner does not exceed 10%, the whole power consumption could be reduced by 54.2%, which can achieve a very good effect of low-power design. 展开更多
关键词 Single PORT SENSE AMPLIFIER sram design Low Power design 8T sram
暂未订购
Small-Scale CMOS Pseudo SRAM Module Design
2
作者 李昀 刘振宇 韩月秋 《Journal of Beijing Institute of Technology》 EI CAS 2004年第2期127-130,共4页
An approach to design small scale CMOS static random access memory (SRAM) is proposed. The design of address decoder, memory cell, and the layout are included. This approach adopts flip-flop array structure. The flip-... An approach to design small scale CMOS static random access memory (SRAM) is proposed. The design of address decoder, memory cell, and the layout are included. This approach adopts flip-flop array structure. The flip-flops are used as the storage cells and they are stacked to form the whole SRAM module. The word select bit is generated from the address decoder. And one word at a time is selected for reading or writing. The design of the memory core's layout is also discussed since it should be optimized to save area and also should be convenient for realization. It's a full-custom layout. The address decoder is composed of combinational logic circuit and its layout is also designed as a full-custom layout. With all these modules, the integral structure of the SRAM is carried out. 展开更多
关键词 static random access memory (sram) memory core address decoder layout module design
在线阅读 下载PDF
星用SRAM型FPGA加固设计方法研究 被引量:8
3
作者 邢克飞 杨俊 +1 位作者 周永彬 季金明 《电子器件》 CAS 2007年第1期202-205,209,共5页
结合实际工程实践,给出了解决常见的FPGA辐射失效问题的一些方法;分析了辐射效应对FPGA综合过程中经常出现的Half-latch的影响,并给出了几种设计时需要考虑的解决方法;最后提出了一种基于低等级FPGA器件的“由顶到底”的星载信号处理平... 结合实际工程实践,给出了解决常见的FPGA辐射失效问题的一些方法;分析了辐射效应对FPGA综合过程中经常出现的Half-latch的影响,并给出了几种设计时需要考虑的解决方法;最后提出了一种基于低等级FPGA器件的“由顶到底”的星载信号处理平台结构,分析了这种结构在对付辐射效应时的优势。给出的有关大规模可配置电子器件的设计方法可以为航天电子设备的设计提供参考。 展开更多
关键词 辐射效应 可靠性 加固设计 sram型FPGA
在线阅读 下载PDF
SRAM型FPGA空间应用的可靠性设计方法 被引量:4
4
作者 周凯 聂晓慧 +4 位作者 施蕾 刘群 孙强 熊军 夏冰冰 《南通大学学报(自然科学版)》 CAS 2016年第3期25-32,40,共9页
随着工艺特征尺寸逐渐趋近于纳米级,SRAM型FPGA越来越容易受到空间辐射环境的影响而导致系统故障.为了提高SRAM型FPGA在空间环境的可靠性,在对Xilinx系列SRAM型FPGA的单粒子效应故障模式进行分析的基础上,重点介绍了几种抗单粒子翻转方... 随着工艺特征尺寸逐渐趋近于纳米级,SRAM型FPGA越来越容易受到空间辐射环境的影响而导致系统故障.为了提高SRAM型FPGA在空间环境的可靠性,在对Xilinx系列SRAM型FPGA的单粒子效应故障模式进行分析的基础上,重点介绍了几种抗单粒子翻转方法,并对各种方法的适用范围、使用特点及应用情况等进行了比较分析.结果表明:选用基于SelectMAP接口和用户可自定义的纠检错方式实现对SRAM型FPGA的回读、纠检错和刷新设计;选择动态重配置设计方法实现系统的在线全部和部分重构设计是最为有效的可靠性设计方法.该回读、纠检错、刷新和部分重构设计方法已经在嫦娥五号试验器中得到在轨成功实施与验证. 展开更多
关键词 sram型FPGA 可靠性设计 单粒子翻转 在轨重构
在线阅读 下载PDF
基于LUT的SRAM-FPGA结构研究 被引量:5
5
作者 马群刚 杨银堂 +1 位作者 李跃进 高海霞 《电子器件》 CAS 2003年第1期10-14,共5页
作为微电子工业中发展最迅速的一个领域 ,现场可编程门阵列 (FPGA)的内部结构设计越来越受到业内人士的关注。为此针对目前普遍采用的基于查找表 (LUT)的SRAM FPGA ,着重研究了其逻辑模块设计、布线结构设计和输入输出模块设计 。
关键词 现场可编程门阵列 查找表 sram单元 内部结构 优化设计
在线阅读 下载PDF
钟控传输门绝热逻辑电路和SRAM的设计 被引量:9
6
作者 汪鹏君 郁军军 《电子学报》 EI CAS CSCD 北大核心 2006年第2期301-305,共5页
本文利用NMO S管的自举效应设计了一种新的采用二相无交叠功率时钟的绝热逻辑电路———钟控传输门绝热逻辑电路,实现对输出负载全绝热方式充放电.依此进一步设计了一种新型绝热SRAM,从而可以以全绝热方式有效恢复在字线、写位线、敏感... 本文利用NMO S管的自举效应设计了一种新的采用二相无交叠功率时钟的绝热逻辑电路———钟控传输门绝热逻辑电路,实现对输出负载全绝热方式充放电.依此进一步设计了一种新型绝热SRAM,从而可以以全绝热方式有效恢复在字线、写位线、敏感放大线及地址译码器上的大开关电容的电荷.最后,在采用TSMC 0.25μm CMO S工艺器件参数情况下,对所设计的绝热SRAM进行HSPC IE模拟,结果表明,此SRAM逻辑功能正确,低功耗特性明显. 展开更多
关键词 钟控传输门绝热逻辑 二相无交叠功率时钟 sram设计 低功耗
在线阅读 下载PDF
一种双栅结构抗单粒子翻转加固SRAM存储单元 被引量:3
7
作者 姚思远 刘文平 《现代电子技术》 北大核心 2015年第18期102-105,共4页
通过对单粒子效应以及抗单粒子翻转电路加固原理进行分析,提出一种基于双栅MOS结构的具有单粒子翻转加固能力的SRAM存储单元。该单元在实现抗单粒子翻转加固的同时具有快速翻转恢复、快速写入、低静态功耗的特点。基于0.18μm CMOS工艺... 通过对单粒子效应以及抗单粒子翻转电路加固原理进行分析,提出一种基于双栅MOS结构的具有单粒子翻转加固能力的SRAM存储单元。该单元在实现抗单粒子翻转加固的同时具有快速翻转恢复、快速写入、低静态功耗的特点。基于0.18μm CMOS工艺进行电路仿真,结果显示该加固单元读/写功能正确,翻转阈值大于100 Me V·cm2/mg。可以预测,该电路应用于空间辐射环境下将有较好的稳定性。 展开更多
关键词 单粒子翻转 双栅结构 sram存储单元 加固设计
在线阅读 下载PDF
一种适于FPGA芯片的SRAM单元及外围电路设计 被引量:2
8
作者 徐新宇 徐玉婷 林斗勋 《电子与封装》 2014年第4期17-19,48,共4页
静态存储器(SRAM)功耗是整个芯片功耗的重要组成部分,并且大规模SRAM的仿真在芯片设计中也相当费时。提出了一种基于40 nm CMOS工艺、适用于FPGA芯片的SRAM单元结构,并为该结构设计了外围读写控制电路。仿真结果表明,该结构的SRAM单元... 静态存储器(SRAM)功耗是整个芯片功耗的重要组成部分,并且大规模SRAM的仿真在芯片设计中也相当费时。提出了一种基于40 nm CMOS工艺、适用于FPGA芯片的SRAM单元结构,并为该结构设计了外围读写控制电路。仿真结果表明,该结构的SRAM单元在保证正确的读写操作下,静态漏电电流远远小于同工艺下普通阈值CMOS管构造的SRAM单元。同时,为了FPGA芯片设计时大规模SRAM功能仿真的需要,为SRAM单元等编写了verilog语言描述的行为级模型,完成了整个设计的功能验证。 展开更多
关键词 sram单元设计 漏电电流 行为级模型
在线阅读 下载PDF
高速数字信号处理中的双缓冲ZBT Sram控制器设计 被引量:4
9
作者 钱博 刘元涛 钟鸣 《沈阳理工大学学报》 CAS 2008年第2期40-43,共4页
针对高速数字信号处理数据源的特点,提出了一种基于FPGA的片外ZBT Sram的双缓冲方案.该控制器提供FPGA与两片ZBT Sram之间的接口,通过乒乓操作实现了对高速AD数据流的无缝缓冲处理,为高速数字信号处理提供了符合流水线算法要求的输入数据.
关键词 ZBT sram控制器 乒乓操作 流水线设计
在线阅读 下载PDF
一种65 nm CMOS低功耗加固SRAM单元
10
作者 黄正峰 卢康 +4 位作者 郭阳 徐奇 戚昊琛 倪天明 鲁迎春 《微电子学》 CAS 北大核心 2019年第4期518-523,528,共7页
提出了12管低功耗SRAM加固单元。基于堆叠结构,大幅度降低电路的泄漏电流,有效降低了电路功耗。基于两个稳定结构,可以有效容忍单粒子翻转引起的软错误。Hspice仿真结果表明,与相关加固结构相比,该结构的功耗平均下降31.09%,HSNM平均上... 提出了12管低功耗SRAM加固单元。基于堆叠结构,大幅度降低电路的泄漏电流,有效降低了电路功耗。基于两个稳定结构,可以有效容忍单粒子翻转引起的软错误。Hspice仿真结果表明,与相关加固结构相比,该结构的功耗平均下降31.09%,HSNM平均上升19.91%,RSNM平均上升97.34%,WSNM平均上升15.37%,全工作状态下均具有较高的静态噪声容限,表现出优秀的稳定性能。虽然面积开销平均增加了9.56%,但是,读时间平均下降14.27%,写时间平均下降18.40%,能够满足高速电子设备的需求。 展开更多
关键词 低功耗 单粒子翻转 sram 抗辐照加固设计 稳定性
原文传递
6-T CMOS SRAM单元稳定性分析及设计优化 被引量:2
11
作者 蔡洁明 魏敬和 +2 位作者 刘士全 胡水根 印琴 《半导体技术》 CAS CSCD 北大核心 2015年第4期261-272,共12页
介绍了一种由两个交叉耦合反向器构成的6-晶体管(6-T)存储单元的噪声容限分析方法。对6-T CMOS SRAM单元的稳定性作了分析及仿真。借助SPICE和MATLAB工具,对存储单元在数据保持和数据读取时的稳定性、数据写入过程中的可靠性及其之间的... 介绍了一种由两个交叉耦合反向器构成的6-晶体管(6-T)存储单元的噪声容限分析方法。对6-T CMOS SRAM单元的稳定性作了分析及仿真。借助SPICE和MATLAB工具,对存储单元在数据保持和数据读取时的稳定性、数据写入过程中的可靠性及其之间的关系进行了深入研究。对可能影响噪声容限的因素,如单元比、上拉比、MOS管的阈值电压、位线预充电压、电源电压以及温度进行了仿真讨论,并从中得到合适的电路设计参数。流片结果表明,理论分析与实测数据相符。分析数据对基于CSMC 0.5μm CMOS工艺的SRAM电路设计优化具有指导作用。 展开更多
关键词 6-T存储单元 噪声容限 读稳定性 写可靠性 设计优化
原文传递
无SRAM的H.264/AVC去块效应滤波器 被引量:1
12
作者 李健 乔飞 +1 位作者 罗嵘 杨华中 《电子与信息学报》 EI CSCD 北大核心 2008年第8期2012-2016,共5页
针对H.264/AVC中的去块效应滤波器,该文提出了一种新的滤波处理顺序,能够显著减小片上数据缓存容量,并以此为基础设计了一种去块效应滤波器的VLSI硬件新结构。该结构利用数据复用机制减少对片外存储的访问量、节省处理时间,同时不使用片... 针对H.264/AVC中的去块效应滤波器,该文提出了一种新的滤波处理顺序,能够显著减小片上数据缓存容量,并以此为基础设计了一种去块效应滤波器的VLSI硬件新结构。该结构利用数据复用机制减少对片外存储的访问量、节省处理时间,同时不使用片内SRAM,将对片内SRAM的访问降为0。仿真结果显示,该电路在工作频率为100MHz时对HDTV能较好地实现实时滤波;在0.18μm工艺下,综合后的等效逻辑门数只有16.8k。 展开更多
关键词 H.264/AVC 去块效应滤波器 数据复用 sram(静态随机存储器) VLSI设计
在线阅读 下载PDF
一种适用于小尺寸工艺的SRAM单元设计 被引量:1
13
作者 王媛媛 王子欧 张立军 《苏州大学学报(工科版)》 CAS 2012年第3期51-55,共5页
最近研究表明,静态存储器(SRAM)功耗是整个芯片功耗的重要组成部分,功耗问题在SRAM单元设计中成为一个日益重要的问题。提出了一种新的纳米级的高稳定性和低功耗应用技术,采用该技术的SRAM单元采用分开的读写机制。65nm CMOS工艺的仿真... 最近研究表明,静态存储器(SRAM)功耗是整个芯片功耗的重要组成部分,功耗问题在SRAM单元设计中成为一个日益重要的问题。提出了一种新的纳米级的高稳定性和低功耗应用技术,采用该技术的SRAM单元采用分开的读写机制。65nm CMOS工艺的仿真结果表明,此新型的SRAM单元结构在保证正确的读写操作下,在写0操作时功耗比传统的SRAM单元降低22.45%。同时,此新型SRAM在空闲模式下利用漏电流和正反馈存值,极大地提高了SRAM单元的稳定性,改善了纳米尺度下SRAM单元的功耗问题。 展开更多
关键词 稳定性 低功耗 漏电流 sram设计
在线阅读 下载PDF
高速遥感图像压缩系统ZBT SRAM控制器的设计 被引量:4
14
作者 陈兴耀 王振华 +1 位作者 田金文 柳健 《微电子学与计算机》 CSCD 北大核心 2005年第3期46-49,共4页
针对高速遥感图像数据源的特点,提出了基于FPGA片外ZBT SRAM的双缓冲方案,并实现了ZBTSRAM控制器。该控制器提供FPGA与两片ZBT SRAM之间的接口,通过乒乓操作实现了对高速数据流的无缝缓冲与处理,为压缩处理模块提供了符合流水线算法要... 针对高速遥感图像数据源的特点,提出了基于FPGA片外ZBT SRAM的双缓冲方案,并实现了ZBTSRAM控制器。该控制器提供FPGA与两片ZBT SRAM之间的接口,通过乒乓操作实现了对高速数据流的无缝缓冲与处理,为压缩处理模块提供了符合流水线算法要求的输入数据。本设计基于Altera公司的Stratix系列FPGA实现,并已在实际中通过验证,满足功能和时序要求。 展开更多
关键词 ZBT sram控制器 乒乓操作 流水线设计 现场可编程门阵列 图像压缩
在线阅读 下载PDF
一种高速ZBT SRAM控制器设计 被引量:1
15
作者 姚志文 《计算机技术与发展》 2012年第10期202-204,208,共4页
FPGA已经在雷达领域得到了广泛应用,然而其内部存储容量通常无法达到系统需求,因此必须为FPGA配置外部高速存储器。本设计采用两片高性能ZBT SRAM作为乒乓缓冲区交替工作,最高访问速率可达133MHz,使FPGA片外总存储容量达到32Mbit,满足... FPGA已经在雷达领域得到了广泛应用,然而其内部存储容量通常无法达到系统需求,因此必须为FPGA配置外部高速存储器。本设计采用两片高性能ZBT SRAM作为乒乓缓冲区交替工作,最高访问速率可达133MHz,使FPGA片外总存储容量达到32Mbit,满足设计要求。由于ZBT SRAM具有特殊的访问时序,必须使用FPGA的内部数字时钟管理模块DCM对时钟的相位进行精确控制,同时还要使用时序约束高级设计技术调整控制器的输入输出延时特性,使该控制器能够顺利地在FPGA内部信号处理系统和ZBT芯片之间完成高速数据交换。经过上述优化设计,采用VHDL代码编写可综合代码完成布线,目前该控制器已经成功地在某雷达导引头信号处理机中获得应用,验证了其有效性。 展开更多
关键词 ZBT sram 同步设计 时序约束
在线阅读 下载PDF
小容量高性能SRAM的设计与实现
16
作者 秦海阳 李勇 +1 位作者 李振涛 张秋萍 《计算机研究与发展》 EI CSCD 北大核心 2014年第S1期110-116,共7页
微处理器的第一级高速缓存需要速度快的小容量SRAM存储器,以8管SRAM单元组成存储阵列,然后构建外围电路,设计一个容量为32×32的SRAM存储器.将定制设计的存储器与Memory Compiler生成的存储器和RTL级代码进行半定制设计的存储器进... 微处理器的第一级高速缓存需要速度快的小容量SRAM存储器,以8管SRAM单元组成存储阵列,然后构建外围电路,设计一个容量为32×32的SRAM存储器.将定制设计的存储器与Memory Compiler生成的存储器和RTL级代码进行半定制设计的存储器进行对比.通过对比发现,定制设计存储器的性能比其他二者在速度、功耗和面积上都要好. 展开更多
关键词 8管sram单元 sram电路设计 sram版图设计 sram性能分析 sram性能比较
在线阅读 下载PDF
基于SRAM乒乓缓存信号完整性分析 被引量:5
17
作者 陈治洲 曹开钦 +2 位作者 柴孟阳 孙德新 刘银年 《现代电子技术》 北大核心 2018年第5期83-88,共6页
为保证电子学系统运行的可靠性,分析电路芯片间传输信号的时序和质量至关重要。基于一块航天应用的图像数据压缩电路,在电路设计、调试过程中引入信号完整性设计方法学,对电路关键网络乒乓缓存电路进行信号完整性分析。在layout前利用Hy... 为保证电子学系统运行的可靠性,分析电路芯片间传输信号的时序和质量至关重要。基于一块航天应用的图像数据压缩电路,在电路设计、调试过程中引入信号完整性设计方法学,对电路关键网络乒乓缓存电路进行信号完整性分析。在layout前利用Hyperlynx软件对电路进行前仿真得出FPGA的管脚约束和布局布线约束,在layout后利用Ansys软件对电路进行后仿真观察布线后信号波形和时序,电路板实际加工后测量信号的波形与仿真结果一致,电路设计一次通过,大大缩短了电路的调试时间,对类似设计有一定的借鉴意义。 展开更多
关键词 电路设计 乒乓缓存 sram 前仿真 后仿真 信号完整性 图像压缩
在线阅读 下载PDF
低功耗绝热SRAM
18
作者 董惠英 胡建平 蓝艇 《微电子学与计算机》 CSCD 北大核心 2005年第4期63-66,共4页
文章提出了一种新的绝热电路,并以该绝热电路为驱动,设计了一种低功耗绝热SRAM.由于所提出的绝热电路能以完全绝热的方式回收位线和字线上大开关电容的电荷,因此使该SRAM的功耗大大减小.我们采用0.25μm TSMC工艺,在时钟频率25~200MHz... 文章提出了一种新的绝热电路,并以该绝热电路为驱动,设计了一种低功耗绝热SRAM.由于所提出的绝热电路能以完全绝热的方式回收位线和字线上大开关电容的电荷,因此使该SRAM的功耗大大减小.我们采用0.25μm TSMC工艺,在时钟频率25~200MHz范围内对绝热SRAM进行了能耗和功能的HSPICE仿真,结果显示,与用传统的CMOS电路设计的SRAM相比,可节能80%左右. 展开更多
关键词 绝热电路 低功耗 sram VLSI设计
在线阅读 下载PDF
一种新型单粒子翻转加固SRAM单元 被引量:3
19
作者 刘鸿瑾 李天文 +3 位作者 稂时楠 张建锋 刘群 袁大威 《半导体技术》 CAS CSCD 北大核心 2018年第12期941-948,共8页
随着器件特征尺寸缩小,发生在敏感节点之间的电荷共享使加固静态随机存储器(SRAM)单元容易发生单粒子翻转(SEU)。通过对ROCK,WHIT,Quatrol及JUNG等SRAM单元的SEU加固机理分析,提出一种新型SEU加固SRAM单元,并从面积、延时、功耗和SEU恢... 随着器件特征尺寸缩小,发生在敏感节点之间的电荷共享使加固静态随机存储器(SRAM)单元容易发生单粒子翻转(SEU)。通过对ROCK,WHIT,Quatrol及JUNG等SRAM单元的SEU加固机理分析,提出一种新型SEU加固SRAM单元,并从面积、延时、功耗和SEU恢复时间等方面对传统加固单元和新结构进行了对比与分析。结果表明新型SEU加固SRAM单元具有更高的临界电荷和更低的SEU恢复时间。由于其只有两个翻转敏感节点对,新结构抗SEU的能力优于ROCK,Quatrol和JUNG结构。新提出的结构以较小的面积和性能代价,显著提高SRAM单元抗SEU能力,可有效降低SRAM型存储器在深亚微米工艺节点的软错误率。 展开更多
关键词 单粒子翻转(SEU) 静态随机存储器(sram) 抗辐照加固设计 多节点翻转 存储器
原文传递
基于SRAM的软硬件协同转置存储器设计与实现
20
作者 郑艳丽 李丽 +2 位作者 潘红兵 李伟 沙金 《微电子学》 CAS CSCD 北大核心 2013年第6期797-801,共5页
转置存储是信号处理中常见的算法,矩阵转置的效率对整个算法(如实时成像算法)的性能有着重要影响。在研究各种矩阵转置方法的基础上,提出了一种基于SRAM的软硬件协同转置存储控制器,利用嵌入式处理器进行控制,具有很好的灵活性与可扩展... 转置存储是信号处理中常见的算法,矩阵转置的效率对整个算法(如实时成像算法)的性能有着重要影响。在研究各种矩阵转置方法的基础上,提出了一种基于SRAM的软硬件协同转置存储控制器,利用嵌入式处理器进行控制,具有很好的灵活性与可扩展性,能根据矩阵的不同尺寸选择正确的转置方法。该转置存储控制器采用SRAM作为存储器,使用DMA等外围设备,具有很高的数据输入输出速率。该设计已嵌入到一款异构众核片上网络(NoC)系统,并基于Xillinx V6FPGA芯片,实现了原型演示系统。 展开更多
关键词 矩阵转置 信号处理 静态随机存取存储器 软硬件协同
原文传递
上一页 1 2 下一页 到第
使用帮助 返回顶部