期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
基于SHARC DSP芯片的并行加速板性能研究
1
作者 高曙 孙元龙 高洁 《计算机工程》 CAS CSCD 北大核心 2003年第1期23-25,共3页
分析了基于SHARC DSP芯片的并行加速板的组成、结构特点、工作原理;分别以著名的分形问题Mandelbrot Set和一个非线性瞬态热传导方程的多重网格并行算法的实现为例,对这种并行加速板的性能进行了研究;在带有这种并行加速板的多种计... 分析了基于SHARC DSP芯片的并行加速板的组成、结构特点、工作原理;分别以著名的分形问题Mandelbrot Set和一个非线性瞬态热传导方程的多重网格并行算法的实现为例,对这种并行加速板的性能进行了研究;在带有这种并行加速板的多种计算机平台上测试了这两种并行算法的运行结果,表明这种加速板适用面广、性能稳定、功能强大、使用方便、运算速度快,具有很好的应用前景。 展开更多
关键词 sharcdsp芯片 并行加速板 性能 并行计算机系统 并行算法 CPU
在线阅读 下载PDF
鱼雷自导Tiger SHARC DSP系统的设计
2
作者 王海陆 冀邦杰 +1 位作者 钱建平 杨宝民 《鱼雷技术》 2006年第4期19-22,共4页
鱼雷低频自导是远程自导鱼雷的一个重要研究方向,该文采用Tiger SHARC DSP设计了鱼雷低频自导高速数字信号处理系统,完成了该系统的硬件研制,并在此基础上实现了其DSP系统软件、方位估计软件和主控软件的设计及调试。消声水池试验结果表... 鱼雷低频自导是远程自导鱼雷的一个重要研究方向,该文采用Tiger SHARC DSP设计了鱼雷低频自导高速数字信号处理系统,完成了该系统的硬件研制,并在此基础上实现了其DSP系统软件、方位估计软件和主控软件的设计及调试。消声水池试验结果表明,该系统工作稳定可靠,目标方位估计精度在2°以内,满足鱼雷自导系统要求。 展开更多
关键词 TIGER sharc dsp 方位估计 信号处理 鱼雷自导
在线阅读 下载PDF
SHARC DSP芯片在阵列信号处理中的性能研究 被引量:1
3
作者 熊霞 斯炜玮 吴瑛 《现代电子技术》 2005年第2期11-13,共3页
从应用角度介绍了 A DSP2 1160 DSP芯片的基本性能 ,并用 ADSP2 1160实现了基本的阵列信号测向算法 -MU SIC算法 .着重讨论了如何利用 A DSP2 1160的结构和开发环境来提高程序的执行效率 ,满足系统设计的要求。
关键词 sharc dsp 阵列信号处理 MUSIC 测向算法
在线阅读 下载PDF
ADSP-2106X SHARC DSPs软件仿真器的构架与实现 被引量:1
4
作者 李昳垚 李红兵 金惠华 《微计算机信息》 北大核心 2005年第07Z期125-127,共3页
本文介绍一种ADSP-2106xDSPs(数字信号处理器,DigitalSignalProcessors)的软件仿真器(ADSPSim)。在此仿真器构架过程中,面向对象仿真技术的使用大大改善了软件的模块化、可重用性和灵活性,更加体现了软件仿真器在实现软硬件协同设计开... 本文介绍一种ADSP-2106xDSPs(数字信号处理器,DigitalSignalProcessors)的软件仿真器(ADSPSim)。在此仿真器构架过程中,面向对象仿真技术的使用大大改善了软件的模块化、可重用性和灵活性,更加体现了软件仿真器在实现软硬件协同设计开发和早期测试过程中的优势。 展开更多
关键词 软件仿真器 dspS sharc 构架 数字信号处理器 Digital Signal 仿真技术 面向对象 可重用性 测试过程 设计开发 模块化 灵活性 软硬件
在线阅读 下载PDF
Tiger SHARC DSP在雷达信号处理中的应用
5
作者 张雄飞 《现代电子技术》 2005年第9期82-83,85,共3页
ADSP Tiger SHARC 10 1S数字处理器是美国Analog Device公司最新推出的定/浮点信号处理器,该处理器对大的信号处理任务和通信结构进行了专门的优化,能够方便实现多片并行处理系统扩展。介绍了Tiger SHARC DSP芯片的主要特点,并用多片Tig... ADSP Tiger SHARC 10 1S数字处理器是美国Analog Device公司最新推出的定/浮点信号处理器,该处理器对大的信号处理任务和通信结构进行了专门的优化,能够方便实现多片并行处理系统扩展。介绍了Tiger SHARC DSP芯片的主要特点,并用多片Tiger SHARC DSP芯片构成了一个典型的通用雷达信号处理系统,估计了系统的运算量,讨论了DSP复位波形的要求以及与CPL D配置芯片的关系,说明了DSP的电源供电和功耗的计算方法。该系统具有结构灵活、可编程性好、可扩展性强的特点。 展开更多
关键词 TIGER sharc dsp 信号处理 FPGA 运算量
在线阅读 下载PDF
新一代SHARC结构的DSP-ADSP21160 被引量:1
6
作者 王大鸣 丁志强 黄慧群 《微处理机》 1999年第4期13-15,共3页
介绍一种 AD公司新一代超级哈佛结构的 DSP-ADSP2 1 1 60的应用特点、主要性能及芯片内部的系统结构和功能框图 ,并简要介绍以 ADSP2 1 1
关键词 dsp 数字信号自理器 超级哈佛结构 Adsp21160
在线阅读 下载PDF
用于基站通信的ADSP Tiger SHARC 101S数字信号处理器 被引量:1
7
作者 任磊 《半导体技术》 CAS CSCD 北大核心 2004年第4期65-68,共4页
ADSP Tiger SHARC 101S数字处理器是美国Analog Device公司最新推出的定/浮点信号处理器。该处理器对大的信号处理任务和通信结构进行了专门的优化,能够方便实现多片并行处理系统扩展。本文详细介绍了其主要性能及结构特点,并给出由该... ADSP Tiger SHARC 101S数字处理器是美国Analog Device公司最新推出的定/浮点信号处理器。该处理器对大的信号处理任务和通信结构进行了专门的优化,能够方便实现多片并行处理系统扩展。本文详细介绍了其主要性能及结构特点,并给出由该处理器构成的带外部SDRAM系统结构。 展开更多
关键词 基站 数字信号处理器 SDRAM Adsp TIGER sharc1O1S 浮点运算
在线阅读 下载PDF
ADSP Tiger SHARC 101S在基于最小二乘恒模算法中的应用 被引量:1
8
作者 斯炜玮 熊霞 吴瑛 《现代电子技术》 2005年第7期99-100,102,共3页
对ADSPTigerSHARC101S的在最小二乘恒模算法中的应用进行了研究。首先介绍了最小二乘恒模算法基本 原理和权值迭代公式,然后介绍了ADSPTigerSHARC101S芯片的基本结构特征和他强大的功能,并简单描述了其相应开 发软件VisualDSP++3.0... 对ADSPTigerSHARC101S的在最小二乘恒模算法中的应用进行了研究。首先介绍了最小二乘恒模算法基本 原理和权值迭代公式,然后介绍了ADSPTigerSHARC101S芯片的基本结构特征和他强大的功能,并简单描述了其相应开 发软件VisualDSP++3.0的功能及使用方法。给出了最小二乘恒模算法实现波束合成的具体流程图,在经过Matlab软件成 功进行仿真模拟之后用VisualDSP++3.0设计了DSP程序,用C语言嵌套部分汇编语言的形式实现了用ADSPTiger SHARC101S进行迭代求权向量的过程。 展开更多
关键词 TIGER sharc 101S 最小二乘恒模 Visual dsp^++3.0 MATLAB软件
在线阅读 下载PDF
基于蠕虫算法的DSP网络结构探测 被引量:1
9
作者 徐精华 邹雄 王旭成 《计算机与现代化》 2010年第1期16-18,22,共4页
蠕虫算法在多DSP并行处理网络中的应用是一个新的课题,针对由AD公司Tiger SHARC系列处理器构成的并行处理网络硬件图,论文具体阐述蠕虫算法的实现过程,得出该算法在网络结构探测中的实现结果。
关键词 蠕虫算法 并行处理 TIGER sharc dsp 结构探测
在线阅读 下载PDF
多处理器DSP系统中的同步算法
10
作者 赵烨 刘莉 《佳木斯大学学报(自然科学版)》 CAS 2001年第4期397-400,共4页
描述了基于 SHARC的实时多处理器 DSP系统中的同步问题 ,针对 SHARC芯片上串口的特点 ,给出了一套切实可行的同步方法 ,对同步算法进行了讨论 。
关键词 sharc dsp 多处理器系统 同步算法 芯片
在线阅读 下载PDF
多DSP并列高速信号处理器的设计与实现 被引量:9
11
作者 甘旭军 李平康 杜秀霞 《仪器仪表学报》 EI CAS CSCD 北大核心 2002年第z2期574-576,共3页
介绍了研制的多DSP并行SHARC12数字信号处理阵列板的设计、组成、功能的实现方案和测试结果。该装置适用于分布式并行处理系统,如高速数据采集系统、雷达电子信号处理及交通管理等。
关键词 dsp sharc 并行系统 可扩充分布式处理 高速数据采集
在线阅读 下载PDF
一种基于模块化多DSP的VXI仪器的实现 被引量:1
12
作者 高昆 刘莉 汪乐宇 《仪器仪表学报》 EI CAS CSCD 北大核心 2001年第z2期398-399,401,共3页
本文介绍了一种基于 VXI总线的 ,采用 SHARC系列浮点 DSP作为处理单元的并行测试系统 VDMP,采用主板加 DSP功能插板的模块化组合形式和以共享内存和数据流多处理器为主要的并行机制。文中详述了系统平台的软。
关键词 并行处理 sharc VXI总线 dsp
在线阅读 下载PDF
一种雷达多目标模拟器的主控DSP的软件设计和实现 被引量:3
13
作者 李卫江 陈禾 韩月秋 《军民两用技术与产品》 2004年第12期37-39,43,共4页
阐述了雷达多目标模拟器的设计,给出了一种可实时模拟多批目标回波的雷达信号模拟器的实现方案,重点介绍了该模拟器主控DSP软件设计思想及其实现,对整个系统工作性能做了简要分析。
关键词 雷达信号模拟器 dsp 多目标 目标回波 实现方案 软件设计 实时模拟 系统 工作性能
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部