期刊文献+
共找到221篇文章
< 1 2 12 >
每页显示 20 50 100
一种用于高性能FPGA的多功能I/O电路
1
作者 罗旸 刘波 +3 位作者 曹正州 谢达 张艳飞 单悦尔 《半导体技术》 北大核心 2025年第3期265-272,共8页
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一... 为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一边沿流水技术的双倍数据速率(DDR)电路,可以使数据不仅能在相同的时钟沿输出,而且能在同一个时钟周期输出。通过分级采样结合时钟分频和偏移技术,仅需4个时钟周期即可完成8∶1数据的转换。另外,该I/O电路还可以对数据输入输出的延时进行调节,采用粗调和细调相结合的方式,共提供512个延时抽头,并且延时的分辨率达到4 ps。仿真和实测结果表明,该多功能I/O电路能为高性能FPGA提供灵活、多协议的高速数据传输功能。 展开更多
关键词 现场可编程门阵列(FPGA) 输入输出(I/O)电路 多电平标准 双倍数据速率(DDR) 串并转换器(SerDes)
原文传递
112 Gb/s SerDes电路关键技术综述
2
作者 董春雷 赵博 +2 位作者 吕平 李沛杰 张霞 《集成电路与嵌入式系统》 2025年第10期47-54,共8页
高速SerDes速率已从56 Gb/s发展到112 Gb/s甚至更高,如何在超高速率下保持信号的完整性,同时实现功耗、可靠性、灵活性和成本效益之间的平衡,是当前研究的热点。基于当前主流的模/数转换和数字信号处理架构,从发送器、接收器、时钟结构... 高速SerDes速率已从56 Gb/s发展到112 Gb/s甚至更高,如何在超高速率下保持信号的完整性,同时实现功耗、可靠性、灵活性和成本效益之间的平衡,是当前研究的热点。基于当前主流的模/数转换和数字信号处理架构,从发送器、接收器、时钟结构及低功耗技术四个方面深入探讨了112 Gb/s SerDes相关关键技术的最新研究进展,并对未来的研究方向进行了展望。 展开更多
关键词 112 Gb/s SerDes 发送器 接收器 均衡
在线阅读 下载PDF
一种高速SerDes接收端浮动抽头DFE
3
作者 孙浩译 赵宏亮 +2 位作者 刘雯 苗玉方 刘珂 《半导体技术》 北大核心 2025年第9期922-928,共7页
为解决高速通信中背板信道的各种非理想因素对高速串行器/解串器(SerDes)中数据传输产生的码间干扰(ISI)问题,基于28 nm CMOS工艺设计了一款固定抽头与浮动抽头结构相结合的判决反馈均衡器(DFE)电路。固定抽头采用半速率预处理结构,对... 为解决高速通信中背板信道的各种非理想因素对高速串行器/解串器(SerDes)中数据传输产生的码间干扰(ISI)问题,基于28 nm CMOS工艺设计了一款固定抽头与浮动抽头结构相结合的判决反馈均衡器(DFE)电路。固定抽头采用半速率预处理结构,对数据均衡的同时满足高速数据传输中关键路径的时序要求。浮动抽头中使用多路数据选择器对最佳抽头位置进行选择,以消除远离主标分量处的码间干扰。接收器版图面积为554.3μm×508.6μm,该DFE在最高12.5 Gbit/s的传输速率下,可实现信道衰减为23.024 dB的数据均衡,均衡后的眼图水平张开度可达0.88 UI。测试结果表明,误码率(BER)小于10^(-12),集成误码率测试仪(IBERT)测试眼图水平张开度为0.55 UI。 展开更多
关键词 串行器/解串器(SerDes) 判决反馈均衡器(DFE) 浮动抽头 固定抽头 接收器
原文传递
基于查找表均衡的高速SerDes发送端设计 被引量:1
4
作者 陶保明 张春茗 +1 位作者 任一凡 戢小亮 《半导体技术》 北大核心 2025年第5期488-496,共9页
为使高速串行器/解串器(SerDes)发送端具有更大的均衡灵活性,采用UMC 28nm CMOS工艺设计了一种基于数字信号处理(DSP)-数模转换器(DAC)结构的高速SerDes发送端。通过将发送端中前馈均衡功能以查找表(LUT)形式集成至DSP中,灵活解决了信... 为使高速串行器/解串器(SerDes)发送端具有更大的均衡灵活性,采用UMC 28nm CMOS工艺设计了一种基于数字信号处理(DSP)-数模转换器(DAC)结构的高速SerDes发送端。通过将发送端中前馈均衡功能以查找表(LUT)形式集成至DSP中,灵活解决了信道高频损耗严重和信号完整性问题,并简化了全定制电路设计的复杂度;其主体结构包括DSP、温度编码器、重定时器、32:4多路复用器(MUX)、1 UI脉冲发生器+4:1 MUX、源串联端接(SST)型DAC驱动器。仿真结果显示:在1.05 V工作电压且信道衰减为12 dB@16 GHz条件下,发送端输出32 Gbit/s NRZ信号眼高为258 mV,眼宽为0.75UI;输出64 Gbit/s PAM4信号眼高为64 mV,眼宽为0.40 UI;版图面积为0.116 mm^(2),电路功耗为57.42 mW,获得了良好的均衡性能。 展开更多
关键词 数字信号处理(DSP) 前馈均衡 串行器/解串器(SerDes) 源串联端接(SST)驱动器 数模转换器(DAC)
原文传递
基于FPGA高速Serdes接口的收发模块握手协议设计 被引量:3
5
作者 刘正强 洪徐健 孙卫红 《电子科技》 2025年第3期82-87,共6页
为提升FPGA(Field Programmable Gate Array)高速Serdes通讯稳定性,实时监控其通讯状态,文中设计了一种基于K码控制字符的通讯协议。创建标志用户数据帧起始的动态SOF(Start of Frame)和标志结束的静态EOF(End of Frame)两种K码控制字符... 为提升FPGA(Field Programmable Gate Array)高速Serdes通讯稳定性,实时监控其通讯状态,文中设计了一种基于K码控制字符的通讯协议。创建标志用户数据帧起始的动态SOF(Start of Frame)和标志结束的静态EOF(End of Frame)两种K码控制字符,有利于通讯的连续性检测。创建TLINK(Transmit Link)、BLINK(Back Link)的K码控制字符,其中TLINK控制字符在Serdes的发送端进行定期发送,接收端收到TLINK控制字符后,控制本方的Serdes发送端优先输出BLINK控制字符进行应答,以建立通讯双方之间的握手关系,有利于通讯的超时和状态检测。校验独立于SOF、EOF之间的用户数据,进行CRC32(Cyclic Redundancy Check32)计算,有利于通讯的误码检测。实验结果表明,该协议可实现对Serdes链路的丢帧数量、误码数量、超时数量及通讯断开时长进行准确监控,最小时间精度为10μs。 展开更多
关键词 FPGA SERDES 收发模块 K码 握手协议 通讯监控SOF EOF
在线阅读 下载PDF
一种低功耗均衡系数可调的发送端电路设计与实现
6
作者 徐晓斌 李娜 +4 位作者 连莲 崔明辉 相立峰 姚文平 李超 《中国集成电路》 2025年第8期65-69,95,共6页
本文研究了一款2.5Gbps发送器电路设计,其各项参数指标满足PCIe1.0协议要求,并对关键模块进行了优化设计,关键电路结构和技术包括高速串行器、用以弥补数据在传输线上的损耗并增大均衡调谐范围的抽头权重可调的FFE模块,以及带共模反馈电... 本文研究了一款2.5Gbps发送器电路设计,其各项参数指标满足PCIe1.0协议要求,并对关键模块进行了优化设计,关键电路结构和技术包括高速串行器、用以弥补数据在传输线上的损耗并增大均衡调谐范围的抽头权重可调的FFE模块,以及带共模反馈电路(CMFB)的驱动器。最后,进行Spectre前后仿真验证,差分信号摆幅990m V,差分信号最小码元宽度400ps,输出串行数据抖动52.93ps,眼宽347.07ps,负载2pF,发送波形上升时间150ps,发送电路整体功耗为32mW。 展开更多
关键词 SERDES 发送端 去加重 串行传输 CMFB
在线阅读 下载PDF
A 112 Gbps DSP-based PAM4 SerDes receiver with a wide band equalization tuning AFE in 7 nm FinFET 被引量:1
7
作者 Huanan Guo Yufeng Yao +1 位作者 Jiazhen Ni Xiang Gao 《Journal of Semiconductors》 2025年第6期44-52,共9页
In DSP-based SerDes application,it is essential for AFE to implement a pre-ADC equalization to provide a better sig-nal for ADC and DSP.To meet the various equalization requirements of different channel and transmitte... In DSP-based SerDes application,it is essential for AFE to implement a pre-ADC equalization to provide a better sig-nal for ADC and DSP.To meet the various equalization requirements of different channel and transmitter configurations,this paper presents a 112 Gbps DSP-Based PAM4 SerDes receiver with a wide band equalization tuning AFE.The AFE is realized by implementing source degeneration transconductance,feedforward high-pass branch and inductive feedback peaking TIA.The AFE offers a flexible equalization gain tuning of up to 17.5 dB at Nyquist frequency without affecting the DC gain.With the pro-posed AFE,the receiver demonstrates eye opening after digital FIR equalization and achieves 6×10^(-9) BER with a 29.6 dB inser-tion loss channel. 展开更多
关键词 AFE 112Gbps SerDes receiver wide band equalization
在线阅读 下载PDF
适用于高速SerDes系统的新型CTLE设计
8
作者 张莹 刘珂 刘兴辉 《电子设计工程》 2025年第9期62-67,共6页
在高速SerDes系统中,随着数据传输速率越来越高,信道对数据高频分量的衰减越来越严重。为解决传统连续时间线性均衡器(Continuous Time Linear Equalizer,CTLE)高频补偿能力欠缺和无法适应不同信道衰减的问题,该文在传统CTLE的基础上,... 在高速SerDes系统中,随着数据传输速率越来越高,信道对数据高频分量的衰减越来越严重。为解决传统连续时间线性均衡器(Continuous Time Linear Equalizer,CTLE)高频补偿能力欠缺和无法适应不同信道衰减的问题,该文在传统CTLE的基础上,级联低频均衡器,该均衡器采用双路源极负反馈电阻电容差分结构,对低频信号实现补偿的同时,通过源极负反馈电阻和电容引入了一对零极点,可实现对高频信号的二次补偿;同时,该CTLE的源极负反馈电阻电容可调,可实现零极点位置改变,产生不同的增益补偿,达到适应不同信道衰减的目的。在TSMC 28 nm CMOS工艺下,该CTLE在数据传输速率12.5 Gbps下高频补偿最高达20.5 dB,均衡范围为15.4~20.5 dB,眼图的平均张开度可达到0.92 UI。 展开更多
关键词 高速SerDes 连续时间线性均衡器 高频补偿 低频补偿 眼图
在线阅读 下载PDF
高速SerDes接口自动测试方法设计与实现 被引量:1
9
作者 党谦谦 舒鹏飞 苏敏 《电子制作》 2025年第1期55-57,共3页
随着高速信息时代的快速发展,高速SerDes接口逐渐成为产品的主要通信接口。传统的测试方法操作复杂,测试效率低,不能满足产品批量生产的测试需求。为了提高高速SerDes接口的测试效率,提出了一种高速SerDes接口自动测试方法。上位机下发... 随着高速信息时代的快速发展,高速SerDes接口逐渐成为产品的主要通信接口。传统的测试方法操作复杂,测试效率低,不能满足产品批量生产的测试需求。为了提高高速SerDes接口的测试效率,提出了一种高速SerDes接口自动测试方法。上位机下发控制指令配置SerDes接口的测试模式。SerDes接口的发送和接收端进行回环测试。上位机通过回读SerDes接口接收端的误码个数,判断SerDes接口的测试结果。高速SerDes接口的自动测试有效地提高了测试效率,降低测试成本。工程实践证明了该方法的测试有效性。 展开更多
关键词 高速SerDes接口 自动测试 测试效率 误码个数
在线阅读 下载PDF
一种应用于25Gbps SERDES的幅度增强型发送器电路
10
作者 唐重林 《中国集成电路》 2025年第4期49-54,共6页
基于28nm CMOS工艺,设计实现了速率可达25Gbps的新型发送器电路,该电路由高速并串转换电路及去加重电路,预驱动器电路,信号驱动器,幅度增强电路组成。采用该种电路设计,解决了深亚微米CMOS工艺核心电源电压低而导致高速串行数据接口(SER... 基于28nm CMOS工艺,设计实现了速率可达25Gbps的新型发送器电路,该电路由高速并串转换电路及去加重电路,预驱动器电路,信号驱动器,幅度增强电路组成。采用该种电路设计,解决了深亚微米CMOS工艺核心电源电压低而导致高速串行数据接口(SERDES)输出信号幅度受限的问题,增强了驱动能力。该设计避免采用高压输入/输出(I/O)器件作为驱动级,而是采用低压核心(Core)器件和高压IO器件组合的方式来设计驱动器电路,配合电感匹配网络拓展带宽。通过幅度增强技术和去加重均衡技术组合,使驱动器的输出能力进一步提升。本设计的发送器电路在工艺、电压、温度(PVT)条件下串行速率达到25Gbps,确定性抖动DJ小于0.05UI。 展开更多
关键词 高速 串行发送器 幅度增强 SERDES
在线阅读 下载PDF
SerDes 链路协同仿真与无源链路优化设计
11
作者 杜审言 付雷雷 《电子技术应用》 2025年第1期25-28,共4页
随着SerDes链路信号传输速率的提升,信道链路经过芯片封装和印刷电路板过孔、AC电容和连接器等,会导致信号完整性(Signal Integrity,SI)挑战进一步增大。提出基于SerDes 32 Gbps-NRZ信道传输系统,优化无源信道中的BGA过孔、AC耦合电容... 随着SerDes链路信号传输速率的提升,信道链路经过芯片封装和印刷电路板过孔、AC电容和连接器等,会导致信号完整性(Signal Integrity,SI)挑战进一步增大。提出基于SerDes 32 Gbps-NRZ信道传输系统,优化无源信道中的BGA过孔、AC耦合电容焊盘、FMC连接器(FPGA Mezzanine Card Connector)处Pin脚设计,提升了通道阻抗的一致性,建立了更为准确的无源链路通道模型,并结合芯片有源IBIS-AMI模型,对比分析优化前后链路信道对眼图的影响,保证了32 Gbps-NRZ高速信号的稳定传输。 展开更多
关键词 SERDES 无源链路分析 眼图仿真 IBIS-AMI模型
在线阅读 下载PDF
SerDes技术在车载多媒体系统中的应用
12
作者 董冰玲 《汽车与新动力》 2025年第3期5-8,共4页
为提升车载多媒体系统的数据传输效率和可靠性,研究了基于串行器/解串器(SerDes)技术的链路设计与优化方法,重点分析其时钟恢复、均衡技术、功耗优化及抗干扰措施。验证结果表明,SerDes技术能够有效提升传输速率、降低功耗并增强抗干扰... 为提升车载多媒体系统的数据传输效率和可靠性,研究了基于串行器/解串器(SerDes)技术的链路设计与优化方法,重点分析其时钟恢复、均衡技术、功耗优化及抗干扰措施。验证结果表明,SerDes技术能够有效提升传输速率、降低功耗并增强抗干扰能力,可满足车载复杂环境下多媒体系统的高可靠性需求。研究结果可为高性能车载多媒体系统的开发提供技术支撑。 展开更多
关键词 车载多媒体 SerDes技术 数据传输 均衡技术
在线阅读 下载PDF
FPGA内嵌SerDes测试设计与验证
13
作者 马勇 刘立恩 +1 位作者 林晓会 张少华 《电子质量》 2025年第4期74-77,共4页
针对现场可编程逻辑门阵列(FPGA)内嵌SerDes测试设计难、量产测试覆盖率低等问题,通过环回测试理论和量产测试配置方式,提出了一种基于集成电路自动测试设备(ATE)的FPGA内嵌SerDes测试方法。通过典型代表器件完成了测试设计、仿真、测... 针对现场可编程逻辑门阵列(FPGA)内嵌SerDes测试设计难、量产测试覆盖率低等问题,通过环回测试理论和量产测试配置方式,提出了一种基于集成电路自动测试设备(ATE)的FPGA内嵌SerDes测试方法。通过典型代表器件完成了测试设计、仿真、测试配置和测试验证,实现了最高12.5 Gbps速率测试、8 B/10 B编码测试和K28.5码测试的量产方法验证,为高密度FPGA SerDes接口的量产测试提供了可复用的技术框架。 展开更多
关键词 现场可编程逻辑门阵列 SerDes测试 环回模式 自动测试设备 测试验证
在线阅读 下载PDF
高速SERDES接口的关键电路设计研究
14
作者 彭新朝 《消费电子》 2025年第20期266-268,共3页
文章针对56 Gbps至112 Gbps高速SERDES接口在时钟恢复精度与信号完整性方面的关键问题,重点研究接收链路中自适应均衡、双环路时钟数据恢复(Clock and Data Recovery,CDR)及多相位时钟选择等核心电路。通过设计混合均衡结构以补偿信道损... 文章针对56 Gbps至112 Gbps高速SERDES接口在时钟恢复精度与信号完整性方面的关键问题,重点研究接收链路中自适应均衡、双环路时钟数据恢复(Clock and Data Recovery,CDR)及多相位时钟选择等核心电路。通过设计混合均衡结构以补偿信道损耗,采用双环路CDR协同多相位选择策略提升时钟抖动抑制能力,实现了亚单位间隔级时序控制。研究结果表明,所提出的电路结构在高速率下能有效降低误码率,显著提升系统传输可靠性。 展开更多
关键词 高速SERDES接口 关键电路设计 双环路CDR架构
在线阅读 下载PDF
JESD204B接口协议中的8B10B编码器设计 被引量:8
15
作者 霍兴华 姚亚峰 +1 位作者 贾茜茜 刘建 《电子器件》 CAS 北大核心 2015年第5期1017-1021,共5页
基于JESD204B接口协议设计和实现了一种新型8B10B编码器。利用极性信息简化编码码表;利用3B4B与5B6B并行编码提升电路工作频率;利用人为加入一位均衡信息,减少逻辑处理层数。仿真结果表明,电路单元面积1 756 mm2、功耗1.13 m W及最大工... 基于JESD204B接口协议设计和实现了一种新型8B10B编码器。利用极性信息简化编码码表;利用3B4B与5B6B并行编码提升电路工作频率;利用人为加入一位均衡信息,减少逻辑处理层数。仿真结果表明,电路单元面积1 756 mm2、功耗1.13 m W及最大工作频率342 m Hz,相较于传统方法具有一定的改进且完全符合JESD204B协议规范。可应用于基于JESD204B接口协议的高速串行接口的设计中。 展开更多
关键词 JESD204B Serdes接口 8B10B编码器 并行编码 查找表
在线阅读 下载PDF
JESD204B协议中发送端同步电路设计与实现 被引量:9
16
作者 欧阳靖 姚亚峰 +1 位作者 霍兴华 谭宇 《电子器件》 CAS 北大核心 2017年第1期118-124,共7页
作为JEDEC最新的AD/DA采样数据传输协议,JESD204B协议新增了对多通道串行传输的同步支持。为了确保多通道同步传输的准确性,发送端同步电路采用Verilog HDL设计并实现了协议规定的码群同步,初始通道对齐与的同步字节替换等功能。Modelsi... 作为JEDEC最新的AD/DA采样数据传输协议,JESD204B协议新增了对多通道串行传输的同步支持。为了确保多通道同步传输的准确性,发送端同步电路采用Verilog HDL设计并实现了协议规定的码群同步,初始通道对齐与的同步字节替换等功能。Modelsim仿真结果验证了发送端同步电路符合协议要求,Design Complier(0.18μm工艺库)综合结果表明电路在数据传输阶段的处理频率达到255.03 MHz,可应用于JESD204B高速串行接口电路设计中。 展开更多
关键词 电路设计 JESD204B同步电路 VERILOG HDL设计 SerDes接口
在线阅读 下载PDF
JESD204B接口协议中的加扰电路设计 被引量:9
17
作者 霍兴华 姚亚峰 +1 位作者 贾茜茜 陈登 《电视技术》 北大核心 2014年第23期64-67,共4页
数据加扰有助于避免在高速串行传输中出现频谱杂散,对JESD204B协议规定的加扰电路进行了具体设计和实现。首先详细描述了协议要求,以8位并行加扰为例阐述了自同步加扰和解扰的电路原理,最后根据解扰器输出状态与初始状态值有关这一问题... 数据加扰有助于避免在高速串行传输中出现频谱杂散,对JESD204B协议规定的加扰电路进行了具体设计和实现。首先详细描述了协议要求,以8位并行加扰为例阐述了自同步加扰和解扰的电路原理,最后根据解扰器输出状态与初始状态值有关这一问题提出了改进的电路结构以及关键设计代码。仿真结果表明,该改进电路完全满足协议要求,可应用于JESD204B规范的高速串行接口电路设计。 展开更多
关键词 JESD204B Serdes接口 自同步扰码与解扰 并行扰码与解扰
在线阅读 下载PDF
基于RocketIO的高速串行协议设计与实现 被引量:16
18
作者 胡锦 彭成 谭明 《微计算机信息》 北大核心 2008年第18期196-197,227,共3页
采用Xilinx公司Virtex-II Pro系列FPGA内嵌得SERDES模块——RocketIO作为高速串行协议的物理层,利用其8B/10B的编解码和串化、解串功能,实现了两板间基于数据帧的简单高速串行传输,并在ISE环境中对整个协议进行了仿真,当系统频率为100M... 采用Xilinx公司Virtex-II Pro系列FPGA内嵌得SERDES模块——RocketIO作为高速串行协议的物理层,利用其8B/10B的编解码和串化、解串功能,实现了两板间基于数据帧的简单高速串行传输,并在ISE环境中对整个协议进行了仿真,当系统频率为100MHz,串行速率在2Gbps时,在验证板上用chipscope抓取的数据表明能够实现两板间数据的高速无误串行传输。 展开更多
关键词 ROCKETIO 高速串行传输 SERDES 协议
在线阅读 下载PDF
光模块PECL接口互联技术研究 被引量:5
19
作者 千应庆 徐润华 +1 位作者 孙偲晟 周建平 《兵工自动化》 2009年第5期1-4,共4页
随着高速数据传输业务需求的增加,高速SERDES IC与光纤传输模块的连接是获得高性能、低功耗、高噪声抑制比的关键。因此,对光模块外围的电路特性的分析和正确的电气特性匹配成为高速光纤数据传输的重要环节。该研究包括分析PECL接口结构... 随着高速数据传输业务需求的增加,高速SERDES IC与光纤传输模块的连接是获得高性能、低功耗、高噪声抑制比的关键。因此,对光模块外围的电路特性的分析和正确的电气特性匹配成为高速光纤数据传输的重要环节。该研究包括分析PECL接口结构,模块与PECL接口互联,以及PECL类型的光模块外围电路。 展开更多
关键词 光模块 PECL接口 SERDES芯片
在线阅读 下载PDF
基于EPON的SerDes差分信号完整性分析设计 被引量:4
20
作者 倪芸 金鑫 姚晓东 《光通信技术》 CSCD 北大核心 2013年第9期59-62,共4页
为保证SerDes接口的差分信号完整性,在高速PCB硬件设计阶段,采用合理的差分传输架构并融入信号完整性分析和仿真技术。设计了EPON光模块LTB3421和TK3713之间的SerDes差分硬件电路,借助Cadence仿真工具,仿真分析差分传输中的共模串扰噪... 为保证SerDes接口的差分信号完整性,在高速PCB硬件设计阶段,采用合理的差分传输架构并融入信号完整性分析和仿真技术。设计了EPON光模块LTB3421和TK3713之间的SerDes差分硬件电路,借助Cadence仿真工具,仿真分析差分传输中的共模串扰噪声和差模信号眼图的信号完整性问题,实现SerDes接口电路的最优化设计。 展开更多
关键词 SERDES 差分传输 信号完整性 EPON
在线阅读 下载PDF
上一页 1 2 12 下一页 到第
使用帮助 返回顶部