期刊文献+
共找到46篇文章
< 1 2 3 >
每页显示 20 50 100
基于UVM的SDIO接口的验证平台搭建 被引量:2
1
作者 张静 张力元 +1 位作者 苗佳旺 闫江 《北方工业大学学报》 2024年第3期46-53,共8页
如今芯片的功能日渐增多且愈发难以理解,运用仿真器的波形去验证设计变得越来越困难,为了缩短简化验证时间,需要提供一个标准化的验证平台。因为电阻晶体管逻辑(Resistor Transistor Logic,RTL)的代码使用的是Verilog语言,但是验证没有... 如今芯片的功能日渐增多且愈发难以理解,运用仿真器的波形去验证设计变得越来越困难,为了缩短简化验证时间,需要提供一个标准化的验证平台。因为电阻晶体管逻辑(Resistor Transistor Logic,RTL)的代码使用的是Verilog语言,但是验证没有标准化,不能够重复利用,而UVM正好可以提供验证平台的标准化,因此目前更多选择统一验证方法学(Universal Verification Methodology,UVM)作为验证平台。安全数字输入输出卡(Secure Digital Input and Output Card,SDIO)接口在消费电子产品中的应用极为广泛,特别是在为各类移动设备提供低能耗与高速度的数据存储及应用功能方面。本研究利用UVM验证平台,专注于系统芯片(System on Chip,SoC)芯片内SDIO接口的特定功能,开发并构建了一套适配被测设备(Device Under Test,DUT)的验证平台。该平台能够生成受限制的随机测试激励,并采用覆盖率作为衡量验证进展的标准。 展开更多
关键词 UVM sdio接口 SV语言
在线阅读 下载PDF
基于UVM的功能覆盖率驱动SDIO IP验证 被引量:7
2
作者 倪伟 王笑天 《微电子学》 CSCD 北大核心 2017年第3期392-395,411,共5页
在研究SDIO接口协议的基础上,采用以功能覆盖率驱动的验证方法和UVM验证方法学,构建了一个完整的SDIO IP验证平台。在自测试仿真实验中,通过各种测试用例,最终实现了功能覆盖率的收敛。仿真结果表明,该平台可以用于验证复杂的SDIO接口协... 在研究SDIO接口协议的基础上,采用以功能覆盖率驱动的验证方法和UVM验证方法学,构建了一个完整的SDIO IP验证平台。在自测试仿真实验中,通过各种测试用例,最终实现了功能覆盖率的收敛。仿真结果表明,该平台可以用于验证复杂的SDIO接口协议,且具有可复用性,可用于SoC系统的验证,缩短验证流程。 展开更多
关键词 sdio UVM 功能覆盖率 验证
原文传递
多通道SDIO驱动框架设计与实现 被引量:1
3
作者 解永亮 任洪伟 +1 位作者 付国楷 房利国 《通信技术》 2015年第5期616-620,共5页
为了满足移动互联设备对功耗、性能以及成本的需求,通过对SDIO协议规范以及ARM、Power PC等多核CPU异步多处理器模式下负载均衡技术进行研究,提出了在linux系统下灵活性和通用性较好的多通道SDIO设备驱动程序构架,并详细描述了通信机制... 为了满足移动互联设备对功耗、性能以及成本的需求,通过对SDIO协议规范以及ARM、Power PC等多核CPU异步多处理器模式下负载均衡技术进行研究,提出了在linux系统下灵活性和通用性较好的多通道SDIO设备驱动程序构架,并详细描述了通信机制的原理、设备端枚举和初始化过程、驱动构架的实现要点和技术优势。最后,在实际硬件环境中对驱动程序的性能进行了测试和分析,并对如何进一步提高传输速率提出了一些建议。 展开更多
关键词 sdio LINUX驱动程序 NAPI
在线阅读 下载PDF
基于SDIO接口的通用RFID读写器的开发
4
作者 张建军 包国锋 马一兵 《现代电子技术》 2009年第1期47-50,共4页
介绍如何利用EM Microelectronic公司的射频卡读写基站芯片EM4094和Arasan公司的SDIO接口芯片AC2200来构建一种基于通用接口SDIO的即插即用型的RFID读写器,它可以在支持SDIO接口的掌上电脑或智能手机上使用,实现对13.56 MHz(ISO15693,IS... 介绍如何利用EM Microelectronic公司的射频卡读写基站芯片EM4094和Arasan公司的SDIO接口芯片AC2200来构建一种基于通用接口SDIO的即插即用型的RFID读写器,它可以在支持SDIO接口的掌上电脑或智能手机上使用,实现对13.56 MHz(ISO15693,ISO14443A/B/C等多种协议)RFID电子标签的读写,插拔方便,尺寸较小,可利用依托设备取电。这种方案为具有SDIO接口的智能终端提供了一种性能价格比很高的射频识别功能的扩展,从而使RFID在各行业的应用更加广泛和灵活。 展开更多
关键词 sdio接口 RFID射频卡 SPI接口 读写基站
在线阅读 下载PDF
基于CK-Core的处理器SDIO接口主控制器设计 被引量:4
5
作者 车向勇 薛念 +1 位作者 潘赟 严晓浪 《机电工程》 CAS 2010年第10期85-89,共5页
作为具有自主知识产权的国产嵌入式CPU核,CK-Core系列处理器核已广泛应用于嵌入式各领域。为满足基于CK-Core内核的处理器芯片的各类应用需求,需开发功能强大的芯片外围扩展接口。介绍了一种具有广阔应用前景的片外扩展接口,即SDIO接口... 作为具有自主知识产权的国产嵌入式CPU核,CK-Core系列处理器核已广泛应用于嵌入式各领域。为满足基于CK-Core内核的处理器芯片的各类应用需求,需开发功能强大的芯片外围扩展接口。介绍了一种具有广阔应用前景的片外扩展接口,即SDIO接口。在分析了SDIO接口工作原理的基础上,开发了基于CK-Core的处理器SDIO接口主控制器IP核。利用RVM方法进行硬件RTL代码功能验证,通过CKSOC开发平台完成了FPGA原型验证,同时给出了DC综合结果。实验结果表明,该自行开发的IP核工作正常,性能良好,有效提高了CK-Core处理器的外围扩展能力。 展开更多
关键词 CK-Core sdio接口 设计 验证
在线阅读 下载PDF
基于Sigrity在SDIO板级信号完整性仿真分析与优化 被引量:5
6
作者 王楚哲 苏成悦 +3 位作者 李增 陈洪极 吴艳杰 李红涛 《计算机测量与控制》 2022年第3期204-210,221,共8页
随着高集成度集成电路与高速板级印制电路的发展,板间通信频率已经达到GHz水平,传统板级电路设计方案已经无法普及到更高频率的电路设计;针对高速SDIO总线在板级的设计,基于Cadence Sigrity平台的信号完整性仿真,提出了一种针对SDIO总... 随着高集成度集成电路与高速板级印制电路的发展,板间通信频率已经达到GHz水平,传统板级电路设计方案已经无法普及到更高频率的电路设计;针对高速SDIO总线在板级的设计,基于Cadence Sigrity平台的信号完整性仿真,提出了一种针对SDIO总线的高速信号仿真方法,该方法对SDIO总线有较高的仿真参考意义,通过海思Hi3516EV200嵌入式平台的板级电路设计与仿真优化,对层叠结构、层叠顺序、走线长度、地过孔、过孔数目实验仿真,优化PCB设计,对S参数与时域图进行研究与分析,提出了一种SDIO总线的电路走线设计参考方法,通过理论分析与仿真实验论证了该方案的可行性与实用价值,填补了信号完整性仿真分析中对SDIO总线设计的空白。 展开更多
关键词 sdio总线 信号完整性 Cadence Sigrity 高速数字电路 拓扑结构
在线阅读 下载PDF
基于ARM的SDIO驱动设计 被引量:7
7
作者 黄晓曦 黄世震 《计算机与数字工程》 2010年第1期159-163,共5页
在介绍了基于ARM的ark1600芯片和SDIO的特点、内部结构、工作模式、命令与响应之后分析了SDIO的驱动的主要内容、初始化过程和需要获取的卡上信息,说明如何进行寄存器读写和配置。该驱动适用于所有SDIO的通用层部分,在arkmicro公司的ar... 在介绍了基于ARM的ark1600芯片和SDIO的特点、内部结构、工作模式、命令与响应之后分析了SDIO的驱动的主要内容、初始化过程和需要获取的卡上信息,说明如何进行寄存器读写和配置。该驱动适用于所有SDIO的通用层部分,在arkmicro公司的ark芯片SOPC验证平台上成功初始化了Toshiba的Type-B蓝牙SDIO卡,获取了该卡的信息,并对其进行了功能上的配置。 展开更多
关键词 片上系统芯片 sdio接口 驱动 设计
在线阅读 下载PDF
嵌入式Linux中SDIO协议无线网络驱动程序的设计和实现 被引量:1
8
作者 石宁 朱琪 《计算机与数字工程》 2009年第3期200-203,共4页
从嵌入式Linux项目SDIO总线接口的开发设计需求出发,对嵌入式系统的SDIO总线协议栈进行了分析,讨论了其作为一个通用总线协议栈模块对原来Win CE环境BSQUARE接口的代码移植的可行性,并介绍了包含SDIO总线协议栈模块的无线网络驱动程序... 从嵌入式Linux项目SDIO总线接口的开发设计需求出发,对嵌入式系统的SDIO总线协议栈进行了分析,讨论了其作为一个通用总线协议栈模块对原来Win CE环境BSQUARE接口的代码移植的可行性,并介绍了包含SDIO总线协议栈模块的无线网络驱动程序的实现方法。 展开更多
关键词 嵌入式LINUX sdio总线协议栈802.11无线网络驱动程序
在线阅读 下载PDF
基于FPGA的SDIO通信接口的设计实现 被引量:4
9
作者 刘雨沁 郭元兴 刘继平 《通信技术》 2017年第11期2632-2636,共5页
为满足SDIO安全模块的批量检测需求,需对SDIO接口进行通用化、模块化设计。SDIO接口以其传输速度快、兼容性好等优点被广泛应用于移动手持设备中。常用的SDIO接口由专用接口芯片实现,但具备专用协议和多通道并行处理的芯片较少。因此,采... 为满足SDIO安全模块的批量检测需求,需对SDIO接口进行通用化、模块化设计。SDIO接口以其传输速度快、兼容性好等优点被广泛应用于移动手持设备中。常用的SDIO接口由专用接口芯片实现,但具备专用协议和多通道并行处理的芯片较少。因此,采用VerilogHDL语言,结合有限状态机和自顶向下的模块化设计方法来实现SDIO接口。具体地,将主体功能在FPGA中实现,整体设计灵活丰富、移植性强。经实验验证,设计实现的SDIO接口功能稳定、可靠,可为SDIO安全模块多通道并行检测提供解决方案。 展开更多
关键词 sdio FPGA VERILOG HDL 状态机 多通道
在线阅读 下载PDF
基于FPGA的SDIO信号差分传输系统的实现 被引量:2
10
作者 刘继平 常皓 李德阳 《通信技术》 2019年第1期246-249,共4页
SDIO接口以其传输速度快、兼容性好等优点,被广泛应用于移动手持设备中。现为满足SDIO安全模块的可靠性检测需求,需对SDIO信号进行无失真远距离传输设计。常用的SDIO接口由专用接口芯片实现或者采用FPGA模拟实现。这两种实现方法存在测... SDIO接口以其传输速度快、兼容性好等优点,被广泛应用于移动手持设备中。现为满足SDIO安全模块的可靠性检测需求,需对SDIO信号进行无失真远距离传输设计。常用的SDIO接口由专用接口芯片实现或者采用FPGA模拟实现。这两种实现方法存在测量通道少、开发难度大和验证不充分等缺点,而提出的方法只从物理层改变SDIO信号传输,没有改变SDIO的传输协议。LVDS差分信号具有抗干扰能力强、高速、低功耗等特点。利用LVDS差分信号进行延长传输,可以减少SDIO信号的信号失真和传输延迟。主控单元FPGA设计采用VerilogHDL语言,结合有限状态机设计方法,实时监控SDIO信号,并控制差分信号传输方向。经实验验证,此SDIO信号的LVDS差分远传方法准确可靠,为SDIO信号远距离传输提供了解决方案。 展开更多
关键词 LVDS sdio FPGA 状态机 远距离传输
在线阅读 下载PDF
美SDIO采用俄先进技术
11
作者 罗宇虹 杨瑞亭 《火箭推进》 CAS 1994年第1期59-59,共1页
美战略防御计划局(SDIO)正在考虑使用俄罗斯研制的火箭发动机技术,将其作为自己的单级火箭技术(SSRT)项目。在谈及到1993年4月3日在麦道宇航公司进行试验的德尔它特快飞船试验飞行器时,SDIO 的该技术负责人卡罗·彼特说他们发现在 S... 美战略防御计划局(SDIO)正在考虑使用俄罗斯研制的火箭发动机技术,将其作为自己的单级火箭技术(SSRT)项目。在谈及到1993年4月3日在麦道宇航公司进行试验的德尔它特快飞船试验飞行器时,SDIO 的该技术负责人卡罗·彼特说他们发现在 SSRT 上采用俄罗斯技术远比想象的要先进的多。DC-X 是在 SDIO 的 SSRT 项目5.9亿美元合同下进行研制的。 展开更多
关键词 单级火箭 SSRT 战略防御计划 麦道 宇航公司 sdio 卡罗 推力室 试验飞行器 空中发射
在线阅读 下载PDF
SDIO分析盟国现有的弹道导弹防御系统
12
作者 林先 《中国航天》 1987年第5期34-35,共2页
美国战略防御计划局(SDIO)正计划对美国及其盟国的防御系统进行鉴定,以确定这些系统是否能升格为保护欧洲免受近程和中程弹道导弹攻击的防御系统。
关键词 战略防御计划 防御系统 中程弹道导弹 sdio 尤里卡计划 末段防御 反导弹防御 系统组成部分 战略技术 杀伤弹
在线阅读 下载PDF
基于FPGA的SDIO接口并行扩展方法
13
作者 辛克廷 祖利辉 李春辉 《仪器仪表与分析监测》 CAS 2023年第3期6-11,共6页
SD卡(Secure Digital Menory Card,安全数字存储卡)是目前通用性较高的大容量、高速度flash存储设备,SDIO(Secure Digital I\O)接口是在SD卡接口上发展而来,为国内大多数处理器所支持。并行总线(Local Bus)接口简单可靠,在外扩RAM或者... SD卡(Secure Digital Menory Card,安全数字存储卡)是目前通用性较高的大容量、高速度flash存储设备,SDIO(Secure Digital I\O)接口是在SD卡接口上发展而来,为国内大多数处理器所支持。并行总线(Local Bus)接口简单可靠,在外扩RAM或者主从双口RAM通信中仍大量被采用。为了丰富通用SDIO接口的功能,通过FPGA(Field Programmable Gate Array,现场可编程门阵列)实现SDIO接口和Local Bus并行总线接口的桥接,通过SDIO和Local Bus协议的转换,使处理器对于不同的应用场合具有更高的适用性。 展开更多
关键词 sdio FPGA 并行总线
在线阅读 下载PDF
QuickLogic成功推出嵌入式SDIO IP和SD10参考设计
14
《集成电路应用》 2006年第2期9-9,共1页
近日,QuickLogic公司宣布推出可嵌入QuickLogic微瓦FPGA产品系列EclipseⅡ的SDIO主控器IP核。为了进一步缩短客户产品设计的时间,QuickLogic同时还提供基于EclipseⅡ QL8325和QL8150的SDIO参考设计。
关键词 sdio 参考设计 嵌入式 IP核 SD10 ECLIPSE Logic公司 Quick 产品系列 FPGA
在线阅读 下载PDF
为移动市场量身定制的连接解决方案——集成USB2.0高速便携和SO/SDIO/MMC/CE—ATA主控锄器
15
《今日电子》 2007年第6期101-101,共1页
ArcticLink是专为移动市场定制的解决方案平台,将高性能控制器、用于连接附加控制器和外设的可编程结构、以及可选择的处理器接口嵌入集成在一个小尺寸的低功耗单芯片中,从而减少设计时间和风险。ArcticLink解决方案平台可以支持多种... ArcticLink是专为移动市场定制的解决方案平台,将高性能控制器、用于连接附加控制器和外设的可编程结构、以及可选择的处理器接口嵌入集成在一个小尺寸的低功耗单芯片中,从而减少设计时间和风险。ArcticLink解决方案平台可以支持多种新兴移动应用,例如,智能电话、便携式媒体播放器、导航系统、便携式工业产品和移动计算的ExpressCard外设。 展开更多
关键词 移动应用 USB2.0 sdio EXPRESSCARD 集成 连接 定制 便携式媒体播放器
在线阅读 下载PDF
SDIO主控制器增加受控NAND引导能力——支持SD、SDHC和MMC的受控NAND存储器接口
16
《今日电子》 2007年第6期101-101,共1页
主控制器是ArcticLink可编程连接解决方案平台的重要组成部分,允许系统从受控NAND存储器件、存储卡和固态磁盘驱动器进行启动,减少材料成本和印刷电路板面积。受控NAND器件的接口仅需要6条I/O线,而NORTH原始NAND接口需要16条以上的I... 主控制器是ArcticLink可编程连接解决方案平台的重要组成部分,允许系统从受控NAND存储器件、存储卡和固态磁盘驱动器进行启动,减少材料成本和印刷电路板面积。受控NAND器件的接口仅需要6条I/O线,而NORTH原始NAND接口需要16条以上的I/O线。通过提供简化而标准的存储器接口,该解决方案可支持厂商扩展电源选择,实现不同存储器的混合和匹配,从而增加设计的可制造性。 展开更多
关键词 存储器接口 NAND 主控制器 sdio 受控 MMC 能力 引导
在线阅读 下载PDF
QuickLogic推出嵌入式SDIO IP和SDIO参考设计
17
《世界电子元器件》 2006年第2期93-93,共1页
QuickLogic公司宣布推出可嵌入QuickLogic微瓦FPGA产品系列EclipseⅡ的SDIO主控器IP核.为了进一步缩短客户产品设计的时间,QuickLogic同时还提供基于Eclipse ⅡQL8325和QL8150的SDIO参考设计.
关键词 sdio 参考设计 嵌入式 IP核 ECLIPSE Logic公司 Quick 产品设计 产品系列 FPGA
在线阅读 下载PDF
QuickLogic推出嵌入式SDIO IP和SDIO参考设计
18
《电子测试(新电子)》 2006年第2期104-104,共1页
Quick Logic公司目前宣布推出可嵌入其微瓦FPGA产品系列Eclipse Ⅱ的SDIO主控器IP核。为了进一步缩短产品设计时间,同时还提供基于Eclipse Ⅱ QL8325和QL8150的SDIO参考设计。
关键词 sdio 参考设计 嵌入式 IP核 ECLIPSE Logic公司 Quick 产品系列 FPGA 产品设计
在线阅读 下载PDF
QuickLogic大力推进便携应用成功推出嵌入式SDIO IP和SDIO参考设计
19
《电子与电脑》 2006年第1期173-173,共1页
嵌入式标准产品(ESP)和超低功耗FPGA的先驱企业QuickLogic日前宣布推出可嵌入QuickLogic微瓦FPGA产品系列Eclipse Ⅱ的SDIO主控器IP核。为了进一步缩短客户产品设计的时间,QuickLogic同时还提供基于Eclipse Ⅱ QL8325和QL8150的SDIO... 嵌入式标准产品(ESP)和超低功耗FPGA的先驱企业QuickLogic日前宣布推出可嵌入QuickLogic微瓦FPGA产品系列Eclipse Ⅱ的SDIO主控器IP核。为了进一步缩短客户产品设计的时间,QuickLogic同时还提供基于Eclipse Ⅱ QL8325和QL8150的SDIO参考设计。 展开更多
关键词 sdio 参考设计 嵌入式 IP核 ECLIPSE 应用 产品系列 FPGA 超低功耗 产品设计
在线阅读 下载PDF
QuickLogic强化SDIO主控制器解决方案
20
《电子与电脑》 2008年第8期54-54,共1页
QuickLogiC公司宣布可以提供配备多个、独立记忆卡能力的强化已验证SDIO主控制器解决方案。强化主控制器解决方案作为QuickLogic的CSSP产品的验证系统模块之一,专门针对手持式系统设计。日前,首款配置了4张独立记忆卡。QuickLogic还... QuickLogiC公司宣布可以提供配备多个、独立记忆卡能力的强化已验证SDIO主控制器解决方案。强化主控制器解决方案作为QuickLogic的CSSP产品的验证系统模块之一,专门针对手持式系统设计。日前,首款配置了4张独立记忆卡。QuickLogic还可根据客户需求为PSB配置更多记忆卡插槽。 展开更多
关键词 主控制器 sdio 强化 LogiC公司 系统模块 记忆卡 客户需求 手持式
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部