期刊文献+
共找到24篇文章
< 1 2 >
每页显示 20 50 100
宇航环境下基于RHBD的SRAM抗双节点翻转研究综述
1
作者 帅威 蔡烁 +4 位作者 陈俊伊 陈俊哲 梁鑫杰 黄珠 魏懋萱 《集成电路与嵌入式系统》 2026年第3期20-33,共14页
在宇航等高可靠性应用环境中,由辐射引发的多节点翻转已成为影响静态随机存储器稳定性的关键因素。近年来,针对双节点翻转问题,基于辐射加固设计策略的多种抗干扰结构被提出并得到广泛研究,典型的如S8P8N、QUCCE12T、SARP12T、HRLP16T、... 在宇航等高可靠性应用环境中,由辐射引发的多节点翻转已成为影响静态随机存储器稳定性的关键因素。近年来,针对双节点翻转问题,基于辐射加固设计策略的多种抗干扰结构被提出并得到广泛研究,典型的如S8P8N、QUCCE12T、SARP12T、HRLP16T、RH20T、S6P8N与RH14T等。文中系统回顾了现有RHBD型SRAM结构在DNU容错方面的设计理念与关键性能指标,梳理其在可靠性、功耗、面积、访问速度及静态稳定性等方面的优势与局限,并对比分析不同设计策略的适用场景。最后,指出当前RHBD结构在细粒度容错控制与综合性能平衡方面仍面临的挑战,未来设计可在电荷传播路径抑制、反馈机制优化等方向进一步突破。 展开更多
关键词 SRAM rhbd 双节点翻转 加固结构 S8P8N QUCCE12T SARP12T HRLP16T RH20T S6P8N RH14T
在线阅读 下载PDF
基于RHBD技术CMOS锁存器加固电路的研究 被引量:8
2
作者 胡明浩 李磊 饶全林 《微电子学与计算机》 CSCD 北大核心 2010年第7期206-209,共4页
对基于RHBD技术CMOSD锁存器抗辐射加固电路设计技术进行了研究,并对其抗单粒子效应进行了模拟仿真.首先介绍了基于RHBD技术的双互锁存储单元(DICE)技术,然后给出了基于DICE结构的D锁存器的电路设计及其提取版图寄生参数后的功能仿真,并... 对基于RHBD技术CMOSD锁存器抗辐射加固电路设计技术进行了研究,并对其抗单粒子效应进行了模拟仿真.首先介绍了基于RHBD技术的双互锁存储单元(DICE)技术,然后给出了基于DICE结构的D锁存器的电路设计及其提取版图寄生参数后的功能仿真,并对其抗单粒子效应给出了模拟仿真,得出了此设计下的阈值LET,仿真结果表明:基于DICE结构的D锁存器具有抗单粒子效应的能力. 展开更多
关键词 CMOS 抗辐射加固 rhbd技术 DICE D-Latch 阈值LET
在线阅读 下载PDF
基于RHBD技术的深亚微米抗辐射SRAM电路的研究 被引量:7
3
作者 王一奇 赵发展 +3 位作者 刘梦新 吕荫学 赵博华 韩郑生 《半导体技术》 CAS CSCD 北大核心 2012年第1期18-23,共6页
研究了目前业内基于抗辐射加固设计(RHBD)技术的静态随机存储器(SRAM)抗辐射加固设计技术,着重探讨了电路级和系统级两种抗辐射加固方式。电路级抗辐射加固方式主要有在存储节点加电容电阻、引入耦合电容、多管存储单元三种抗辐射加固技... 研究了目前业内基于抗辐射加固设计(RHBD)技术的静态随机存储器(SRAM)抗辐射加固设计技术,着重探讨了电路级和系统级两种抗辐射加固方式。电路级抗辐射加固方式主要有在存储节点加电容电阻、引入耦合电容、多管存储单元三种抗辐射加固技术;系统级抗辐射加固方式分别是三态冗余(TMR)、一位纠错二位检错(SEC-DED)和二位纠错(DEC)三种纠错方式,并针对各自的优缺点进行分析。通过对相关产品参数的比较,得到采用这些抗辐射加固设计可以使静态随机存储器的软错误率达到1×10-12翻转数/位.天以上,且采用纠检错(EDAC)技术相比其他技术能更有效提高静态随机存储器的抗单粒子辐照性能。 展开更多
关键词 静态随机存储器 单粒子 抗辐射加固设计 抗辐射加固 纠检错
原文传递
针对数字延迟锁相环模块的单粒子翻转容错设计
4
作者 涂子归 吴丽娟 李振涛 《微电子学与计算机》 2026年第1期165-174,共10页
研究了数字延迟锁相环的设计以及其单粒子翻转的容错设计,并提出一种电路级SEU(Single Event Upset,单粒子翻转)仿真方法。首先,提出了一款基于延迟线的数字延迟锁相环,探究了单粒子翻转效应的产生与现象,并通过开关电容的方式来引入节... 研究了数字延迟锁相环的设计以及其单粒子翻转的容错设计,并提出一种电路级SEU(Single Event Upset,单粒子翻转)仿真方法。首先,提出了一款基于延迟线的数字延迟锁相环,探究了单粒子翻转效应的产生与现象,并通过开关电容的方式来引入节点电平的翻转来模拟这一效应。其次,对不同的模块提出了不同的加固方法,在延迟链路中加入冗余链路配合表决器来抑制SEU的影响。再次,在TSPC触发器中设计了双模冗余搭配双输入反相器来增强触发器的抗SEU能力。最后,为了进一步提高系统的稳定性,设计了失锁恢复机制,使其在SEU发生后能够快速恢复锁定状态。仿真结果表明:设计的DDLL工作频率范围为200~600 MHz,加固前锁定时间为123.785 6~872.450 5 ns,加固后锁定时间为117.524 8~849.597 3 ns,且容错设计能够有效地抑制SEU引起的信号错误,为辐射环境中的延迟锁相环电路设计提供了有效的解决方案。 展开更多
关键词 数字延迟锁相环 单粒子翻转 辐射加固设计
在线阅读 下载PDF
Analysis and RHBD technique of single event transients in PLLs
5
作者 韩志伟 王亮 +2 位作者 岳素格 韩兵 杜守刚 《Journal of Semiconductors》 EI CAS CSCD 2015年第11期73-74,I0005,I0006,共4页
Single-event transient susceptibility of phase-locked loops has been investigated. The charge pump is the most sensitive component of the PLL to SET, and it is hard to mitigate this effect at the transistor level. A t... Single-event transient susceptibility of phase-locked loops has been investigated. The charge pump is the most sensitive component of the PLL to SET, and it is hard to mitigate this effect at the transistor level. A test circuit was designed on a 65 nm process using a new system-level radiation-hardening-by-design technique.Heavy-ion testing was used to evaluate the radiation hardness. Analyses and discussion of the feasibility of this method are also presented. 展开更多
关键词 phase locked loop(PLL) radiation effect single-event transient(SET) radiation-hardening-bydesign(rhbd
原文传递
基于设计加固的抗辐射高速处理器件 被引量:1
6
作者 郭阳 梁斌 +1 位作者 池雅庆 陈建军 《现代应用物理》 2025年第3期158-164,共7页
抗辐射高速处理器件是航天器信息系统的算力底座、实时处理的核心,直接决定了辐照环境下系统的性能和可靠性。通过“理论-平台-产品-试验”四步走的思路,揭示了硅基CMOS器件辐照机理,构建了辐照效应模型,面向高速处理器件突破了晶体管... 抗辐射高速处理器件是航天器信息系统的算力底座、实时处理的核心,直接决定了辐照环境下系统的性能和可靠性。通过“理论-平台-产品-试验”四步走的思路,揭示了硅基CMOS器件辐照机理,构建了辐照效应模型,面向高速处理器件突破了晶体管级、电路级和系统级抗辐射设计技术,建立了多种工艺下的抗辐射设计技术平台,攻克了高速处理器件抗辐射能力地面精准测试评价难题,研制出10亿次至5000亿次运算性能的抗辐射高速处理器件,获得广泛应用。 展开更多
关键词 CMOS器件 辐照效应 设计加固 高速处理器件
在线阅读 下载PDF
一款0.18μm CMOS辐射加固差分压控振荡器 被引量:3
7
作者 赵振宇 郭斌 +1 位作者 张民选 刘衡竹 《国防科技大学学报》 EI CAS CSCD 北大核心 2009年第6期12-17,共6页
基于对称负载压控振荡器(VCO)的单粒子瞬变(SET)失效机理,应用设计加固(RHBD)技术分别改进了偏置电路和环形振荡器,设计和实现了一款0.18μm CMOS辐射加固差分VCO。模拟结果表明:加固VCO的SET敏感性大幅降低,同时还降低了抖动对于电源... 基于对称负载压控振荡器(VCO)的单粒子瞬变(SET)失效机理,应用设计加固(RHBD)技术分别改进了偏置电路和环形振荡器,设计和实现了一款0.18μm CMOS辐射加固差分VCO。模拟结果表明:加固VCO的SET敏感性大幅降低,同时还降低了抖动对于电源噪声的敏感性。虽然电路结构变化会导致频率下降,但可以通过调整电路尺寸而解决。此外,加固VCO面积开销有所降低,优于其他加固方法。 展开更多
关键词 单粒子效应 单粒子瞬变 压控振荡器 rhbd
在线阅读 下载PDF
高可靠锁相环设计技术研究 被引量:3
8
作者 赵振宇 赵学谦 +2 位作者 张民选 郭斌 秦军瑞 《计算机工程与科学》 CSCD 北大核心 2009年第A01期76-79,83,共5页
单粒子瞬变(SET)现象对高性能计算的影响日益严重,本文对高性能微处理器中锁相环(PLL)的RHBD(Radia-tion-Hardened-By-Design)加固方法进行了分析和总结,从系统级和电路级两个方面对PLL的SET加固方法进行了分类研究。分析结果表明,设计... 单粒子瞬变(SET)现象对高性能计算的影响日益严重,本文对高性能微处理器中锁相环(PLL)的RHBD(Radia-tion-Hardened-By-Design)加固方法进行了分析和总结,从系统级和电路级两个方面对PLL的SET加固方法进行了分类研究。分析结果表明,设计加固方法可以在较高的层次上考虑加固问题,降低了工艺依赖性,可以有效地提高PLL可靠性。 展开更多
关键词 软错误 SET 锁相环 rhbd 电路加固
在线阅读 下载PDF
一种抗单粒子效应电荷泵锁相环设计 被引量:2
9
作者 周前能 谭金益 《数字技术与应用》 2015年第11期147-147,共1页
针对电荷泵锁相环(CPPLL)中抗单粒子瞬变效应(SET)最薄弱的模块电荷泵输出级,提出了一种双路径电荷补偿的设计加固(RHBD)技术,并基于SMIC 0.18um CMOS工艺实现了加固设计的电荷泵锁相环电路。仿真结果表明,本文提出的加固技术有效地提... 针对电荷泵锁相环(CPPLL)中抗单粒子瞬变效应(SET)最薄弱的模块电荷泵输出级,提出了一种双路径电荷补偿的设计加固(RHBD)技术,并基于SMIC 0.18um CMOS工艺实现了加固设计的电荷泵锁相环电路。仿真结果表明,本文提出的加固技术有效地提高了电荷泵锁相环的可靠性。 展开更多
关键词 锁相环 电荷泵 SET rhbd
在线阅读 下载PDF
重组人β防御素3对牙龈卟啉单胞菌脂多糖致炎作用的影响 被引量:4
10
作者 吕晶露 卞添颖 +4 位作者 李丽丽 崔迪 张婷 雷浪 闫福华 《口腔医学研究》 CAS CSCD 北大核心 2015年第12期1179-1183,共5页
目的:以牙龈卟啉单胞菌脂多糖(P.g-LPS)诱发载脂蛋白E基因敲除(ApoE-/-)小鼠和RAW264.7小鼠单核巨噬细胞的急性炎症反应,并应用重组人β防御素3(rhBD3),观察其对炎症的干预效果。方法:20周龄雄性ApoE-/-小鼠随机均分为PBS对照组、P.g-LP... 目的:以牙龈卟啉单胞菌脂多糖(P.g-LPS)诱发载脂蛋白E基因敲除(ApoE-/-)小鼠和RAW264.7小鼠单核巨噬细胞的急性炎症反应,并应用重组人β防御素3(rhBD3),观察其对炎症的干预效果。方法:20周龄雄性ApoE-/-小鼠随机均分为PBS对照组、P.g-LPS组和P.g-LPS+rhBD3组,分别经腹腔注射给药2h后,检测血清中不同炎症指标(MCP-1、TNF-α、IL-6、IL-1β和NO)的水平。同时,以rhBD3干预P.g-LPS对RAW264.7细胞的致炎作用,分别检测培养上清和细胞中炎症指标的水平及其mRNA的相对表达量。结果:经P.g-LPS刺激后,ApoE-/-小鼠血清MCP-1、TNF-α、IL-6和NO的水平较对照组显著上调;而同时应用rhBD3能明显降低MCP-1、TNF-α和NO表达量。P.g-LPS能显著上调RAW264.7细胞培养上清中TNF-α和NO的水平以及细胞中TNF-α和IL-6的mRNA相对表达量,rhBD3对此具有抑制作用。结论:rhBD3对P.g-LPS在体内、外诱导的急性炎症具有一定的抑制效应,可能在牙周炎与高脂血症的相互作用中发挥免疫调节作用。 展开更多
关键词 重组人β防御素3(rhbd3) 牙龈卟啉单胞菌脂多糖(P.g-LPS) 抗炎
暂未订购
基于130 nm PD-SOI工艺存储单元电路的抗辐射加固设计 被引量:1
11
作者 张宇飞 余超 +2 位作者 常永伟 单毅 董业民 《半导体技术》 CAS CSCD 北大核心 2018年第5期335-340,400,共7页
基于130 nm部分耗尽绝缘体上硅(SOI)CMOS工艺,设计并开发了一款标准单元库。研究了单粒子效应并对标准单元库中存储单元电路进行了抗单粒子辐射的加固设计。提出了一种基于三模冗余(TMR)的改进的抗辐射加固技术,可以同时验证非加固... 基于130 nm部分耗尽绝缘体上硅(SOI)CMOS工艺,设计并开发了一款标准单元库。研究了单粒子效应并对标准单元库中存储单元电路进行了抗单粒子辐射的加固设计。提出了一种基于三模冗余(TMR)的改进的抗辐射加固技术,可以同时验证非加固与加固单元的翻转情况并定位翻转单元位置。对双互锁存储单元(DICE)加固、非加固存储单元电路进行了性能及抗辐射能力的测试对比。测试结果显示,应用DICE加固的存储单元电路在99.8 MeV·cm^2·mg^(-1)的线性能量转移(LET)阈值下未发生翻转,非加固存储单元电路在37.6 MeV·cm^2·mg^(-1)和99.8 MeV·cm^2·mg^(-1)两个LET阈值下测试均发生了翻转,试验中两个版本的基本单元均未发生闩锁。结果证明,基于SOI CMOS工艺的抗辐射加固设计(RHBD)可以显著提升存储单元电路的抗单粒子翻转能力。 展开更多
关键词 标准单元库 单粒子效应(SEE) 双互锁存储单元(DICE) 抗辐射加固设计(rhbd) 绝缘体上硅(SOI)
原文传递
一款抗单粒子瞬态加固的偏置电路 被引量:4
12
作者 韩本光 曹琛 +1 位作者 吴龙胜 刘佑宝 《北京理工大学学报》 EI CAS CSCD 北大核心 2013年第2期190-194,共5页
通过增加一个NMOP、PMOS和一个电阻组成的单粒子瞬态抑制电路,设计了一种新的抗单粒子瞬态加固的偏置电路,该偏置电路具有较高抗单粒子瞬态能力.为了证实其抗单粒子能力,基于SIMC 130nm CMOS工艺设计了传统的及提出的抗单粒子瞬态两种... 通过增加一个NMOP、PMOS和一个电阻组成的单粒子瞬态抑制电路,设计了一种新的抗单粒子瞬态加固的偏置电路,该偏置电路具有较高抗单粒子瞬态能力.为了证实其抗单粒子能力,基于SIMC 130nm CMOS工艺设计了传统的及提出的抗单粒子瞬态两种结构的偏置电路.仿真结果表明,对于提出的加固偏置电路,由单粒子引起的瞬态电压和电流的变化幅值分别减小了约80.6%和81.2%;同时增加的单粒子瞬态抑制电路在正常工作状态下不消耗额外功耗,且所占用的芯片面积小,也没有引入额外的单粒子敏感结点. 展开更多
关键词 抗辐射设计加固 单粒子瞬态 辐射效应 偏置电路 线性能量传输(LET)
在线阅读 下载PDF
锁相环敏感模块的单粒子效应与设计加固
13
作者 鲍进华 李博 +4 位作者 曾传滨 高林春 毕津顺 刘海南 罗家俊 《半导体技术》 CAS CSCD 北大核心 2015年第7期547-553,共7页
应用于航天工程的锁相环(PLL)电路遭受太空高能粒子轰击时会发生单粒子效应(SEE),引起电路失锁,对系统造成灾难性影响。分析了鉴频鉴相器(PFD)和分频器(DIV)模块的单粒子效应导致失锁的机理,运用改进的双互锁结构(DICE)的锁... 应用于航天工程的锁相环(PLL)电路遭受太空高能粒子轰击时会发生单粒子效应(SEE),引起电路失锁,对系统造成灾难性影响。分析了鉴频鉴相器(PFD)和分频器(DIV)模块的单粒子效应导致失锁的机理,运用改进的双互锁结构(DICE)的锁存器和冗余触发器电路分别对其进行设计加固(RHBD),基于0.35μm CMOS工艺设计了加固的锁相环电路。仿真结果表明,加固PLL可以对输入20-40 MHz的信号完成锁定并稳定输出320-640 MHz的时钟信号。在250 f C能量单粒子轰击下加固后PFD模块不会造成PLL失锁,加固DIV模块的敏感节点数目降低了80%。 展开更多
关键词 锁相环(PLL) 鉴频鉴相器(PFD) 分频器(DIV) 单粒子效应(SEE) 设计加固(rhbd)
原文传递
SiGe HBT逻辑电路抗辐射设计加固技术 被引量:2
14
作者 赖凡 胡刚毅 《微电子学》 CAS CSCD 北大核心 2013年第1期94-98,共5页
微电子抗辐射设计加固(Radiation Hardening By Design,RHBD)是指在电路设计中采用特殊版图或电路结构达到抗辐射电路的性能要求,且该电路应能使用标准商用生产线的工艺技术进行制造。论述了几种采用SiGe异质结双极晶体管(HBT)的逻辑电... 微电子抗辐射设计加固(Radiation Hardening By Design,RHBD)是指在电路设计中采用特殊版图或电路结构达到抗辐射电路的性能要求,且该电路应能使用标准商用生产线的工艺技术进行制造。论述了几种采用SiGe异质结双极晶体管(HBT)的逻辑电路设计加固技术。 展开更多
关键词 抗辐射设计加固 逻辑电路 SIGE HBT
原文传递
一款抗SET电荷泵研究 被引量:1
15
作者 刘辉华 李平 +1 位作者 徐小良 张宪 《微电子学与计算机》 CSCD 北大核心 2017年第6期14-17,共4页
提出了一种新颖的抗单粒子瞬变效应(SET)电荷泵结构,通过在电荷泵和低通滤波器间增加数控抑制电路(NCR),对单粒子辐射产生的电流干扰脉冲进行实时抑制处理,降低电流脉冲的幅度和宽度,从而减少振荡器控制电压的波动,降低系统的抖动,采用1... 提出了一种新颖的抗单粒子瞬变效应(SET)电荷泵结构,通过在电荷泵和低通滤波器间增加数控抑制电路(NCR),对单粒子辐射产生的电流干扰脉冲进行实时抑制处理,降低电流脉冲的幅度和宽度,从而减少振荡器控制电压的波动,降低系统的抖动,采用130nm CMOS工艺,与未加固电路对比,该电路可以降低电荷泵控制电流波动60%以上,注入电流处频率稳定度达到8e-4. 展开更多
关键词 PLL 抗辐射加固设计 单粒子瞬态效应 电荷泵
在线阅读 下载PDF
功耗和面积优化的时域加固锁存器设计(英文)
16
作者 徐江涛 杨玉红 +1 位作者 李新伟 李渊清 《南开大学学报(自然科学版)》 CAS CSCD 北大核心 2014年第3期74-80,共7页
提出了一种能抵抗单粒子翻转的时域加固锁存器.这种锁存器是在一般的锁存器中加入了3个能抵抗单粒子瞬态的延迟单元.它能有效的抵抗宽度小于△T的单粒子瞬态脉冲.与之前的结构相比,所提出的结构在功耗和面积上分别减少了38%和20%.最后,... 提出了一种能抵抗单粒子翻转的时域加固锁存器.这种锁存器是在一般的锁存器中加入了3个能抵抗单粒子瞬态的延迟单元.它能有效的抵抗宽度小于△T的单粒子瞬态脉冲.与之前的结构相比,所提出的结构在功耗和面积上分别减少了38%和20%.最后,通过对比仿真结果证明了这种时域加固方法的有效作用. 展开更多
关键词 锁存器 辐射加固设计 单粒子翻转 单粒子瞬态
在线阅读 下载PDF
一种新型SEU/SET加固鉴频鉴相器设计
17
作者 陈吉华 秦军瑞 +1 位作者 赵振宇 刘衡竹 《国防科技大学学报》 EI CAS CSCD 北大核心 2009年第6期1-5,11,共6页
分析验证了传统D触发器型PFD结构的SEE敏感性,提出了一种新型的SEU/SET加固鉴频鉴相器,SPICE模拟结果表明该结构功能正确,对于1GHz的时钟信号,鉴频鉴相的精度可达0.8rad。锁相环的整体模拟结果表明,抗辐照的PFD与传统的PFD相比,锁相环... 分析验证了传统D触发器型PFD结构的SEE敏感性,提出了一种新型的SEU/SET加固鉴频鉴相器,SPICE模拟结果表明该结构功能正确,对于1GHz的时钟信号,鉴频鉴相的精度可达0.8rad。锁相环的整体模拟结果表明,抗辐照的PFD与传统的PFD相比,锁相环的电学性能没有改变,锁定时间保持一致。对传统D触发器型PFD和设计加固的PFD进行了遍历轰击模拟,结果显示,提出的抗辐照PFD加固效果非常明显,敏感节点的数目可以降低80%左右。 展开更多
关键词 单粒子瞬态 单粒子翻转 设计加固 锁相环 鉴频鉴相器
在线阅读 下载PDF
Mechanism of single-event transient pulse quenching between dummy gate isolated logic nodes
18
作者 陈建军 池雅庆 梁斌 《Chinese Physics B》 SCIE EI CAS CSCD 2015年第1期404-410,共7页
As integrated circuits scale down in size, a single high-energy ion strike often affects multiple adjacent logic nodes.The so-called single-event transient(SET) pulse quenching induced by single-event charge sharing... As integrated circuits scale down in size, a single high-energy ion strike often affects multiple adjacent logic nodes.The so-called single-event transient(SET) pulse quenching induced by single-event charge sharing collection has been widely studied. In this paper, SET pulse quenching enhancement is found in dummy gate isolated adjacent logic nodes compared with that isolated by the common shallow trench isolation(STI). The physical mechanism is studied in depth and this isolation technique is explored for SET mitigation in combinational standard cells. Three-dimensional(3D) technology computer-aided design simulation(TCAD) results show that this technique can achieve efficient SET mitigation. 展开更多
关键词 single-event transients(SETs) dummy gate isolation SET pulse quenching radiation hardened by design(rhbd
原文传递
The dual role of multiple-transistor charge sharing collection in single-event transients
19
作者 郭阳 陈建军 +2 位作者 何益百 梁斌 刘必慰 《Chinese Physics B》 SCIE EI CAS CSCD 2013年第4期360-364,共5页
As technologies scale down in size, multiple-transistors being affected by a single ion has become a universal phenomenon, and some new effects are present in single event transients (SETs) due to the charge sharing... As technologies scale down in size, multiple-transistors being affected by a single ion has become a universal phenomenon, and some new effects are present in single event transients (SETs) due to the charge sharing collection of the adjacent multiple-transistors. In this paper, not only the off-state p-channel metal–oxide semiconductor field-effect transistor (PMOS FET), but also the on-state PMOS is struck by a heavy-ion in the two-transistor inverter chain, due to the charge sharing collection and the electrical interaction. The SET induced by striking the off-state PMOS is efficiently mitigated by the pulse quenching effect, but the SET induced by striking the on-state PMOS becomes dominant. It is indicated in this study that in the advanced technologies, the SET will no longer just be induced by an ion striking the off-state transistor, and the SET sensitive region will no longer just surround the off-state transistor either, as it is in the older technologies. We also discuss this issue in a three-transistor inverter in depth, and the study illustrates that the three-transistor inverter is still a better replacement for spaceborne integrated circuit design in advanced technologies. 展开更多
关键词 multiple-transistor charge sharing collection single event transient (SET) pulse quenching effect radiation hardened by design rhbd
原文传递
一种抗单粒子瞬态加固的压控延迟线设计 被引量:4
20
作者 史柱 王斌 +4 位作者 赵雁鹏 杨博 卢红利 高利军 刘文平 《北京理工大学学报》 EI CAS CSCD 北大核心 2021年第12期1314-1321,共8页
延迟锁相环中的压控延迟线是对单粒子事件(single event,SE)最敏感的子电路之一,其主要包括偏置电路和压控延时单元.利用双指数电流拟合3-D TCAD混合仿真中的单粒子瞬态(single-event transient,SET)电流,分析了压控延迟线对SE的敏感性... 延迟锁相环中的压控延迟线是对单粒子事件(single event,SE)最敏感的子电路之一,其主要包括偏置电路和压控延时单元.利用双指数电流拟合3-D TCAD混合仿真中的单粒子瞬态(single-event transient,SET)电流,分析了压控延迟线对SE的敏感性.根据响应程度和电路结构的不同,对偏置电路进行了冗余加固;同时,对压控延时单元中提出了SET响应检测电路.在输入信号频率为1 GHz,电源电压1.2 V,入射粒子LET值为80 MeV·cm^(2)/mg的条件下,Spice仿真表明:和未加固电路相比,偏置电压V_(bn)和V_(bp)在受到粒子轰击后,翻转幅度分别下降了75%和60%,消除了输出时钟信号中的丢失脉冲;设计出的检测电路能够将各种情况下有可能出现的SET响应指示出来,提高了输出时钟信号的可靠性. 展开更多
关键词 单粒子瞬态 延迟锁相环 压控延迟线 辐射加固
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部