期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于FPGA的百兆以太网RGMII接口设计 被引量:16
1
作者 石华 刘一清 《电子测量技术》 2018年第23期106-111,共6页
随着互联网技术的日益发展,越来越多的数据通过以太网进行传输。以太网传输速率也从10 Mb/s提高到100 Mb/s,再到1 000 Mb/s和10 Gb/s。而百兆以太网以其独特的高速实用特性走进千家万户和诸多应用场景。基于此,本文致力于设计一种百兆... 随着互联网技术的日益发展,越来越多的数据通过以太网进行传输。以太网传输速率也从10 Mb/s提高到100 Mb/s,再到1 000 Mb/s和10 Gb/s。而百兆以太网以其独特的高速实用特性走进千家万户和诸多应用场景。基于此,本文致力于设计一种百兆以太网的RGMII通用接口。以Altera的Cyclone IV FPGA为核心,采用Marvell 88E1111作为PHY芯片,并配置为RGMII工作模式,通过对以太网帧前同步码进行完善和定位,并对数据格式和参考时钟进行转化,实现了从PHY对百兆以太网数据进行接收和处理,最后从PHY通过RGMII模式进行网络数据输出。测试中发送端采用了分辨率1 280 p×720 p,帧率25 fps,码率上限2 048 Kbps的高清网络视频流,经过本设计接口转发,在接收端接收的高清视频清晰无卡顿,wireshark抓包和ping包丢包率均为0。 展开更多
关键词 百兆以太网 FPGA rgmii接口 网络数据处理
原文传递
基于FPGA的RGMII与MII协议转换器的实现
2
作者 周建文 吴伶锡 +1 位作者 唐峦石 詹杰 《微型机与应用》 2017年第23期37-40,43,共5页
为提高嵌入式系统在网络应用的灵活性,降低接口实现和维护成本,通过分析研究MII和RGMII以及以太网IEEE802.3推荐标准,结合FPGA强大的数据处理能力和可重配置能力,设计实现了RGMII与MII接口协议转换器。仿真实验结果表明,该接口转换功能... 为提高嵌入式系统在网络应用的灵活性,降低接口实现和维护成本,通过分析研究MII和RGMII以及以太网IEEE802.3推荐标准,结合FPGA强大的数据处理能力和可重配置能力,设计实现了RGMII与MII接口协议转换器。仿真实验结果表明,该接口转换功能实现正常,工作稳定,有效解决了传统嵌入式系统接口灵活性差和维护成本高的问题,并为其他信号接口系统的设计实现提供了有益的参考。 展开更多
关键词 MII接口 rgmii接口 FPGA 嵌入式系统
在线阅读 下载PDF
带有视频图像处理功能的一体化LED显示屏控制器 被引量:2
3
作者 魏洵佳 《中国集成电路》 2012年第8期71-76,共6页
带有视频图像处理功能的一体化LED显示屏控制器,它打破了传统的LED显示屏控制器配搭昂贵的视频处理器这种分离的应用模式,将专业级视频处理器芯片直接嵌入LED显示屏发送器中,以低成本方式实现了高清视频处理和音/视频播放两者的合成,显... 带有视频图像处理功能的一体化LED显示屏控制器,它打破了传统的LED显示屏控制器配搭昂贵的视频处理器这种分离的应用模式,将专业级视频处理器芯片直接嵌入LED显示屏发送器中,以低成本方式实现了高清视频处理和音/视频播放两者的合成,显著提升了LED显示屏控制系统的显示质量、效果、功能和可靠性。 展开更多
关键词 HDMI 视频处理器 rgmii 串行器/解串器 SFP
在线阅读 下载PDF
基于JESD204B接口的波形产生FPGA设计 被引量:1
4
作者 付然 孙晨阳 +2 位作者 刘芳 杜思航 马瑞山 《电子技术应用》 2024年第7期103-106,共4页
提出了一种基于JESD204B接口的波形产生的FPGA设计方案,该设计主要由FPGA、DAC、DDR3以及网口芯片组成,实现产生双通道、频率范围为2 GHz~3.5 GHz的中频信号。FPGA与DAC由高速串行接口JESD204B进行连接,实现双通道的波形产生、数字上变... 提出了一种基于JESD204B接口的波形产生的FPGA设计方案,该设计主要由FPGA、DAC、DDR3以及网口芯片组成,实现产生双通道、频率范围为2 GHz~3.5 GHz的中频信号。FPGA与DAC由高速串行接口JESD204B进行连接,实现双通道的波形产生、数字上变频及数模转换,网口芯片与DDR3用于传输和存储一些特殊数字波形。详细介绍了JESD204B接口时钟同步、DDS信号发生器、数字波形接收、缓存和发送等关键功能的设计。最后通过频谱分析仪抓捕DAC输出的中频信号验证了FPGA设计的可靠性。 展开更多
关键词 JESD204B 高速串行传输 UDP协议 rgmii接口
在线阅读 下载PDF
基于ZYNQ Ultrascale+MPSOC的通用处理模块关键技术研究 被引量:1
5
作者 侯小盈 武金睿 冯毅 《信息技术与信息化》 2023年第6期133-136,共4页
针对目前普通处理器无法满足应用场景需求,且功耗较大,元器件价格昂贵等问题,提出了基于ZYNQ Ultrascale+MPSOC芯片的通用处理模块。首先,ZYNQ Ultrascale+MPSOC芯片仅使用一片芯片实现处理器和FPGA的功能需求,在减少芯片数量降低成本... 针对目前普通处理器无法满足应用场景需求,且功耗较大,元器件价格昂贵等问题,提出了基于ZYNQ Ultrascale+MPSOC芯片的通用处理模块。首先,ZYNQ Ultrascale+MPSOC芯片仅使用一片芯片实现处理器和FPGA的功能需求,在减少芯片数量降低成本的同时有效降低模块功耗。然后,提出电源双余度设计,能够选择正常工作的电源作为输入端,同时加入抑制过压设计,有效防止电压过大,造成模块损坏。同时,采用基于DDR4的内存优化方式,有效提高通用处理模块的处理速度。基于PL端设计端系统,实现多个模块之间的通信。通过测试表明,该文的设计能够实现通用处理模块的关键功能,且稳定,可靠。 展开更多
关键词 ZYNQ Ultrascale+MPSOC DDR4 rgmii
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部