期刊文献+
共找到27篇文章
< 1 2 >
每页显示 20 50 100
基于FIFO队列的PCI总线仲裁器的设计与FPGA实现 被引量:6
1
作者 周先谱 仝晓梅 《现代电子技术》 2007年第22期157-160,共4页
系统地论述了PCI总线的仲裁机制和常用仲裁协议,简要地分析了常用仲裁协议的优缺点,并在此基础上介绍了一种基于循环优先级仲裁协议和FIFO队列相结合的PCI总线仲裁器的实现方法,旨在解决目前PCI总线仲裁协议中由于优先级循环出现的特权... 系统地论述了PCI总线的仲裁机制和常用仲裁协议,简要地分析了常用仲裁协议的优缺点,并在此基础上介绍了一种基于循环优先级仲裁协议和FIFO队列相结合的PCI总线仲裁器的实现方法,旨在解决目前PCI总线仲裁协议中由于优先级循环出现的特权插队问题,并详细说明了基于循环优先级仲裁协议与FIFO队列相结合的总线仲裁器的设计和FPGA硬件实现。 展开更多
关键词 pci总线 仲裁协议 VHDL fifo fpga
在线阅读 下载PDF
采用FPGA扩充PCI 9052外部FIFO 被引量:1
2
作者 王劲松 李飞 孙万忠 《计算机应用与软件》 CSCD 北大核心 2004年第6期118-119,32,共3页
本文讨论了利用FPGA扩充PCI 90 5 2外部FIFO的方法 ,同时给出了用FPGA实现的扩充FIFO的重要的性能评估参数。
关键词 pci总线 fifo FGPA 先进先出队列 pci9052 桥路芯片
在线阅读 下载PDF
FPGA中QDRII+SRAM FIFO接口设计 被引量:1
3
作者 吴长瑞 谢时根 《测控技术》 CSCD 2015年第5期75-77,81,共4页
为了实现模块化设计,缩短FPGA的开发周期,提出了基于Xilinx Virtex-7 FPGA的QDRII+SRAM FIFO接口设计方案。借鉴标准FIFO的设计思想,结合QDRII+SRAM控制器的特点,设计基于QDRII+SRAM控制器的FIFO接口。通过原型机测试,验证了该接口不仅... 为了实现模块化设计,缩短FPGA的开发周期,提出了基于Xilinx Virtex-7 FPGA的QDRII+SRAM FIFO接口设计方案。借鉴标准FIFO的设计思想,结合QDRII+SRAM控制器的特点,设计基于QDRII+SRAM控制器的FIFO接口。通过原型机测试,验证了该接口不仅具有标准FIFO的功能,而且具有存储空间大等优势。 展开更多
关键词 QDRII+sram fifo fpga
在线阅读 下载PDF
基于PCI接口芯片外扩FIFO的FPGA实现
4
作者 张志安 陈荷娟 《微计算机信息》 2009年第17期234-235,266,共3页
介绍了PCI9054接口芯片的性能及数据传输特点,提出了一种基于PCI9054外扩异步FIFO(先进先出)的FPGA(现场可编程门阵列)实现方法。由于PCI9054内部FIFO存储器主要用于数据的读写控制,容量有限,不能满足半实物仿真系统数据传输的要求。因... 介绍了PCI9054接口芯片的性能及数据传输特点,提出了一种基于PCI9054外扩异步FIFO(先进先出)的FPGA(现场可编程门阵列)实现方法。由于PCI9054内部FIFO存储器主要用于数据的读写控制,容量有限,不能满足半实物仿真系统数据传输的要求。因此,本文利用FPGA来实现外扩异步FIFO的方法。该方法采用模块化的设计思想,用FPGA作为系统的控制核心,解决了半实物仿真系统数据传输过程中由计算机中断而引起的数据传输间歇性问题。 展开更多
关键词 pci总线 物仿真 fpga fifo
在线阅读 下载PDF
基于FPGA的PCI接口DMA传输的设计与实现 被引量:18
5
作者 单天昌 陆达 《计算机技术与发展》 2010年第4期215-219,共5页
PCI总线是高速同步总线,支持单字段传输和突发传输,突发传输中,写一次地址,传输多个数据段。DMA技术是一种由DMA控制器控制的存储器与外部设备或存储器之间大数据量传输的方法,具有传输速度高,CPU额外开销小的优点。介绍了一种使用FPGA... PCI总线是高速同步总线,支持单字段传输和突发传输,突发传输中,写一次地址,传输多个数据段。DMA技术是一种由DMA控制器控制的存储器与外部设备或存储器之间大数据量传输的方法,具有传输速度高,CPU额外开销小的优点。介绍了一种使用FPGA在32位PCI接口内实现DMA块模式传输的设计方法,硬件部分基于Xilinx Virtex-Ⅱ ProTM芯片,通过一个OPB-PCI总线桥实现了PowerPC与主机间的PCI接口通信,不仅实现了PCI的突发式传输,发挥了PCI总线的高性能,而且将CPU从繁杂的I/O事务中解放出来,解决了原有通信系统中采用中断方式传输的瓶颈,使得PCI接口卡与主机间传输效率得到明显改善。 展开更多
关键词 fpga DMA pci总线 fifo 突发式传输 OPB—pci
在线阅读 下载PDF
基于PCI总线与FPGA多通道信号采集传输系统的设计 被引量:9
6
作者 安震 张会新 《科学技术与工程》 北大核心 2013年第3期625-629,共5页
基于PCI总线和FPGA的特点,设计了具有高精度、高稳定性及高准确性的多通道信号采集传输系统。系统采用以FPGA为主控单元,通过控制模拟选择开关ADG706及A/D转换器AD7667实现对模拟信号的采集,并由FIFO缓存经过PCI总线将所采集的数据上传... 基于PCI总线和FPGA的特点,设计了具有高精度、高稳定性及高准确性的多通道信号采集传输系统。系统采用以FPGA为主控单元,通过控制模拟选择开关ADG706及A/D转换器AD7667实现对模拟信号的采集,并由FIFO缓存经过PCI总线将所采集的数据上传至上位机显示分析。经实际应用,系统性能稳定,符合设计要求。 展开更多
关键词 pci fpga fifo 采集传输
在线阅读 下载PDF
基于FPGA+PCI的高速数据采集系统设计 被引量:1
7
作者 贺代春 王震洲 《微计算机信息》 北大核心 2008年第22期107-108,26,共3页
本文介绍了一种利用FPGA器件作控制核心,基于PCI局部总线的电器试验参数高速数据采集系统,分析了系统组成和设计思想,着重对FPGA模块功能和PCI内核设计做了介绍,最后介绍了系统的性能测试和应用情况,体现了系统的独立性和灵活性。
关键词 fpga pci 电器试验 数据采集 fifo
在线阅读 下载PDF
一种基于PCI9054与FPGA的PCI数字音频输出方法 被引量:1
8
作者 荣林 曲伟 《仪表技术》 2011年第2期13-15,共3页
为满足声纳电子装备音频输出需求,提出了一种基于PCI9054与FPGA的PCI音频输出技术解决方法。采用PLX公司的PCI9054芯片,实现音频数据的PCI传输。利用FPGA内部嵌入的存储块,设计了大容量双端口FIFO,解决了音频数据输入与输出速率不一致... 为满足声纳电子装备音频输出需求,提出了一种基于PCI9054与FPGA的PCI音频输出技术解决方法。采用PLX公司的PCI9054芯片,实现音频数据的PCI传输。利用FPGA内部嵌入的存储块,设计了大容量双端口FIFO,解决了音频数据输入与输出速率不一致问题。进行逻辑设计,通过PCI接口,把语音数据存在FPGA实现的FIFO中;同时,FPGA按照一定时序,读出FIFO中的数据,生成AD1866编程控制信号,进行D/A转换,实现了语音的连续输出,声音清晰,满足了数字音频输出需求。 展开更多
关键词 AD1866 双端口fifo pci总线 fpga
在线阅读 下载PDF
高速通信中基于FPGA的PCI总线接口研究与设计 被引量:9
9
作者 吴德铭 陆达 《计算机应用》 CSCD 北大核心 2005年第11期2717-2719,共3页
介绍目前PCI总线接口的常用实现方法及其优缺点,提出了一种利用X ilinx公司的PCI软核来实现多处理机高速通信中PCI接口的方法。该方法采用紧凑设计思想,通过把PCI软核、先进先出数据缓冲器(FIFO)和收发器结合起来完整实现PCI接口通信功... 介绍目前PCI总线接口的常用实现方法及其优缺点,提出了一种利用X ilinx公司的PCI软核来实现多处理机高速通信中PCI接口的方法。该方法采用紧凑设计思想,通过把PCI软核、先进先出数据缓冲器(FIFO)和收发器结合起来完整实现PCI接口通信功能,并实现在一个FPGA芯片中。该PCI接口结构紧凑工作可靠,容易扩展应用在多处理机间的高速通信中。 展开更多
关键词 现场可编程门阵列 pci pci总线 先进先出 接口设计
在线阅读 下载PDF
基于FPGA的PCI缓冲与通讯模块的设计与实现
10
作者 刘冬 吴磊 《黑龙江科技信息》 2007年第08X期87-87,264,共2页
介绍了基于Xilinx公司Virtex-Ⅱ系列高端FPGA制作的通过PLX公司PCI9656桥接芯片实现的硬件防火墙与主机之间的数据传输通道的设计。独特的设计方式使其获得了较高的工作频率和传输速度,从而在性能和稳定性上有很好的表现。
关键词 fpga pci9656 fifo 描述符
在线阅读 下载PDF
基于365芯片的高速数据采集系统PCI接口设计 被引量:6
11
作者 申柏华 徐杜 王日明 《计算机测量与控制》 CSCD 2005年第6期606-608,共3页
针对传统局部总线数据传输率低的缺点,对高速数据采集系统中数据实时传输问题进行了研究,提出了一种简单易用的高速数据采集系统中的PCI总线接口解决方案,为简化逻辑电路设计,论文采用CH365设计PCI接口、用FPGA实现FIFO数据缓存和本地... 针对传统局部总线数据传输率低的缺点,对高速数据采集系统中数据实时传输问题进行了研究,提出了一种简单易用的高速数据采集系统中的PCI总线接口解决方案,为简化逻辑电路设计,论文采用CH365设计PCI接口、用FPGA实现FIFO数据缓存和本地总线控制逻辑,使得高速的A/D转换器有高速的总线与其相匹配,实践证明,采用该方法设计的数据采集系统具有成本低、传输速度快、应用方便等优点,有效地解决了数据的实时高速传输问题,为信号的实时处理提供了方便。 展开更多
关键词 高速数据采集系统 接口设计 pci总线接口 芯片 数据实时传输 逻辑电路设计 fpga实现 A/D转换器 数据传输率 pci接口 局部总线 解决方案 控制逻辑 本地总线 数据缓存 fifo 传输速度 高速传输 实时处理 相匹配 成本低
在线阅读 下载PDF
采用FPGA的双通道500 MHz的数据采集卡 被引量:4
12
作者 邱畅 李龙 《国外电子测量技术》 2008年第11期26-28,59,共4页
对于高速数据采集系统设计而言,除了器件的处理速度之外,如何协调地解决总线控制逻辑、如何进行高速存储以及如何方便地与主机进行交换数据等一直是高速数据采集系统设计的难题。针对这些问题,本文介绍了一种基于FPGA实现的设计思想和... 对于高速数据采集系统设计而言,除了器件的处理速度之外,如何协调地解决总线控制逻辑、如何进行高速存储以及如何方便地与主机进行交换数据等一直是高速数据采集系统设计的难题。针对这些问题,本文介绍了一种基于FPGA实现的设计思想和方法。这种设计经过实际验证,工作稳定,能很好地达到预期要求。 展开更多
关键词 fpga 高速数据 采样率 pci9054 sram
在线阅读 下载PDF
基于PCI总线的测控卡的设计 被引量:1
13
作者 张德 马淑芬 吴嗣亮 《电子技术应用》 北大核心 2005年第2期26-28,共3页
介绍了一种基于PCI总线的测控板卡的设计,使用PCI9054实现总线控制,利用FPGA实现测控板卡的发送逻辑、接收逻辑和数据缓冲功能,并采用了乒乓FIFO;最后给出了用WinDriver编写设备驱动程序的方法。
关键词 基于PC 总线控制 板卡 pci9054 数据缓冲 设备驱动程序 测控 接收 fpga实现 fifo
在线阅读 下载PDF
基于FPGA和PCI的数据采集系统设计
14
作者 苏维嘉 殷志富 《世界科技研究与发展》 CSCD 2010年第4期437-439,共3页
针对数据采集系统中单片机控制速度慢且数据传输速率受限的问题,构建了基于FPGA和PCI的高速数据采集系统。系统由信号处理单元、AD转换单元、FPGA单元和数据存储单元组成。FPGA既是控制器,控制FLASH并产生AD转换器所需要的逻辑,又是PCI... 针对数据采集系统中单片机控制速度慢且数据传输速率受限的问题,构建了基于FPGA和PCI的高速数据采集系统。系统由信号处理单元、AD转换单元、FPGA单元和数据存储单元组成。FPGA既是控制器,控制FLASH并产生AD转换器所需要的逻辑,又是PCI目标设备,实现了与计算机的数据通讯。通过Quartus Ⅱ功能和时序仿真,满足了数据采集的高速性和数据传输的高效性。 展开更多
关键词 数据采集 fpga pci fifo
原文传递
基于FPGA的高精度数据采集卡设计 被引量:3
15
作者 张晓忠 郝润科 《电测与仪表》 北大核心 2008年第11期55-59,共5页
针对以往采用MCU设计实现的数据采集卡速度低、容量小,无法胜任一些实时性高、数据量大的数据采集要求,本文采用CPLD和DSP进行信道前端处理,以FPGA为采集的核心控制芯片并用于参数的存储与读写,设计了一种快速、高精度数据采集卡。在FPG... 针对以往采用MCU设计实现的数据采集卡速度低、容量小,无法胜任一些实时性高、数据量大的数据采集要求,本文采用CPLD和DSP进行信道前端处理,以FPGA为采集的核心控制芯片并用于参数的存储与读写,设计了一种快速、高精度数据采集卡。在FPGA内部实现了133MHz的PCI总线,无需专用接口芯片,简化了电路设计,提高了系统的稳定性。实验表明,数据采样率最高可达20MSps,而且具有功耗低、稳定性高、可以进行多通道扩展的特点。 展开更多
关键词 数据采集卡 fpga 量程转换 pci总线 fifo
在线阅读 下载PDF
PCI 9054局部总线设计及应用 被引量:14
16
作者 戴紫彬 孙万忠 张永福 《微电子学与计算机》 CSCD 北大核心 2003年第8期122-124,共3页
文章以高速数据采集系统的主机数据通信卡为例,分析了PCI9054局部总线时序和局部配置寄存器的配置方法,研究了基于PCI9054的高速数据通信卡的设计和局部总线状态机的状态转换过程,并给出了最终的设计方案。
关键词 pci9054 局部总线 数据总线 设计 高速数据采集系统
在线阅读 下载PDF
PCI总线多用户数据缓冲区管理器的实现 被引量:1
17
作者 乔庐峰 王志功 +1 位作者 黄斌 陆园琳 《电子与信息学报》 EI CSCD 北大核心 2005年第7期1162-1166,共5页
分析了一种PCI总线上支持多个用户的数据缓冲区管理器电路所采用的电路结构,给出了关键点的仿真波形。从理论上分析了用户的缓冲区分配原则、端口总线带宽、用户最大服务等待时间和最小缓冲区数量等工作参数。给出了多用户缓冲区管理器... 分析了一种PCI总线上支持多个用户的数据缓冲区管理器电路所采用的电路结构,给出了关键点的仿真波形。从理论上分析了用户的缓冲区分配原则、端口总线带宽、用户最大服务等待时间和最小缓冲区数量等工作参数。给出了多用户缓冲区管理器中所需要最小存储区的计算方法。以分析为基础,采用XILINX的XCV600EPQ240实现了128用户缓冲区管理器电路,并在实际系统中进行了测试和验证。 展开更多
关键词 VLSL pci总线 先入先出存储器 缓冲区管理 现场可编程门阵列
在线阅读 下载PDF
Flash FPGA另辟蹊径 Actel ProASIC3系列引领风骚
18
作者 编辑部 《电子测试(新电子)》 2005年第2期86-86,共1页
以Flash为基础的FPGA虽然新近才在市场上崭露头角,但在性能,成本与安全性指标中却已有极佳的表现。Flash FPGA主要供应商Actel公司于日前宣布推出的第三代Flash FPGA——ProASIC。3系列产品具有64位、66MHz PCI性能,系统门密度范围从... 以Flash为基础的FPGA虽然新近才在市场上崭露头角,但在性能,成本与安全性指标中却已有极佳的表现。Flash FPGA主要供应商Actel公司于日前宣布推出的第三代Flash FPGA——ProASIC。3系列产品具有64位、66MHz PCI性能,系统门密度范围从3万个到300万个,并提供先进的安全ISP(系统内可编程)功能,彰显其欲凌驾SRAM FPGA及ASIC的企图。 展开更多
关键词 fpga ASIC Actel公司 可编程 功能 ISP 性能 64位 sram pci
在线阅读 下载PDF
基于PCI总线的行波数据采集系统 被引量:2
19
作者 方力谦 李晓明 +1 位作者 高辉 熊友红 《电网技术》 EI CSCD 北大核心 2006年第3期80-84,共5页
在行波故障测距中,传统的数据采集系统无法满足采集高速变化的暂态电压、电流行波的要求,难以实现故障的精确定位。笔者研制了一种基于PCI总线的高速数据采集系统,介绍了系统原理和硬件电路。以现场可编程门阵列(Field Programmable Gat... 在行波故障测距中,传统的数据采集系统无法满足采集高速变化的暂态电压、电流行波的要求,难以实现故障的精确定位。笔者研制了一种基于PCI总线的高速数据采集系统,介绍了系统原理和硬件电路。以现场可编程门阵列(Field Programmable Gate Array,FPGA)作为中央处理器,通过高速A/D转换、同步动态随机存储器(Synchronous Dynamic Random Access Memory,SDRAM)和先进先出(First In First Out,FIFO)高速缓冲存储及PCI总线传输实现高速数据采集。该系统可实现高达100MHz的采样频率,能有效解决输电线路暂态行波的采集问题,在故障定位及微机保护中均能得到广泛应用。 展开更多
关键词 高速数据采集 现场可编程门阵列 pci总线 行波 同步动态随机存储器 先进先出
在线阅读 下载PDF
基于PCI总线的通用DMA设计 被引量:3
20
作者 于超 林争辉 +2 位作者 林涛 焦孟草 曲红 《国外电子测量技术》 2004年第4期17-19,共3页
DMA方式传送数据具有传输速度高 ,CPU额外开销小的明显优点 ,DMA的运用可以改善系统性能。本文介绍了基于PCI总线的通用DMA的硬件设计 。
关键词 基于PC DMA方式 总线 通用 CPU fpga实现 传送数据 额外开销 传输速度 硬件设计
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部