期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
OpenSPARC T1处理器Cache的优化研究
1
作者 侯泽君 张多利 +2 位作者 贾鼎成 卢方全 施莹 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2016年第6期786-789,共4页
文章以OpenSPARC T1处理器为例,分析了片上多线程结构(chip multi-threading,CMT)处理器由于Cache抖动引发的缓存冲突等问题,通过引入空间锁环机制,减少程序中循环体被替换出Cache的概率,降低Cache冲突,从而提高多线程处理器性能。结果... 文章以OpenSPARC T1处理器为例,分析了片上多线程结构(chip multi-threading,CMT)处理器由于Cache抖动引发的缓存冲突等问题,通过引入空间锁环机制,减少程序中循环体被替换出Cache的概率,降低Cache冲突,从而提高多线程处理器性能。结果表明,使用空间锁环机制有效降低了缓存延迟和Cache的失效率。 展开更多
关键词 opensparc t1 处理器 CACHE 抖动 空间锁环
在线阅读 下载PDF
基于OpenSPARC T1的浮点运算单元微架构的研究
2
作者 张若愚 谢龙 《集成电路应用》 2019年第2期15-17,21,共4页
在当今,高计算量、高吞吐量的实际应用背景下,浮点运算单元在CPU整体运算能力中有着举足轻重的作用。介绍浮点运算的现况和OpenSPARC T1处理器的整体架构,然后重点分析OpenSPARC T1处理器中浮点运算实现的具体方式和基本算法,并与同时... 在当今,高计算量、高吞吐量的实际应用背景下,浮点运算单元在CPU整体运算能力中有着举足轻重的作用。介绍浮点运算的现况和OpenSPARC T1处理器的整体架构,然后重点分析OpenSPARC T1处理器中浮点运算实现的具体方式和基本算法,并与同时期其它处理器的浮点运算实现进行比较,提出浮点运算微架构的设计实现原则和发展趋势。 展开更多
关键词 微架构 CPU opensparc t1 浮点运算 硬件实现
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部