期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
基于OR1200微处理器的嵌入式以太网设计 被引量:1
1
作者 焦汉明 陈新华 张德学 《微计算机信息》 2009年第29期92-94,共3页
嵌入式系统与Internet网络结合一直是国内外研究的热点,本人结合嵌入式以太网的发展现状和在研项目,提出了一种基于开源32位OR1200微处理器的嵌入式以太网网关的解决方案。系统采用软硬件协同的设计思想,在构建的OR1200平台上移植了μC/... 嵌入式系统与Internet网络结合一直是国内外研究的热点,本人结合嵌入式以太网的发展现状和在研项目,提出了一种基于开源32位OR1200微处理器的嵌入式以太网网关的解决方案。系统采用软硬件协同的设计思想,在构建的OR1200平台上移植了μC/OS-Ⅱ操作系统,加入了μC/TCP-IP协议栈,添加网络设备驱动,实现了嵌入式以太网的功能。测试结果证明本系统网络通信稳定、可靠。 展开更多
关键词 or1200微处理器 μC/OS-Ⅱ μC/TCP—IP协议栈 DM9000A
在线阅读 下载PDF
一种开源软核OR1200的系统级描述方法研究
2
作者 吴琼飞 张志强 朱勇 《单片机与嵌入式系统应用》 2015年第3期10-13,共4页
探讨了一种基于ADL(体系结构描述语言)的系统级设计方法,并以一款32位嵌入式开源软核OpenRISC1200为原型,采用系统级的ADL—SystemC语言对这款软核从体系结构角度进行系统级抽象,主要实现了OR1200CPU模块的描述,并通过嵌入式逻辑分析仪S... 探讨了一种基于ADL(体系结构描述语言)的系统级设计方法,并以一款32位嵌入式开源软核OpenRISC1200为原型,采用系统级的ADL—SystemC语言对这款软核从体系结构角度进行系统级抽象,主要实现了OR1200CPU模块的描述,并通过嵌入式逻辑分析仪SignalTap II对系统进行验证。 展开更多
关键词 ADL or1200 系统级设计 开源软核
在线阅读 下载PDF
一种开源微处理器OR1200的嵌入式SoC设计
3
作者 焦汉明 陈新华 +1 位作者 沈国新 方翰华 《信息化纵横》 2009年第17期70-72,75,共4页
介绍了一种基于32位开放源代码的OpenRISC1200处理器嵌入式SoC的设计方案。系统以OR1200为核心,开发基于Wishone总线的IP核,并集成到OR1200系统中,构成了系统的硬件平台。软件部分构建了基于OR1200系统的交叉编译环境,开发了系统的启动... 介绍了一种基于32位开放源代码的OpenRISC1200处理器嵌入式SoC的设计方案。系统以OR1200为核心,开发基于Wishone总线的IP核,并集成到OR1200系统中,构成了系统的硬件平台。软件部分构建了基于OR1200系统的交叉编译环境,开发了系统的启动程序Bootloader,移植了μC/OS-Ⅱ操作系统。 展开更多
关键词 or1200微处理器 嵌入式系统 BOOTLOADER ΜC/OS-II
在线阅读 下载PDF
一种可用在基于平台SoC设计中的处理器核OR1200
4
作者 兰文丽 杨昆 +1 位作者 谢翔 张春 《电视技术》 北大核心 2005年第z1期73-75,共3页
介绍了片上系统(SoC)的概念以及基于平台的SoC设计方法,分析了一种可适用于基于平台SoC设计方法的32位RISC处理器OR1200的内核。与8051,ARM构架处理器系列、Leon2处理器核比较,OR1200具有通用性强、设计成本低的特点以及优秀的内核可再... 介绍了片上系统(SoC)的概念以及基于平台的SoC设计方法,分析了一种可适用于基于平台SoC设计方法的32位RISC处理器OR1200的内核。与8051,ARM构架处理器系列、Leon2处理器核比较,OR1200具有通用性强、设计成本低的特点以及优秀的内核可再优化的能力。最后分析和给出了基于OR1200的2个SoC应用设计方案,并提出了一个用于H.264标准的图像压缩内核优化方案。 展开更多
关键词 片上系统 or1200 基于平台的系统设计 H.264标准
在线阅读 下载PDF
基于OR1200的SoC设计软硬件协同仿真验证
5
作者 罗秋娴 张贺 罗国成 《电子科技》 2014年第6期167-169,共3页
介绍了基于OR1200开源处理器SoC设计的软硬件协同验证,以及软件仿真在FPGA开发板的验证。搭建以OR1200、WishBone总线、通用异步收发器、Advanced Debug Interface、JTAG等通用IP核构建硬件实例,利用GNU工具链开发系统的软件程序和串口... 介绍了基于OR1200开源处理器SoC设计的软硬件协同验证,以及软件仿真在FPGA开发板的验证。搭建以OR1200、WishBone总线、通用异步收发器、Advanced Debug Interface、JTAG等通用IP核构建硬件实例,利用GNU工具链开发系统的软件程序和串口测试程序,通过两个途径实现了软硬件协同仿真验证工作,在OR1K处理器专用仿真软件OR1Ksim下进行仿真。最终使用调试器远程调试功能,通过JTAG调试接口,将系统在FPGA开发板上实现软硬件协同验证。 展开更多
关键词 or1200 SoC软硬件协同验证 GNU工具链
在线阅读 下载PDF
基于OR1200的批处理协处理器设计 被引量:1
6
作者 金鹏 杨刚 胡耀 《微电子学与计算机》 CSCD 北大核心 2014年第10期39-42,共4页
基于开源OpenRISC软核处理器OR1200,以其自主设计的指令集作为基础.通过增改处理器内核内部设计,设定了一个新建指令l.cp.OR1200通过指令l.cp完成对协处理器的调用,将操作数和执行码发送至协处理器,暂停CPU的指令流水线.协处理器自行完... 基于开源OpenRISC软核处理器OR1200,以其自主设计的指令集作为基础.通过增改处理器内核内部设计,设定了一个新建指令l.cp.OR1200通过指令l.cp完成对协处理器的调用,将操作数和执行码发送至协处理器,暂停CPU的指令流水线.协处理器自行完成对向量数据的批处理后,停止对总线的占用,并使OR1200的处理器内核恢复正常的指令处理流程.协处理器设定的功能为完成单边选大恒虚警检测算法.仿真结果验证了设计的正确性. 展开更多
关键词 片上系统 or1200 协处理器 批处理 恒虚警检测
在线阅读 下载PDF
改进OR1200 CPU流水线的设计
7
作者 曹凯宁 沈兴浩 +1 位作者 姬梦飞 常玉春 《计算机系统应用》 2017年第12期268-271,共4页
流水线是制造高性能CPU的关键技术,目前被广泛研究的OR1200是一款带有四级流水线的免费开源CPU.为了提高流水线的效率,针对OR1200没有设计访存流水段,流水线会暂停等待加载存储类指令这个问题,在LSU操作即访存操作模块,为OR1200增加了... 流水线是制造高性能CPU的关键技术,目前被广泛研究的OR1200是一款带有四级流水线的免费开源CPU.为了提高流水线的效率,针对OR1200没有设计访存流水段,流水线会暂停等待加载存储类指令这个问题,在LSU操作即访存操作模块,为OR1200增加了访存流水段,设计了冒险检测和旁路单元,因此CPU在访存阶段不需要暂停,从而使OR1200变为真正的五级流水线CPU;另一方面,当需要用加载指令加载数据的时候,会导致加载类数据冒险问题,为了解决此类冒险,设计了数据有效信号Tag,用来控制流水线暂停,对乘法计算、访存阶段以及其他不能在执行阶段得到结果的运算作流水线暂停判断,以等待数据的获取.通过实验仿真证明,Tag信号暂停流水线一个时钟后会把数据反馈回去,成功解决了必须暂停数据相关问题的暂停判断问题. 展开更多
关键词 or1200 流水线 数据冒险 数据旁路
在线阅读 下载PDF
基于OR1200的AVS视频解码帧内亮度预测的硬件模块设计
8
作者 赵伟 陈新华 《计算机时代》 2009年第11期40-42,共3页
介绍了基于开源微处理器OpenRISC1200的AVS视频解码帧内亮度预测硬件模块的设计与验证仿真。
关键词 嵌入式开源微处理器 or1200 AVS视频解码 帧内亮度预测 硬件模块设计
在线阅读 下载PDF
一种面向H.264视频编码器的SoC验证平台
9
作者 任怀鲁 张德学 《单片机与嵌入式系统应用》 2012年第2期5-8,共4页
构建了面向H.264视频编码器的SoC验证平台,采用FPGA原型系统完成H.264编码器验证。采用Wishbone总线连接32位微处理器OR1200以及其他的必要IP核构建基本SoC平台,并在此基础上集成H.264硬件编码模块;根据H.264编码器的数据流要求,设计了... 构建了面向H.264视频编码器的SoC验证平台,采用FPGA原型系统完成H.264编码器验证。采用Wishbone总线连接32位微处理器OR1200以及其他的必要IP核构建基本SoC平台,并在此基础上集成H.264硬件编码模块;根据H.264编码器的数据流要求,设计了逐行输入/宏块顺序输出的多端口SDRAM控制器;移植了μC/OS-II实时操作系统和μC/TCP-IP协议栈,用于输出编码后比特流。 展开更多
关键词 SOC H.264 or1200 SDRAM控制器 MT9P031 EP2C70F896C6
在线阅读 下载PDF
一种基于FPGA的无线网络电话终端的研究
10
作者 陶怡栋 杜永文 《信息通信》 2011年第1期18-21,41,共5页
随着IP语音通信技术及计算机网络技术的不断发展,网络电话应用越来越普及,并已成为当今信息通信不可缺少的一部分。在分析现有网络电话终端实现方式的基础上,本文提出了一种基于FPGA且具有Wi-Fi功能的无线网络电话终端的设计方案。主要... 随着IP语音通信技术及计算机网络技术的不断发展,网络电话应用越来越普及,并已成为当今信息通信不可缺少的一部分。在分析现有网络电话终端实现方式的基础上,本文提出了一种基于FPGA且具有Wi-Fi功能的无线网络电话终端的设计方案。主要研究内容包括设计Wi-Fi通信模块,利用SOPC技术在FPGA上移植OR1200软核处理器,将嵌入式Linux操作系统移植到OR1200软核处理器上,最后设计VoIP应用软件。 展开更多
关键词 网络电话 FPGA or1200 嵌入式LINUX WI-FI
在线阅读 下载PDF
一种基于FPGA的VoWLAN终端研究
11
作者 陶怡栋 杜永文 《计算机与网络》 2011年第18期56-59,共4页
在分析现有网络电话终端实现方式的基础上,提出了一种基于现场可编程门阵列(FPGA)且具有无线保真(Wi-Fi)功能的无线网络电话终端(VoWLAN终端,基于无线局域网的语音通信终端)的设计方案。主要研究内容包括设计Wi-Fi通信模块,利用可编程... 在分析现有网络电话终端实现方式的基础上,提出了一种基于现场可编程门阵列(FPGA)且具有无线保真(Wi-Fi)功能的无线网络电话终端(VoWLAN终端,基于无线局域网的语音通信终端)的设计方案。主要研究内容包括设计Wi-Fi通信模块,利用可编程片上系统(SOPC)技术在FPGA上移植OR1200软核处理器,将嵌入式Linux操作系统移植到OR1200软核处理器上,最后设计出VoIP应用软件。 展开更多
关键词 网络电话 FPGA or1200 嵌入式LINUX WI-FI
在线阅读 下载PDF
基于FPGA的多路正弦波信号发生器专用芯片设计
12
作者 于国苹 王桂海 桑圣锋 《微型机与应用》 2010年第5期18-20,共3页
基于开源思想与SOPC技术,采用32位开源软核处理器OR1200和开源软核DDS,在FPGA上实现了频率、相位可预置并且可调的3路正弦波信号发生器专用芯片的设计。该专用芯片基于OR1200固化专用程序实现,通过UART传输控制数据,可同时控制3路正弦... 基于开源思想与SOPC技术,采用32位开源软核处理器OR1200和开源软核DDS,在FPGA上实现了频率、相位可预置并且可调的3路正弦波信号发生器专用芯片的设计。该专用芯片基于OR1200固化专用程序实现,通过UART传输控制数据,可同时控制3路正弦波的产生,其频率范围为1Hz^100MHz,步进频率为1Hz,相位范围为0°~359°。设计方案在DE2-70开发板上进行了实际验证,证明了设计的正确性和可行性。 展开更多
关键词 开源 软核 0R1200 DDS 专用芯片
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部