期刊文献+
共找到54篇文章
< 1 2 3 >
每页显示 20 50 100
基于D1-H应用处理器的RT-Thread驻留方法 被引量:2
1
作者 李志嫒 王宜怀 刘长勇 《计算机应用研究》 CSCD 北大核心 2024年第1期222-225,共4页
针对实时操作系统复杂性内核导致嵌入式应用程序编译速度慢、可复用性差的问题,提出基于通用嵌入式计算机架构(GEC)的RT-Thread实时操作系统驻留方法。在合理划分存储空间的基础上,通过对中断服务例程进行共享,为用户提供底层驱动与软... 针对实时操作系统复杂性内核导致嵌入式应用程序编译速度慢、可复用性差的问题,提出基于通用嵌入式计算机架构(GEC)的RT-Thread实时操作系统驻留方法。在合理划分存储空间的基础上,通过对中断服务例程进行共享,为用户提供底层驱动与软件应用层的函数调用服务。最后以D1-H应用处理器为例进行RT-Thread驻留测试。实践结果表明,该驻留方法实现了系统内核与应用程序的物理隔离,编译时间更短,开发效率更高,为嵌入式程序开发的时效性、便捷性和简易性提供了应用基础。 展开更多
关键词 实时操作系统 应用处理器 通用嵌入式计算机 驻留 函数调用
在线阅读 下载PDF
基于无线多媒体处理器的无线可视门铃系统
2
作者 俞怡灵 俞建军 《信息化研究》 2024年第5期71-78,共8页
为提高数字式无线可视门铃的系统性能并降低成本,本文采用单一的无线多媒体嵌入式微处理器SN93331或SN93330设计无线可视门铃的室内外分机,每个分机只需采用单个处理器就可完成音视频采集、数字化处理、无线2.4 G自适应跳频控制及嵌入... 为提高数字式无线可视门铃的系统性能并降低成本,本文采用单一的无线多媒体嵌入式微处理器SN93331或SN93330设计无线可视门铃的室内外分机,每个分机只需采用单个处理器就可完成音视频采集、数字化处理、无线2.4 G自适应跳频控制及嵌入式系统的信息控制,是控制系统的核心。硬件电路还包括相应的低功耗设计电路、无线射频功率放大电路、模拟量触控按键输入电路等,软件采用嵌入式单片机C语言开发,包括液晶显示、MPEG-4编码、解码算法程序,无线传输协议等。该数字式无线可视门铃系统设计简洁、性能可靠、低价高质、应用广泛。 展开更多
关键词 无线可视门铃 无线多媒体处理器 嵌入式设计
在线阅读 下载PDF
新型多媒体处理器DM642及其应用 被引量:13
3
作者 徐华根 唐慧明 杨黎波 《电视技术》 北大核心 2005年第1期36-38,44,共4页
介绍了TI公司新一代高性能多媒体DSP处理器———DM642,总结了开发DM642系统的一些应用技术和方法,并给出了基于DM642处理器的网络摄像机应用方案实例。
关键词 多媒体处理器 DM642处理器 网络摄像机
在线阅读 下载PDF
基于DSP和双目视觉的多媒体传感器网络节点设计与实现 被引量:7
4
作者 张云洲 蒋培 +1 位作者 高亮 李立强 《通信学报》 EI CSCD 北大核心 2014年第12期210-216,共7页
针对无线传感器网络对于多媒体信息获取的实际需求,以高性能DSP处理器为核心,结合ZigBee无线通信,设计实现了新型多媒体无线传感器节点。借助DSP的强大运算能力和外设接口,在多媒体节点上配置了双目摄像机、加速度计等传感器,实现了环... 针对无线传感器网络对于多媒体信息获取的实际需求,以高性能DSP处理器为核心,结合ZigBee无线通信,设计实现了新型多媒体无线传感器节点。借助DSP的强大运算能力和外设接口,在多媒体节点上配置了双目摄像机、加速度计等传感器,实现了环境信息和图像数据的实时感知与获取,并依托ZigBee协议形成了室内环境短距无线通信与监测能力。实验结果表明,所设计的多媒体传感器节点能够准确、实时地进行综合感知数据的获取与处理,满足无线多媒体传感器网络的应用需求。 展开更多
关键词 传感器网络 多媒体节点 DSP处理器 ZigBee通信 双目视觉
在线阅读 下载PDF
多媒体处理器的SIMD代码生成 被引量:2
5
作者 吴圣宁 李思昆 《计算机科学》 CSCD 北大核心 2007年第7期268-270,共3页
通用处理器的SIMD(Single Instruction Multiple Data)多媒体扩展,为提高多媒体应用的性能提供了新的体系结构支持。但目前编译技术对这类指令不能提供很好的支持。本文提出了一个新的SIMD指令生成算法,基于把编译器前端的程序分析和编... 通用处理器的SIMD(Single Instruction Multiple Data)多媒体扩展,为提高多媒体应用的性能提供了新的体系结构支持。但目前编译技术对这类指令不能提供很好的支持。本文提出了一个新的SIMD指令生成算法,基于把编译器前端的程序分析和编译器后端的机器信息相结合的思想,采用扩展的tree parsing技术,有效识别程序中的并行操作以生成SIMD指令。基于SUIF(Stanford University Intermediate Format)[1]编译器框架的实验表明,针对一组多媒体kernel,本文提出的算法可平均减少其非SIMD代码47%的cycles。 展开更多
关键词 多媒体处理器 SIMD 编译技术
在线阅读 下载PDF
通用处理器多媒体支持功能的分析与研究 被引量:1
6
作者 成运 戴葵 +1 位作者 王志英 岳虹 《计算机科学》 CSCD 北大核心 2004年第9期78-81,共4页
大量的多媒体信息处理是现代通用处理器面临的一个现实问题,本文在对通用处理器中的多媒体扩展进行简单的回顾之后,对多媒体的特征进行了分析,得出了现有通用处理器中多媒体扩展的共同特征,然后对现有多媒体扩展指令集进行了分类介绍,... 大量的多媒体信息处理是现代通用处理器面临的一个现实问题,本文在对通用处理器中的多媒体扩展进行简单的回顾之后,对多媒体的特征进行了分析,得出了现有通用处理器中多媒体扩展的共同特征,然后对现有多媒体扩展指令集进行了分类介绍,研究了在通用处理器中进行多媒体功能扩展的发展特点,最后,指出发展多线程或超线程多媒体处理器将是通用处理器发展的必然趋势。 展开更多
关键词 通用处理器 多媒体功能 扩展 超线程 指令集 多线程 多媒体处理器 多媒体信息处理
在线阅读 下载PDF
结合Trimedia处理器体系结构的视频编码效率优化 被引量:1
7
作者 刘树波 徐正全 《武汉大学学报(工学版)》 CAS CSCD 北大核心 2006年第6期46-50,共5页
介绍了针对Trimedia多媒体处理器芯的硬件结构和特点,将H.263、MPEG4等视频编码算法移植到TM1302平台并进行大量的优化.实验结果表明,使用文中给出的优化算法,可以在TM1302上快速实现视频编码器,对于D1图像,实时编码速度不低于15帧/s,... 介绍了针对Trimedia多媒体处理器芯的硬件结构和特点,将H.263、MPEG4等视频编码算法移植到TM1302平台并进行大量的优化.实验结果表明,使用文中给出的优化算法,可以在TM1302上快速实现视频编码器,对于D1图像,实时编码速度不低于15帧/s,基本满足了视频实时编解码的要求. 展开更多
关键词 视频编码 多媒体处理器 优化
在线阅读 下载PDF
一种面向多媒体和通信应用的处理器指令集及架构实现 被引量:4
8
作者 王志君 梁利平 +3 位作者 吴凯 王光玮 洪钦智 罗汉青 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第10期108-114,共7页
提出了一种面向多媒体和通信应用的CPU和DSP一体化计算的指令集架构,并设计实现了一款基于该指令集架构的VLIW DSP处理器.该CPU和DSP融合指令集架构中的CPU指令兼容已有MIPS 4KC指令集,DSP指令为自主设计.针对多媒体和通信常用算法中并... 提出了一种面向多媒体和通信应用的CPU和DSP一体化计算的指令集架构,并设计实现了一款基于该指令集架构的VLIW DSP处理器.该CPU和DSP融合指令集架构中的CPU指令兼容已有MIPS 4KC指令集,DSP指令为自主设计.针对多媒体和通信常用算法中并行度高等特点,提出了多条基于像素操作、向量操作和复数操作的DSP指令,并详细说明了实现这些指令的关键功能模块的电路实现方法.实验结果表明,在多媒体的插值、重建以及通信的滤波、FFT等算法上,采用本文提出的面对特定应用的指令集具有较明显的优势.流片测试结果证明该指令集架构可实现且有效. 展开更多
关键词 面向特定应用指令集架构 CPU和DSP一体化 处理器 通信 多媒体
在线阅读 下载PDF
图像通信和图像图形处理芯片的新进展 被引量:1
9
作者 茅一民 《通信学报》 EI CSCD 北大核心 1993年第2期100-105,共6页
由于VLSl技术和数字图像、图形处理技术、压缩编码技术的迅速发展,图像通信正得到广泛应用。而对小型化、实时性的要求进一步促进了高速高性能图像、图形处理芯片的开发。本文主要介绍用于实时图像通信、图像图形处理芯片和多媒介处理... 由于VLSl技术和数字图像、图形处理技术、压缩编码技术的迅速发展,图像通信正得到广泛应用。而对小型化、实时性的要求进一步促进了高速高性能图像、图形处理芯片的开发。本文主要介绍用于实时图像通信、图像图形处理芯片和多媒介处理器的新进展。 展开更多
关键词 图形 图象通信 图象处理 芯片
在线阅读 下载PDF
基于粗粒度可重构架构的并行FFT算法实现 被引量:3
10
作者 曹鹏 杨锦江 梅晨 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2013年第6期1174-1179,共6页
为了提升并行 FFT 算法的计算性能,基于粗粒度可重构架构 REMUS_LPP(reconfigurable embedded multimedia system,low performance processor)提出了一种新的复数 FFT 实现方法.在实现 FFT 算法过程中,首先通过局部串行方式完成... 为了提升并行 FFT 算法的计算性能,基于粗粒度可重构架构 REMUS_LPP(reconfigurable embedded multimedia system,low performance processor)提出了一种新的复数 FFT 实现方法.在实现 FFT 算法过程中,首先通过局部串行方式完成低阶部分,然后交换低阶部分结果后并行执行高阶部分.针对 RCA 内和 RCA 间的数据流优化,提出了流水气泡消除技术和数据块重排技术,从而提升了算法实现性能并降低了片上存储需求.芯片实测结果表明,提出的 FFT 算法实现方法的执行速度是其他同类并行计算架构的2.15~13.60倍,片上存储减少为其他方法的7.0%~28.1%. 展开更多
关键词 粗粒度可重构架构 并行FFT算法 REMUS_LPP
在线阅读 下载PDF
多媒体处理器DM642及其在视频监控中的应用 被引量:7
11
作者 吴鹏 刘清 《电信工程技术与标准化》 2006年第3期68-70,共3页
介绍了一种新型的多媒体DSP处理器DM642的结构和功能,总结了开发DM642系统的应用技术和方法,并给出了基于DM642的视频监控系统实例。
关键词 多媒体处理器 DM642 视频监控
在线阅读 下载PDF
基于MAP的嵌入式MP3播放器设计与实现 被引量:1
12
作者 马鹏阁 齐林 陈恩庆 《微计算机信息》 北大核心 2008年第11期21-23,共3页
多媒体应用处理器简称MAP,是一种适用于便携式数字音视频设备的新型嵌入式应用处理器。文中介绍了MAP的主要性能特点,给出了基于MAP芯片ATJ2135的嵌入式MP3播放器的硬件设计、MP3解码流程、实时操作系统设计、系统软硬件调试过程等嵌入... 多媒体应用处理器简称MAP,是一种适用于便携式数字音视频设备的新型嵌入式应用处理器。文中介绍了MAP的主要性能特点,给出了基于MAP芯片ATJ2135的嵌入式MP3播放器的硬件设计、MP3解码流程、实时操作系统设计、系统软硬件调试过程等嵌入式系统设计与实现。 展开更多
关键词 多媒体应用处理器 嵌入式MP3 全软件模式
在线阅读 下载PDF
多媒体会议系统音频多点处理器的软件设计 被引量:2
13
作者 张海峰 白骋宇 《机电工程》 CAS 2010年第6期104-107,共4页
针对多媒体会议系统的实际应用需求,归类分析了涉及到的音频信息处理策略,介绍了音频多点处理技术的原理及其对应的数据传输层和信号处理层策略,设计了一个能有效消除溢出,同时能最大可能的防止信号失真的混音算法,并最终实现了一个性... 针对多媒体会议系统的实际应用需求,归类分析了涉及到的音频信息处理策略,介绍了音频多点处理技术的原理及其对应的数据传输层和信号处理层策略,设计了一个能有效消除溢出,同时能最大可能的防止信号失真的混音算法,并最终实现了一个性能良好的音频多点处理器。研究结果表明,该处理器可以作为研究H.323多媒体会议系统的基础平台,也可作为商用多点电话会议系统的参考模型。 展开更多
关键词 多媒体会议 音频 多点处理器 混音
在线阅读 下载PDF
DSP技术的应用及发展 被引量:4
14
作者 孟逢逢 蒋建国 《微处理机》 2000年第3期1-4,共4页
较详细地分析了数字信号处理器 (DSP)的特点 ,并介绍了 DSP在数字语音通信和多媒体通信等现代通信中的应用及 DSP技术的发展情况。
关键词 数字信号处理 数字信号处理器 多媒体通信 DSP
在线阅读 下载PDF
可重构阵列DSP结构ReMAP 被引量:2
15
作者 王新安 叶兆华 +1 位作者 戴鹏 周丹 《深圳大学学报(理工版)》 EI CAS 北大核心 2010年第1期16-20,共5页
为满足多媒体处理等领域要求芯片高性能,且开发周期短的需求,提出一种可重构阵列DSP的结构——ReMAP.该阵列结构由多个运算单元、存储器和交换开关等级联组成,易于扩展和配置.通过把算法分割映射到多个运算单元之中,提高芯片对计算密集... 为满足多媒体处理等领域要求芯片高性能,且开发周期短的需求,提出一种可重构阵列DSP的结构——ReMAP.该阵列结构由多个运算单元、存储器和交换开关等级联组成,易于扩展和配置.通过把算法分割映射到多个运算单元之中,提高芯片对计算密集型任务的执行效率.在SMIC 0.18μm工艺下完成了ReMAP芯片的原型验证,包含16个ALU单元.测试结果表明,该结构能以较高效率完成如SAD和DCT等视频处理相关算法. 展开更多
关键词 计算机工程 可重构阵列处理器 计算密集型处理器 数字信号处理 多媒体处理
在线阅读 下载PDF
多媒体处理器DM642及其在视频监控中的应用 被引量:2
16
作者 吴鹏 刘清 《山西电子技术》 2006年第2期55-56,共2页
介绍了一种新型的多媒体DSP处理器———TI公司推出的DM642的结构和功能,它的芯片特点,存储器结构等,总结了开发DM642系统的应用技术和方法,并给出了基于DM642的视频监控系统实例。包括其硬件结构,功能实现流程,该系统实现了视频/音频... 介绍了一种新型的多媒体DSP处理器———TI公司推出的DM642的结构和功能,它的芯片特点,存储器结构等,总结了开发DM642系统的应用技术和方法,并给出了基于DM642的视频监控系统实例。包括其硬件结构,功能实现流程,该系统实现了视频/音频的数字化,满足了现代生产生活对监控系统的更高要求。 展开更多
关键词 多媒体处理器 DM642 视频监控
在线阅读 下载PDF
基于芯片的手机增强技术发展趋势分析 被引量:3
17
作者 詹文浩 戴国华 《移动通信》 2016年第11期7-11,共5页
为了分析手机增强技术的发展趋势,以手机芯片作为分析的基础,通过研究手机芯片的现状和发展趋势,探讨了手机内应用处理器、基带芯片、射频芯片各自的市场和技术前景,并总结出增强技术在手机中的实际支持情况。通过分析得知,应用处理器... 为了分析手机增强技术的发展趋势,以手机芯片作为分析的基础,通过研究手机芯片的现状和发展趋势,探讨了手机内应用处理器、基带芯片、射频芯片各自的市场和技术前景,并总结出增强技术在手机中的实际支持情况。通过分析得知,应用处理器、基带芯片、射频芯片的发展使手机具备更强的与外界相连的能力,高清语音、视频对话等业务也得到了更强力的支持。 展开更多
关键词 手机芯片 应用处理器 基带芯片 射频芯片
在线阅读 下载PDF
异构多处理器SoC的应用算法性能优化方法 被引量:5
18
作者 赵鹏 严明 李思昆 《软件学报》 EI CSCD 北大核心 2011年第7期1475-1487,共13页
在嵌入式多媒体处理领域中,多处理器片上系统(multi-processor system-on-chip,简称MPSoC)的应用越来越广泛.多媒体处理MPSoC通常采用"主处理器核+多个异构协处理器核"的主流体系结构.该结构兼顾了MPSoC系统的通用性与灵活性... 在嵌入式多媒体处理领域中,多处理器片上系统(multi-processor system-on-chip,简称MPSoC)的应用越来越广泛.多媒体处理MPSoC通常采用"主处理器核+多个异构协处理器核"的主流体系结构.该结构兼顾了MPSoC系统的通用性与灵活性、性能与功耗,但也向MPSoC的性能优化方法提出了更高的要求.针对异构MPSoC上的多媒体应用算法,提出了一种MPSoC多媒体处理性能优化方法.该方法经过应用特征分析、循环仿射划分、应用向MPSoC各处理器核的映射,实现了优化的数据局部性与多级并行性,从而提高了异构MPSoC上多媒体应用算法的性能.实验结果表明,该方法对于多媒体应用算法在异构MPSoC上的处理性能优化方面取得了明显效果. 展开更多
关键词 片上系统 多处理器片上系统 嵌入式系统 多媒体处理
在线阅读 下载PDF
一种支持多媒体数据处理的可重构平台设计
19
作者 张晶 高文 陈熙霖 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 1996年第2期84-90,共7页
针对多媒体数据处理的特点,讨论了其各个处理层次上的并行问题,并提出了一种支持多媒体数据并行处理的基于MIMD的可重构平台的设计.系统采用数字信号处理芯片作为基本工作单元的主处理器,可重构设计是基于Mesh物理阵列并通... 针对多媒体数据处理的特点,讨论了其各个处理层次上的并行问题,并提出了一种支持多媒体数据并行处理的基于MIMD的可重构平台的设计.系统采用数字信号处理芯片作为基本工作单元的主处理器,可重构设计是基于Mesh物理阵列并通过在每个处理单元设置开关网来实现的,并以几个典型示例说明重构策略。此外,提出了系统软件环境的配置方案及其控制方式。 展开更多
关键词 多媒体 多处理器系统 可重构网 数据处理
在线阅读 下载PDF
异构双核SoC中的VLIW并行技术研究
20
作者 谢学军 叶以正 +1 位作者 喻明艳 王进祥 《微处理机》 2008年第4期19-22,共4页
VLIW(超长指令字)负担了音视频编解码的绝大部分运算功能,对它的负荷及结构的定量分析是SoC系统设计的核心。从音视频解码对VLIW的性能要求出发,通过对解码算法的并行性研究,给出了VLIW结构的定量分析方法。双核SoC系统采用SMIC0.18μmC... VLIW(超长指令字)负担了音视频编解码的绝大部分运算功能,对它的负荷及结构的定量分析是SoC系统设计的核心。从音视频解码对VLIW的性能要求出发,通过对解码算法的并行性研究,给出了VLIW结构的定量分析方法。双核SoC系统采用SMIC0.18μmCMOS标准单元库进行逻辑综合和优化,时钟频率为100MHz,硬件规模约为113.5万等效门。 展开更多
关键词 多媒体处理器 超长指令字 并行性 MPEG编解码
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部