期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
一种基于多值RRAM的快速逻辑电路
1
作者 林其芃 李力南 张锋 《微电子学》 CSCD 北大核心 2017年第4期514-518,共5页
针对移动物联网设备,提出一种基于多值RRAM的快速逻辑电路,以实现非易失性存储与快速逻辑运算。利用RRAM多值存储特性,采用Crossbar结构,实现了简单快速的译码器与高存储密度查找表,使逻辑电路具有较快的运算速度和较小的面积。基于该... 针对移动物联网设备,提出一种基于多值RRAM的快速逻辑电路,以实现非易失性存储与快速逻辑运算。利用RRAM多值存储特性,采用Crossbar结构,实现了简单快速的译码器与高存储密度查找表,使逻辑电路具有较快的运算速度和较小的面积。基于该结构实现了4位、8位和16位的乘法器,其外围电路采用SMIC 65 nm CMOS工艺实现,而其核心多值RRAM则采用Verilog-A模型模拟。仿真结果表明,与传统CMOS逻辑电路相比,基于多值RRAM的16位乘法器的速度提高了35.7%,面积减少了14%。 展开更多
关键词 多值rram CROSSBAR 查找表 快速逻辑
原文传递
基于多值RRAM的高能效非易失性SRAM设计
2
作者 顾家威 孙亚男 何卫锋 《微电子学与计算机》 北大核心 2019年第9期21-25,共5页
针对常关即开型应用,本文利用RRAM的多值存储特性,提出了一种基于多值RRAM(MLC)的高能效非易失性SRAM(nvSRAM)单元电路.通过引入新型的多比特数据备份电路,本文提出的MLC-nvSRAM单元实现了将2-bit SRAM数据值同时备份到一个四值RRAM中,... 针对常关即开型应用,本文利用RRAM的多值存储特性,提出了一种基于多值RRAM(MLC)的高能效非易失性SRAM(nvSRAM)单元电路.通过引入新型的多比特数据备份电路,本文提出的MLC-nvSRAM单元实现了将2-bit SRAM数据值同时备份到一个四值RRAM中,明显减小了电路中RRAM的器件个数和平均写入电流,进而有效降低了数据备份能耗.仿真结果表明,与传统基于单值RRAM的SLC-nvSRAM单元相比,所提出的MLC-nvSRAM单元在保持正常SRAM高读写性能的基础上,数据备份能耗和系统盈亏时间的降幅分别高达76.80%和74.01%. 展开更多
关键词 非易失性SRAM 多值rram 数据备份能耗 数据恢复能耗 盈亏时间
在线阅读 下载PDF
Analysis of tail bits generation of multilevel storage in resistive switching memory
3
作者 Jing Liu Xiaoxin Xu +9 位作者 Chuanbing Chen Tiancheng Gong Zhaoan Yu Qing Luo Peng Yuan Danian Dong Qi Liu Shibing Long Hangbing Lv Ming Liu 《Chinese Physics B》 SCIE EI CAS CSCD 2018年第11期626-629,共4页
The tail bits of intermediate resistance states(IRSs) achieved in the SET process(IRSS) and the RESET process(IRSR) of conductive-bridge random-access memory were investigated. Two types of tail bits were observ... The tail bits of intermediate resistance states(IRSs) achieved in the SET process(IRSS) and the RESET process(IRSR) of conductive-bridge random-access memory were investigated. Two types of tail bits were observed, depending on the filament morphology after the SET/RESET operation.(i) Tail bits resulting from lateral diffusion of Cu ions introduced an abrupt increase of device resistance from IRS to ultrahigh-resistance state, which mainly happened in IRSS.(ii) Tail bits induced by the vertical diffusion of Cu ions showed a gradual shift of resistance toward lower value. Statistical results show that more than 95% of tail bits are generated in IRSS. To achieve a reliable IRS for multilevel cell(MLC) operation, it is desirable to program the IRS in RESET operation. The mechanism of tail bit generation that is disclosed here provides a clear guideline for the data retention optimization of MLC resistive random-access memory cells. 展开更多
关键词 resistive random-access memory rram multilevel cell tail bits
原文传递
忆阻器阻变随机存取存储器及其在信息存储中的应用 被引量:14
4
作者 段书凯 胡小方 +2 位作者 王丽丹 李传东 MAZUMDER Pinaki 《中国科学:信息科学》 CSCD 2012年第6期754-769,共16页
忆阻器具有依赖于激励历史的动态电阻,可以用来构造少晶体管的非易失性半导体存储器(NVSM),也称为阻变随机存取存储器(RRAM).本文提出了一种基于忆阻器的阻变随机存取存储器(MRRAM)——可与现代计算系统相兼容的纳米级二值存储器实现方... 忆阻器具有依赖于激励历史的动态电阻,可以用来构造少晶体管的非易失性半导体存储器(NVSM),也称为阻变随机存取存储器(RRAM).本文提出了一种基于忆阻器的阻变随机存取存储器(MRRAM)——可与现代计算系统相兼容的纳米级二值存储器实现方案,其结构与静态随机存取存储器(SRAM)类似,但用忆阻器替代基本RS触发器存储信息.在此基础上,通过改进该MRRAM,可以实现在一个存储单元中存储多比特信息(以灰度级形式)的多值存储器,大大提高了存储密度.给出的计算机仿真和数值分析验证了本方案在存储ASCII字符和图像中的有效性,探讨了灰度图像存储的新方法. 展开更多
关键词 忆阻器 阻变随机存取存储器(rram) 电路设计 二值存储 多值存储 计算机仿真
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部