期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于FPGA的MVBC帧收发器设计 被引量:1
1
作者 丁青锋 朱其新 +1 位作者 幸柒荣 魏耀南 《华东交通大学学报》 2010年第6期47-51,94,共6页
首先分析了多功能车辆总线(multifunction vehicle bus,MVB)的通信机制与特点,在此基础上,采用VHDL语言编写了MVB总线控制器(MVB controller,MVBC)帧收发器中曼彻斯特编译码、循环冗余码校验(cychinc reduncy check,CRC)校验等核心功能... 首先分析了多功能车辆总线(multifunction vehicle bus,MVB)的通信机制与特点,在此基础上,采用VHDL语言编写了MVB总线控制器(MVB controller,MVBC)帧收发器中曼彻斯特编译码、循环冗余码校验(cychinc reduncy check,CRC)校验等核心功能的算法,设计了收发器中发送模块和接收模块;最后FPGA实现了MVB主、从数据帧的收发。 展开更多
关键词 多功能车辆总线控制器 fpga 循环冗余码校验 曼彻斯特编译码
在线阅读 下载PDF
基于FPGA的合并单元数据传输编解码模块的研究 被引量:4
2
作者 史皓然 方春恩 +1 位作者 李伟 罗彦 《电器与能效管理技术》 2015年第23期23-27,43,共6页
合并单元是电子式电流、电压互感器的接口装置,在一定程度上实现了过程层数据的共享和数字化。其作为遵循IEC 61850标准的数字化变电站间隔层、站控层设备的数据来源,对智能化变电站运行有着十分重要的作用。利用FPGA(现场可编程逻辑门... 合并单元是电子式电流、电压互感器的接口装置,在一定程度上实现了过程层数据的共享和数字化。其作为遵循IEC 61850标准的数字化变电站间隔层、站控层设备的数据来源,对智能化变电站运行有着十分重要的作用。利用FPGA(现场可编程逻辑门阵列)可构建合并单元数据传输编解码的实现方案,即对CRC校验和曼彻斯特编解码的实现。通过Verilog HDL语言在QuartusⅡ软件下编程,利用Model Sim仿真验证了本设计的可行性。 展开更多
关键词 fpga 合并单元 crc 曼彻斯特编码 曼彻斯特解码
在线阅读 下载PDF
基于FGPA的MVB总线控制器的研究
3
作者 丁青锋 杨丰萍 幸柒荣 《安庆师范学院学报(自然科学版)》 2010年第1期68-71,共4页
在介绍多功能车厢总线(MVB)和MVB的通信机制与特点的基础上,提出了用FPGA技术实现其核心部分多功能车厢总线控制器(MVBC)的方法,采用VHDL语言对其中曼彻斯特编解码、CRC校验等部分功能进行了设计实现。
关键词 多功能车辆总线控制器 fpga 循环冗余校验 曼彻斯特编解码
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部