期刊导航
期刊开放获取
vip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
适用于MPEG2标准的IDCT的新VLSI结构
被引量:
3
1
作者
叶波
俞颖
+1 位作者
章倩苓
郑增钰
《电子学报》
EI
CAS
CSCD
北大核心
1998年第8期65-68,共4页
本文提出了一种新的适用于MPEG2标准的IDCTVLSI结构,并用超高速数据语言进行了仿真.对于8点一维IDCT,只用7个变量乘常系数乘法器和10个加/减法器,且只需4个时钟就能处理完8个数据,电路规模为6000门左右,比传统方法节省40~50%...
本文提出了一种新的适用于MPEG2标准的IDCTVLSI结构,并用超高速数据语言进行了仿真.对于8点一维IDCT,只用7个变量乘常系数乘法器和10个加/减法器,且只需4个时钟就能处理完8个数据,电路规模为6000门左右,比传统方法节省40~50%.对于二维IDCT,如采用分时方式实现,处理每个8×8的块也仅需64个时钟该结构可应用于MPEG2MPHL视频解码器.
展开更多
关键词
mpeg2
idct
VLSI
结构
图像处理
在线阅读
下载PDF
职称材料
题名
适用于MPEG2标准的IDCT的新VLSI结构
被引量:
3
1
作者
叶波
俞颖
章倩苓
郑增钰
机构
复旦大学专用集成电路与系统国家重点实验室
出处
《电子学报》
EI
CAS
CSCD
北大核心
1998年第8期65-68,共4页
文摘
本文提出了一种新的适用于MPEG2标准的IDCTVLSI结构,并用超高速数据语言进行了仿真.对于8点一维IDCT,只用7个变量乘常系数乘法器和10个加/减法器,且只需4个时钟就能处理完8个数据,电路规模为6000门左右,比传统方法节省40~50%.对于二维IDCT,如采用分时方式实现,处理每个8×8的块也仅需64个时钟该结构可应用于MPEG2MPHL视频解码器.
关键词
mpeg2
idct
VLSI
结构
图像处理
Keywords
mpeg2
,
idct
,
multiplier
,
adder/subtracter
分类号
TN470.3 [电子电信—微电子学与固体电子学]
TN919.8 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
适用于MPEG2标准的IDCT的新VLSI结构
叶波
俞颖
章倩苓
郑增钰
《电子学报》
EI
CAS
CSCD
北大核心
1998
3
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部