期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
小数分频频率合成器中Σ-Δ调制器设计与实现 被引量:4
1
作者 晏敏 徐欢 +4 位作者 乔树山 杨红官 郑乾 戴荣新 程呈 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第10期91-95,共5页
介绍了一种应用于小数分频频率合成器的Σ-Δ调制器的设计,该调制器采用三阶级联的MASH1-1-1结构,并利用流水线技术,提高了调制器的工作频率.电路设计采用Verilog HDL硬件描述语言实现,基于QuartusⅡ工具进行测试验证,结果表明,调制器... 介绍了一种应用于小数分频频率合成器的Σ-Δ调制器的设计,该调制器采用三阶级联的MASH1-1-1结构,并利用流水线技术,提高了调制器的工作频率.电路设计采用Verilog HDL硬件描述语言实现,基于QuartusⅡ工具进行测试验证,结果表明,调制器最高工作频率为240.56MHz.最终采用SMIC 0.18μm CMOS工艺,完成了电路版图设计.芯片面积为34 148.5μm2,芯片总功耗为1.284mW,与传统设计相比,面积降低了31.23%,功耗降低了46.14%. 展开更多
关键词 调制器 频率合成器 mash1-1-1 流水线技术 CMOS
在线阅读 下载PDF
应用于MEMS陀螺中的Σ-Δ高通级联型调制器设计 被引量:1
2
作者 王佩生 权海洋 +1 位作者 张富强 胡智勇 《微电子学与计算机》 CSCD 北大核心 2010年第12期47-50,54,共5页
研究并设计了一种应用于MEMS陀螺的Σ-Δ高通级联型调制器.该调制器基于0.35μm 3.3 V的现代CMOS工艺,选取了无条件稳定的1-1-1 MASH(Multi-stage noise Shaping,多级噪声整形)结构,采用了斩波稳零技术,消除运放1/f噪声和直流偏移.高通... 研究并设计了一种应用于MEMS陀螺的Σ-Δ高通级联型调制器.该调制器基于0.35μm 3.3 V的现代CMOS工艺,选取了无条件稳定的1-1-1 MASH(Multi-stage noise Shaping,多级噪声整形)结构,采用了斩波稳零技术,消除运放1/f噪声和直流偏移.高通积分器的运用,优化了低频信号的传输抗干扰性.本设计中的调制器能够转换MEMS陀螺中带宽40 kHz,范围几十至几百毫伏的目标信号,电路采样时钟频率10.24 MHz,调制器动态范围超过100 dB,有效位数达到17位. 展开更多
关键词 MEMS陀螺 mash(1-1-1) 斩波稳零 Σ-Δ调制器 高通积分器
在线阅读 下载PDF
GNSS射频芯片中小数分频技术研究 被引量:4
3
作者 李鑫 黄海生 《现代电子技术》 北大核心 2016年第5期55-57,62,共4页
针对GNSS射频前端PLL频率综合器中的低杂散小数分频问题,提出了分别基于累加器结构和MASH1-1-1Δ-∑结构的两种小数分频调制器实现方案。进而选取3.996 MHz为GNSS射频前端模拟中频频率,16.368 MHz为PLL频率综合器参考频率,在GPS L1和BD-... 针对GNSS射频前端PLL频率综合器中的低杂散小数分频问题,提出了分别基于累加器结构和MASH1-1-1Δ-∑结构的两种小数分频调制器实现方案。进而选取3.996 MHz为GNSS射频前端模拟中频频率,16.368 MHz为PLL频率综合器参考频率,在GPS L1和BD-2 B1频点上对30级累加器级联结构和MASH1-1-1Δ-∑结构的输出功率谱进行分析,并在此基础上对它们的小数杂散特性进行了对比研究。结果表明,MASH1-1-1Δ-∑结构具有噪声整形功能,可将小数杂散由低频段推至高频段,从而在低频段获得更优的杂散特性。由于高频段的杂散可被PLL环路滤波器滤除,故MASH1-1-1Δ-∑结构更适合用在基于PLL的频率综合器中。 展开更多
关键词 小数分频 累加器 mash1-1-1 Δ-Σ调制器 小数杂散
在线阅读 下载PDF
应用于GNSS射频芯片的小数分频电路设计
4
作者 杨毅 黄海生 +1 位作者 李鑫 董明月 《导航定位学报》 CSCD 2020年第1期78-83,共6页
为了有效提高全球卫星导航系统(GNSS)的芯片性能,设计1种应用于GNSS射频芯片的小数分频器电路,能够实现16~255之间的小数分频:利用MASH1-1-1 Sigma-delta调制器的特性解决分频电路产生的小数杂散;并通过在调制器输入端加入1个由变形m序... 为了有效提高全球卫星导航系统(GNSS)的芯片性能,设计1种应用于GNSS射频芯片的小数分频器电路,能够实现16~255之间的小数分频:利用MASH1-1-1 Sigma-delta调制器的特性解决分频电路产生的小数杂散;并通过在调制器输入端加入1个由变形m序列产生的抖动电路,解决调制器的结构寄生问题;然后在ADS软件上针对GPS L1频点,以及4.092 MHz的中频信号与13、16.35、24.55 MHz外部参考频率之间不同的分频比,对调制器电路进行建模仿真;最后电路使用Verilog硬件语言设计实现,用Modelsim软件进行了功能仿真。仿真结果表明,小数分频器功能正确,且加入抖动后的调制器能够输出平滑、无毛刺的调制序列,能有效提高芯片性能。 展开更多
关键词 全球卫星导航系统 射频芯片 小数分频器 mash1-1-1 Sigma-delta调制器 抖动
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部