期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
LHC光纤数据链路传输中LOCic系统编解码延时测量 被引量:3
1
作者 邓彬伟 刘天宽 《电子技术应用》 北大核心 2015年第6期69-72,共4页
在高速数据传输中,数据传输延时是表征编解码系统性能的重要参数,特别是在欧洲核子中心LHC(大型强子对撞机)ATLAS(超环面仪器实验)探测器读出系统里尤为重要。针对将用于LHC ATLAS实验升级中的LOCic(线码在芯片专用集成电路)线性编码系... 在高速数据传输中,数据传输延时是表征编解码系统性能的重要参数,特别是在欧洲核子中心LHC(大型强子对撞机)ATLAS(超环面仪器实验)探测器读出系统里尤为重要。针对将用于LHC ATLAS实验升级中的LOCic(线码在芯片专用集成电路)线性编码系统的FPGA实现给出了其延时参数测量的设计方法和实现过程。准确地测得了延时大小,说明了LOCic线性编码的低延时特性,为用于ATLAS实验升级中对该线性编码系统性能标定提供了依据。 展开更多
关键词 高速数据传输 延时测量 locic 大型强子对撞机 ATLAS实验升级
在线阅读 下载PDF
基于FPGA的高速数据流差错注入器设计 被引量:1
2
作者 邓彬伟 刘崇汉 《计算机工程与设计》 CSCD 北大核心 2014年第11期3831-3836,共6页
LOCic是针对欧洲核子中心LHC的ATLAS中液氩量能器前端电子单元的两通道、耐辐射、低功耗高速串行传输器。该系统工作在强微粒子辐射环境下,其高速数据采集和传输会出现突发的多位连续数据位错和数据流位滑。针对上述情况,基于Stratix II... LOCic是针对欧洲核子中心LHC的ATLAS中液氩量能器前端电子单元的两通道、耐辐射、低功耗高速串行传输器。该系统工作在强微粒子辐射环境下,其高速数据采集和传输会出现突发的多位连续数据位错和数据流位滑。针对上述情况,基于Stratix II GX FPGA设计了模拟以上差错现象的注入器,用于后端数据解码和恢复系统的设计与测试。测试和实验结果表明,该差错注入器有效可行。 展开更多
关键词 高速传输 locic 差错注入 强辐射 现场可编程门阵列
在线阅读 下载PDF
高速串行数据传输链路中固定延时设计
3
作者 邓彬伟 刘天宽 《测控技术》 CSCD 2016年第2期44-47,共4页
在高能物理实验中,由于需要预测数据传输时间,触发器和高速数据传输系统需要具有固定延时的串行链路。然而,当前嵌入在最新一代可编程逻辑门阵列(FPGA)中的高速收发器通常是不带固定延时能力的。给出了基于LOCic编解码器的固定延时传输... 在高能物理实验中,由于需要预测数据传输时间,触发器和高速数据传输系统需要具有固定延时的串行链路。然而,当前嵌入在最新一代可编程逻辑门阵列(FPGA)中的高速收发器通常是不带固定延时能力的。给出了基于LOCic编解码器的固定延时传输设计。讨论了LOCic解码器中帧头位置鉴别寄存器与数据串行传输相位延时间的关系。实验和测试结果表明给出的固定延时设计简单,可靠可行。 展开更多
关键词 高速串行链路 locic 固定延时 FPGA
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部