期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
InP/InGaP/GaAsSb/InGaAsSb/InP双异质结双极晶体管设计 被引量:2
1
作者 刘涛 刘燚 王冯涛 《固体电子学研究与进展》 CAS 北大核心 2022年第3期184-190,219,共8页
应用半导体器件的电阻电容计算理论和SILVACO ATLAS软件,在综合考虑载流子渡越时间和电阻电容延迟时间对增益截止频率的影响下设计了一种InP/InGaP/GaAsSb/InGaAsSb/InP双异质结双极晶体管(DHBT)结构。该结构中在基区与发射区之间加入P... 应用半导体器件的电阻电容计算理论和SILVACO ATLAS软件,在综合考虑载流子渡越时间和电阻电容延迟时间对增益截止频率的影响下设计了一种InP/InGaP/GaAsSb/InGaAsSb/InP双异质结双极晶体管(DHBT)结构。该结构中在基区与发射区之间加入P型半导体层以降低基区与发射区之间的电子势垒,并通过引入梯度渐变材料及优化掺杂分布提高基区电场、增强集电区中易趋近于零区域的电场,器件的电流增益截止频率得到显著提升。此外,还列出了InGaP和InGaAsSb材料的禁带宽度和电子亲合势、P型GaAs_(0.51)Sb_(0.49)和InGaAsSb材料的电子迁移率的近似计算公式。 展开更多
关键词 双异质结双极晶体管(DHBT) inp/ingap/GaAsSb/InGaAsSb/inp 渐变材料 梯度掺杂
原文传递
基区As组分缓变对InP/InGaP/GaAsSb/InP DHBT热电性能的影响
2
作者 周星宝 周守利 《半导体技术》 CAS CSCD 北大核心 2014年第2期119-123,共5页
基于非等温能量平衡传输模型,利用SILVACO/ATLAS数值计算软件,研究了四种不同基区As组分的缓变对InP/InGaP/GaAsSb/InP双异质结双极晶体管(DHBT)热电特性的影响。结果表明,As组分缓变的引入改善了器件的直流增益和特征频率,但同时器件... 基于非等温能量平衡传输模型,利用SILVACO/ATLAS数值计算软件,研究了四种不同基区As组分的缓变对InP/InGaP/GaAsSb/InP双异质结双极晶体管(DHBT)热电特性的影响。结果表明,As组分缓变的引入改善了器件的直流增益和特征频率,但同时器件内部温度也随之升高。直流增益和温度增加的速率随As组分缓变范围增大而增大,特征频率增加的速率随As组分缓变范围的增加而迅速减小。基区As组分为0.57至0.45由发射区侧到集电区侧线性分布的器件具有较高的增益和特征频率及较低的器件内部温度,增益、特征频率与器件内部温度得到了优化。 展开更多
关键词 inp ingap GAASSB inp 双异质结双极晶体管(DHBT) 缓变发射结 缓变基区 热电特性
原文传递
Growth of High-Quality InP-on-GaAs Quasi-Substrates Using Double Low-Temperature Buffers and Strained Layer Surperlattices by MOCVD 被引量:1
3
作者 周静 任晓敏 +1 位作者 黄永清 王琦 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第10期1855-1859,共5页
We investigate the growth of InP-on-GaAs combined with the advantages of double low-temperature (LT) buffers and strained layer surperlattices (SLSs). It is found that LT-InP/LT-GaAs double LT buffers are more eff... We investigate the growth of InP-on-GaAs combined with the advantages of double low-temperature (LT) buffers and strained layer surperlattices (SLSs). It is found that LT-InP/LT-GaAs double LT buffers are more effective for strain accommodation than a LT-InP single buffer in InP-on-GaAs. On the other hand, there is an optimal thickness for LT-GaAs for a given thickness of the LT-InP layer,at which the double LT buffers can reach the best state for strain ad- justment. Furthermore,the position of insertion of SLSs should be carefully designed because the distance above the InP/ buffer interface plays an important role in threading dislocation interactions for dislocation reduction. As a result, the density of threading dislocations in the InP epilayer is markedly reduced. X-ray diffraction measurements show that the full width at half maximum of the ω/2θ rocking curve for the 2μm-thick InP epilayer is less than 200. 展开更多
关键词 lnP-on-GaAs double low-temperature buffers ingap/inp SLSs MOCVD
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部