期刊文献+
共找到16篇文章
< 1 >
每页显示 20 50 100
基于IDCT域的加窗全相位数字滤波器 被引量:4
1
作者 赵黎丽 侯正信 《天津大学学报》 EI CAS CSCD 北大核心 2006年第12期1499-1503,共5页
为了改善直接基于逆离散余弦变换(IDCT)域设计的全相位数字滤波器(APDF)幅频特性,推导了IDCT域加窗APDF的设计公式.IDCT域加窗APDF是一种零相位数字滤波器.滤波器设计实验表明,与加其他窗函数相比,依据此公式设计的基于IDCT域的加凯塞窗... 为了改善直接基于逆离散余弦变换(IDCT)域设计的全相位数字滤波器(APDF)幅频特性,推导了IDCT域加窗APDF的设计公式.IDCT域加窗APDF是一种零相位数字滤波器.滤波器设计实验表明,与加其他窗函数相比,依据此公式设计的基于IDCT域的加凯塞窗APDF能使滤波器达到更好的幅频特性.在相同频率采样点数的情况下,基于IDCT域设计的加凯塞窗APDF和传统频率采样法设计的FIR低通滤波器的幅频特性相比而言,其通带、阻带更平坦,过滤带更窄. 展开更多
关键词 逆离散余弦变换(idct) 零相位数字滤波器 全相位数字滤波器(APDF) 凯塞窗 幅频特性 传统频率 采样法
在线阅读 下载PDF
基于行列变换结构的2-DCT/IDCT的误差分析 被引量:1
2
作者 傅宇卓 王嘉芳 胡铭曾 《小型微型计算机系统》 CSCD 北大核心 2004年第7期1286-1289,共4页
提出一种新的基于行列变换结构的 2 - DCT/ IDCT误差模型 .利用该模型得到的计算 2 - DCT/ IDCT的误差公式 ,能够告知 2 - DCT/ IDCT结构各部件的字长对整体计算的误差贡献 .本文根据该误差模型 ,具体计算了基于行列变换结构的既符合 I... 提出一种新的基于行列变换结构的 2 - DCT/ IDCT误差模型 .利用该模型得到的计算 2 - DCT/ IDCT的误差公式 ,能够告知 2 - DCT/ IDCT结构各部件的字长对整体计算的误差贡献 .本文根据该误差模型 ,具体计算了基于行列变换结构的既符合 IDCT有穷字长标准 ,又能够尽可能降低硬件开销的 2 - DCT/ IDCT各部件字长 。 展开更多
关键词 2-DCT/idct 误差模型 行列变换
在线阅读 下载PDF
MPEG专用IDCT处理器的优化设计
3
作者 陈旭昀 郑金山 +1 位作者 周汀 章倩苓 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2000年第8期810-815,共6页
二维离散余弦逆变换 ( Inverse Discrete Cosine Transform,IDCT)是运动图象专家组( Moving Picture Expert Group,MPEG)视频解码器的重要模块之一 .提出了一种优化的二维IDCT超大规模集成电路 ( Very Large Scale Integrated Circuit,V... 二维离散余弦逆变换 ( Inverse Discrete Cosine Transform,IDCT)是运动图象专家组( Moving Picture Expert Group,MPEG)视频解码器的重要模块之一 .提出了一种优化的二维IDCT超大规模集成电路 ( Very Large Scale Integrated Circuit,VLSI)实现结构 .利用 IDCT的矩阵乘法中固定系数的内在特点 ,采用公用表达式的方法 ,降低 IDCT实现规模 ,提高了电路的速度 .采用了 0 .6μm CMOS电路工艺 ,芯片面积约为 3.5mm× 3.5mm,速度可达 1 0 0 展开更多
关键词 idct处理器 运动图象专家组 优化设计
在线阅读 下载PDF
可用于HDTV解码器的基于ROM查找表的IDCT电路大规模集成电路实现
4
作者 杨宇红 张文军 胡力 《上海交通大学学报》 EI CAS CSCD 北大核心 2006年第1期24-27,共4页
介绍了采用基于ROM查找表的全数字反离散余弦变换(IDCT)电路的算法原理及其并行架构的大规模集成电路实现.首先将二维IDCT转换为两个一维IDCT变换,根据蝶形算法进一步转换为矩阵的乘加运算.通过将连续输入的一个块的奇列或偶列的4个数... 介绍了采用基于ROM查找表的全数字反离散余弦变换(IDCT)电路的算法原理及其并行架构的大规模集成电路实现.首先将二维IDCT转换为两个一维IDCT变换,根据蝶形算法进一步转换为矩阵的乘加运算.通过将连续输入的一个块的奇列或偶列的4个数据进行数据位重排,即将4个数据中相同的位组合在一起,则可用一个ROM查找表实现不同位的乘加运算.避免了硬件上的乘法器开销,具有很高的实现效率并节省硬件资源面积,因此可用于HDTV的实时解码器中,有助于降低电路的功耗.该电路已用于已开发的MPEG-2 MP@HL高清解码芯片,采用0.18μmCMOS工艺成功进行了流片. 展开更多
关键词 反离散余弦变换 ROM查找袁 HDTV解码器 大规模集成电路
在线阅读 下载PDF
MPEG2视频芯片IDCT的一种VLSI实现方案 被引量:1
5
作者 李鹏 戎蒙恬 +1 位作者 董威 吴钰炎 《计算机工程》 CAS CSCD 北大核心 2004年第14期161-162,165,共3页
介绍了一种2-D × 8 8 IDCT处理器系统的ASIC架构,采用分布算法、并行结构、流水线设计。对于常用的ROM查找表实现方案,该文提出了一种以寄存器、加法器构建的替代电路的新方案,同样省去了乘法器,避免了使用ROM,且硬件... 介绍了一种2-D × 8 8 IDCT处理器系统的ASIC架构,采用分布算法、并行结构、流水线设计。对于常用的ROM查找表实现方案,该文提出了一种以寄存器、加法器构建的替代电路的新方案,同样省去了乘法器,避免了使用ROM,且硬件代价与使用ROM相比还略有减小,最终提高了数据的吞吐量,达到2.4GB/s,满足了MP@HL标准的HDTV的108MHz的频率要求,而同样工艺条件下采用ROM查找表则只能达到90MHz的频率。 展开更多
关键词 逆离散余弦变换 流水线 idct/DCT 查找表(LUT) 分布算法
在线阅读 下载PDF
一种新的基于VLIW的IDCT和运动补偿算法 被引量:2
6
作者 欧阳万里 肖创柏 刘广 《电子学报》 EI CAS CSCD 北大核心 2005年第11期2074-2079,共6页
本文使用矩阵形式在超长指令字(VLIW)的观点下将几种经典算法与已有的适合于VLIW的算法进行了比较.然后利用VLIW结构的特性,提出了一种快速IDCT算法.与现有算法相比,新算法进一步减少了所需的指令周期.并利用VLIW结构的寄存器特性,将视... 本文使用矩阵形式在超长指令字(VLIW)的观点下将几种经典算法与已有的适合于VLIW的算法进行了比较.然后利用VLIW结构的特性,提出了一种快速IDCT算法.与现有算法相比,新算法进一步减少了所需的指令周期.并利用VLIW结构的寄存器特性,将视频编解码过程中的运动补偿(预测)和IDCT(DCT)组合,使运动补偿所需时间降低为原来的约50%,这种思想能应用于MPEG1/2/4,H.263和H.264. 展开更多
关键词 超长指令字(VLIW) 离散余弦变换(DCT) idct 快速算法 并行算法 运动补偿 视频压缩 DSP
在线阅读 下载PDF
一种低功耗2DDCT/IDCT处理器设计
7
作者 李京 沈泊 《固体电子学研究与进展》 CAS CSCD 北大核心 2007年第1期88-94,共7页
设计了一种低功耗的2D DCT/IDCT处理器。为了降低功耗,设计基于行列分解的结构,采用了Loeffler的DCT/IDCT快速算法,并使用了零输入旁路、门控时钟、截断处理等技术,在满足设计需求的基础上降低了系统的功耗。常系数乘法器是该处理器的... 设计了一种低功耗的2D DCT/IDCT处理器。为了降低功耗,设计基于行列分解的结构,采用了Loeffler的DCT/IDCT快速算法,并使用了零输入旁路、门控时钟、截断处理等技术,在满足设计需求的基础上降低了系统的功耗。常系数乘法器是该处理器的一个重要部件,文中基于并行乘法器结构设计了一种新型的低功耗常系数乘法器,它采用了CSD编码、Wallace Tree乘法算法,结合采用了截断处理、变数校正的优化技术,使得2D DCT/IDCT处理器整体性能有较大提高。设计的时钟频率为100 MHz,可以满足MPEG2 MP@HL实时解码的应用。采用SMIC0.18μm工艺进行综合,该2D DCT/IDCT处理器的面积为341 212μm2,功耗为14.971 mW。通过与其他结构的2DDCT/IDCT处理器设计分析与比较,在满足MPEG2 MP@HL实时解码应用的同时,实现了较低的功耗。 展开更多
关键词 低功耗 离散余弦变化 逆离散余弦变换 常系数乘法器 零输入旁路 门控时钟 截断处理 视频压缩
在线阅读 下载PDF
一种新型面积优化的二维IDCT处理器
8
作者 于宝东 邹雪城 《微处理机》 2005年第5期86-88,共3页
本文提出了一种基于行列分解算法的8×8二维反向离散余弦变换(IDCT)处理器。不再需要传统的为保持输入列向量的输入寄存器和并串转换寄存器,这既减小了芯片面积又减小了处理延时。其中的一维离散余弦变换采用查找表实现,作为查找表... 本文提出了一种基于行列分解算法的8×8二维反向离散余弦变换(IDCT)处理器。不再需要传统的为保持输入列向量的输入寄存器和并串转换寄存器,这既减小了芯片面积又减小了处理延时。其中的一维离散余弦变换采用查找表实现,作为查找表的ROM比传统的分布式算法的ROM也小的多。我们提出的二维IDCT处理器不仅具有面积优化、低延时、高吞吐率的特点,并且具有规整的、全流水结构,因此非常适合VLSI和FPGA实现。 展开更多
关键词 反向离散余弦(idct)、算法、行列分解
在线阅读 下载PDF
基于DSP的JPEG图像解码算法的实现 被引量:3
9
作者 魏忠义 朱磊 《现代电子技术》 2005年第2期66-68,70,共4页
概述了 JPEG图像解码算法的基本原理 ,论述了 JPEG图像解码算法基于 DSP的实现过程 ,并重点讨论了JPEG图像解码中 IDCT变换和 H uffman解码算法的实现和优化。本文介绍的 JPEG图像解码算法可以应用到数码相机、多媒体手机等多种场合。
关键词 DSP JPEG idct变换 Huffman解码
在线阅读 下载PDF
基于Nios Ⅱ的JPEG图像显示系统研究 被引量:1
10
作者 郭晓河 《天津工程师范学院学报》 2006年第1期25-27,共3页
介绍了基于Nios II处理器的嵌入式JPEG图像显示系统的实现方法;具体说明JPEG图像显示系统的基本原理、系统总体结构、硬件结构设计、用户自定义指令的设计,以及JPEG图像解码算法的处理流程和实现方法。
关键词 JPEG解码 NIOS idct变换
在线阅读 下载PDF
MPEG视频应用中离散余弦逆变换的FPGA设计
11
作者 李晨 高敦堂 《微电子学与计算机》 CSCD 北大核心 2003年第8期108-110,共3页
用硬件实现的快速的离散余弦逆变换对于提高MPEG解码处理的速度是至关重要的。本文论述了使用可编程逻辑器件来实现离散余弦逆变换。本设计应用并行处理的结构完成数据流的高吞吐量处理,适合实时视频的应用。本设计由RTL级可综合的Veri... 用硬件实现的快速的离散余弦逆变换对于提高MPEG解码处理的速度是至关重要的。本文论述了使用可编程逻辑器件来实现离散余弦逆变换。本设计应用并行处理的结构完成数据流的高吞吐量处理,适合实时视频的应用。本设计由RTL级可综合的Verilog代码完成。 展开更多
关键词 可编程逻辑器件 FPGA 设计 离散余弦逆变换 MPEG 视频信息
在线阅读 下载PDF
节约器件的三维离散余弦正/反变换通道式算法结构
12
作者 刘媛媛 陈贺新 赵岩 《光学精密工程》 EI CAS CSCD 北大核心 2015年第11期3270-3278,共9页
针对3D离散余弦正/反变换(DCT/IDCT)算法单元通道式结构需大量使用延时器和选择器以及不同分块器件的兼容性问题,提出一种节约延时器和选择器的通用性通道式算法单元及整体结构。首先,根据三维DCT理论提出兼容正反变换通用的通道式算法... 针对3D离散余弦正/反变换(DCT/IDCT)算法单元通道式结构需大量使用延时器和选择器以及不同分块器件的兼容性问题,提出一种节约延时器和选择器的通用性通道式算法单元及整体结构。首先,根据三维DCT理论提出兼容正反变换通用的通道式算法结构;建立由延时器和选择器组成的可重复使用的延时器组模型,使其具有整合性和嵌套性。然后,提出节约延时器的三维DCT通用性通道式算法单元及整体结构。最后,利用提出的节约器件的三维DCT/IDCT通道式结构对不同格式、不同大小分块的视频信号进行处理。实验结果表明,随着分块增大,提出的节约器件的方法使用的延时器和选择器的数量明显减小,当分块大小达到64×64×64时,延时器和选择器使用个数分别降低了54.7%和44.5%。得到的结果说明提出的方法可以减少延时器和选择器的使用,满足硬件对降低成本的要求,提高了能效,同时便于不同分块的集成。 展开更多
关键词 离散余弦变换/反离散余弦变换(DCT/idct) 三维能道式算法结构 节约器件 延时器 选择器
在线阅读 下载PDF
基于Cortex-M4的MJPEG视频解码算法优化 被引量:2
13
作者 方兆龙 刘凌云 +1 位作者 江波 杨东平 《湖北工业大学学报》 2015年第4期22-25,共4页
采用ARM Cortex-M4处理器内核的STM32F407ZGT6芯片为硬件平台。读取SD卡内的AVI视频文件到主存中,通过MJPEG视频解码原理对读入缓存中的数据流不断进行解码,利用DSP指令和浮点运算对视频解码算法进行优化处理,提高视频解码效率,能在LCD... 采用ARM Cortex-M4处理器内核的STM32F407ZGT6芯片为硬件平台。读取SD卡内的AVI视频文件到主存中,通过MJPEG视频解码原理对读入缓存中的数据流不断进行解码,利用DSP指令和浮点运算对视频解码算法进行优化处理,提高视频解码效率,能在LCD屏上正常播放清晰的视频。在Cortex-M4上实现MJPEG的视频解码具有很高的性价比,适用于小区、企业视频监控管理。 展开更多
关键词 MJPEG CORTEX-M4 视频解码 idct变换 视频监控
在线阅读 下载PDF
MPEG-2音频解码算法优化 被引量:1
14
作者 赵永刚 唐昆 +2 位作者 崔慧娟 杜文 杨铭 《电声技术》 北大核心 2003年第12期10-12,22,共4页
以PC机为硬件平台对MPEG-2的音频解码算法进行优化,实现MPEG-2全软件的系统、视频、音频3个部分实时解码。在IDCT和IMDCT中应用了新的快速算法;结合PC机本身的特点及解码过程中有大量的乘加运算采用SIMD(single-instructionmultiple-da... 以PC机为硬件平台对MPEG-2的音频解码算法进行优化,实现MPEG-2全软件的系统、视频、音频3个部分实时解码。在IDCT和IMDCT中应用了新的快速算法;结合PC机本身的特点及解码过程中有大量的乘加运算采用SIMD(single-instructionmultiple-data)来对程序优化,并在实际运算中也对数据结构进行了优化。通过以上的优化使MPEG-2层II解码的运算量减少了40%以上,在奔腾3/450计算机上只占用不到5%的系统资源。这些优化算法已经应用于奔腾3/800为硬件平台的MPEG-2实时解码器中。 展开更多
关键词 MPEG-2 音频解码 SIMD 离散余弦反变换 修正离散余弦反变换 单指令多数据
在线阅读 下载PDF
H.264 ABT与量化器的硬件设计与实现
15
作者 胡琛 张宇弘 《机电工程》 CAS 2008年第9期14-17,共4页
基于自适应块划分尺寸变换(ABT)和8×8整数DCT(IDCT)与量化的实现算法,改进了现有的4×4整数DCT与量化算法。利用两种变换算法可合并性和量化的相似性,设计了可复用ABT和量化器的硬件电路,并使用Verilog语言对该设计进行了超大... 基于自适应块划分尺寸变换(ABT)和8×8整数DCT(IDCT)与量化的实现算法,改进了现有的4×4整数DCT与量化算法。利用两种变换算法可合并性和量化的相似性,设计了可复用ABT和量化器的硬件电路,并使用Verilog语言对该设计进行了超大规模集成电路(VLSI)实现,采用SMIC 0.18μm工艺,综合后的电路关键路径最大延时为11.94 ns,电路面积为1.20 mm2。实验对比结果表明,本设计在基本不增加面积的情况下,使得原来只能处理8×8的IDCT和量化器也能处理4×4 IDCT与量化,增强了硬件电路的适应性,同时也提高了系统的灵活性。 展开更多
关键词 超大规模集成电路 H.264 自适应块划分尺寸变换 整数DCT 量化
在线阅读 下载PDF
基于FPGA的二维DCT/IDCT高速设计与实现 被引量:1
16
作者 苏阳 《武警工程大学学报》 2014年第2期38-42,共5页
二维离散余弦/反余弦变换是图像处理算法的核心。基于DSP处理器或软件实现速度较低,以及ASIC实现芯片的面积和功耗都较大,本文研究了一种基于行列分解结构的二维DCT/IDCT变换,在两级一维DCT/IDCT变换之间插入双RAM结构,通过乒乓... 二维离散余弦/反余弦变换是图像处理算法的核心。基于DSP处理器或软件实现速度较低,以及ASIC实现芯片的面积和功耗都较大,本文研究了一种基于行列分解结构的二维DCT/IDCT变换,在两级一维DCT/IDCT变换之间插入双RAM结构,通过乒乓操作保证了前后级DCT/IDCT运算的并行性,提高了运算速度。电路结构在QuartusII中进行了逻辑综合,通过Modelsim编写激励对逻辑功能进行了仿真验证,并将仿真结果与Mat—lab仿真结果进行了比较。结果表明该模块功能正确,能够为图像处理提供良好的处理性能。 展开更多
关键词 二维离散余弦变换 二维离散余弦反变换 现场可编程门阵列 行列分解结构 高速设计
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部