期刊文献+
共找到198篇文章
< 1 2 10 >
每页显示 20 50 100
基于FPGA的高速ADC测试系统研究
1
作者 李仕军 谌谦 +4 位作者 刘建明 杨超 梁希 谢休华 李小虎 《微处理机》 2026年第1期1-6,共6页
本研究介绍了一种基于FPGA的超高速ADC芯片测试系统。重点阐述了该系统的设计原理,包括测试系统的时钟树网络和数据采集系统的电源网络设计。基于FPGA实现了针对超高速ADC的数据采集和数据缓存的采集平台,以及动态性能测试软件系统,并... 本研究介绍了一种基于FPGA的超高速ADC芯片测试系统。重点阐述了该系统的设计原理,包括测试系统的时钟树网络和数据采集系统的电源网络设计。基于FPGA实现了针对超高速ADC的数据采集和数据缓存的采集平台,以及动态性能测试软件系统,并提供可调的超高精度、低抖动的时钟信号。结果表明,ADC芯片在1 GHz时的SNR为34.03 dBFS,ENOB为5.65 bit;在20 GHz时的SNR为30.07 dBFS,ENOB为4.58 bit。测试结果与芯片手册一致,表明该测试系统满足超高速ADC的测试要求,也可用于8位或12位、12 Gsps以上ADC芯片的测试。 展开更多
关键词 超高速adc芯片测试 测试系统 FPGA 低抖动时钟
在线阅读 下载PDF
一种超高速的8位2.6 GS/s SAR ADC设计
2
作者 任建 许智超 +1 位作者 何炳辉 张昕怡 《电子元件与材料》 北大核心 2025年第5期567-572,共6页
串行器/解串器(SerDes)及现代数据传输对速度的要求逐渐提高。设计了一种应用于高速数据采集的低压模拟前端模/数转换器(ADC)。伪循环展开架构采用多比较器设计,消除了转换周期中的复位动作,无源传输技术通过精确控制两级ADC的电容阵列... 串行器/解串器(SerDes)及现代数据传输对速度的要求逐渐提高。设计了一种应用于高速数据采集的低压模拟前端模/数转换器(ADC)。伪循环展开架构采用多比较器设计,消除了转换周期中的复位动作,无源传输技术通过精确控制两级ADC的电容阵列权重,实现了余量电压的高效传输,从而提升了采样速率。电路基于CMOS 28 nm工艺实现。后仿结果表明,在电源电压0.9 V,吞吐率2.6 GS/s,输入信号幅度0.9 V,输入信号频率7.6172 MHz频率下,该ADC有效位数为7.06 bits,无杂散动态范围为62.70 dB,信噪失真比为44.28 dB。 展开更多
关键词 高速adc 无源传输技术 伪循环展开 低功耗
在线阅读 下载PDF
一种带有比较器交错的2-bit/cycle高速SAR ADC
3
作者 费秘 岳宏卫 韦善于 《微电子学》 北大核心 2025年第6期941-948,共8页
针对传统2-bit/cycle逐次逼近模数转换器(SAR ADC)中需要2^(N)个额外单位电容来提高速度的问题,基于CMOS 40 nm工艺提出了一种带有比较器交错的2-bit/cycle高速SAR ADC。该结构通过在最后一个比较周期自动切换不同尺寸大小的比较器来等... 针对传统2-bit/cycle逐次逼近模数转换器(SAR ADC)中需要2^(N)个额外单位电容来提高速度的问题,基于CMOS 40 nm工艺提出了一种带有比较器交错的2-bit/cycle高速SAR ADC。该结构通过在最后一个比较周期自动切换不同尺寸大小的比较器来等效减小参考电压的方法,将电容式数模转换器(CDAC)单位电容的使用量降低50%。此外,提出的比较器速度反馈系统能够在输入电压差较低时提高比较器的速度,并通过在采样保持电路中采用两段栅压自举和引入补偿电容的方法来降低噪声与失真。仿真结果表明,该ADC的分辨率为10 bit,采样频率为700 MS/s,在Nyquist输入频率下的SNDR为55.05 dB,SFDR为67.27 dB,整体功耗为2.91 mW,Walden FoM为9.20 fJ/conv.。 展开更多
关键词 2-bit/cycle 速度反馈 高速 SAR adc 比较器交错
原文传递
Design of Low Power and High Speed CMOS Comparator for A/D Converter Application
4
作者 Shubhara Yewale Radheshyam Gamad 《Wireless Engineering and Technology》 2012年第2期90-95,共6页
This paper presents an improved method for design of CMOS comparator based on a preamplifier-latch circuit driven by a clock. Design is intended to be implemented in Sigma-delta Analog-to-Digital Converter (ADC). The ... This paper presents an improved method for design of CMOS comparator based on a preamplifier-latch circuit driven by a clock. Design is intended to be implemented in Sigma-delta Analog-to-Digital Converter (ADC). The main advantage of this design is capable to reduce power dissipation and increase speed of an ADC. The design is simulated in 0.18 μm CMOS Technology with Cadence environment. Proposed design exhibits good accuracy and a low power consumption about 102 μW with operating sampling frequency 125 MHz and 1.8 V supply. Simulation results are reported and compared with earlier work done and improvements are observed in this work. 展开更多
关键词 CMOS Comparato Low Power high speed SIGMA-DELTA adc and CADENCE
在线阅读 下载PDF
一种基于双电容阵列和部分交织技术的高速Pipelined-SAR ADC
5
作者 高杰 邓红辉 +2 位作者 张浩 陶泽华 林昌海 《微电子学》 北大核心 2025年第2期189-196,共8页
基于TSMC 0.18μm CMOS工艺设计了一种12位100 MS/s的两级Pipelined-SAR ADC。在第一级设计了一种双电容阵列和部分交织技术相结合的高速结构,采用一个小DAC快速量化,并控制两个大DAC按照时间交织的方式轮流读取小DAC的量化结果,并进行... 基于TSMC 0.18μm CMOS工艺设计了一种12位100 MS/s的两级Pipelined-SAR ADC。在第一级设计了一种双电容阵列和部分交织技术相结合的高速结构,采用一个小DAC快速量化,并控制两个大DAC按照时间交织的方式轮流读取小DAC的量化结果,并进行相应的翻转为后级提供余量电压。该结构提升了第一级量化速度,同时还解决了第一级在进行下一次采样前需要等待放大相结束的问题,有效提升了ADC速度。对于该结构中多条采样路径的采样时间失配带来的误差电压,设计了2位级间冗余位以提供较大的误差容忍范围,保证了ADC的精度。通过仿真验证,在1.8 V的电源电压和100 MS/s的采样率下,输入频率为49.609375 MHz、幅度为3.6 V的正弦波差分信号时,ADC的ENOB达到了11.0 bit,SFDR为80.6 dB,功耗为7.19mW。 展开更多
关键词 高速Pipelined-SAR adc 双电容阵列结构 部分交织技术
原文传递
基于重组的ADC采样数据高速压缩与解压缩技术研究
6
作者 徐思远 李霄 +1 位作者 马干军 胡瑾贤 《舰船电子对抗》 2025年第3期44-49,80,共7页
针对典型数字采样系统模数转换器(ADC)在高速传输过程中存在的不足,提出基于重组的ADC采样数据压缩与解压缩方法。该方法基于现有硬件条件,系统架构简洁、实时性强,能有效增加系统有效带宽,适应更高密度的脉冲电磁环境,提升了现有装备... 针对典型数字采样系统模数转换器(ADC)在高速传输过程中存在的不足,提出基于重组的ADC采样数据压缩与解压缩方法。该方法基于现有硬件条件,系统架构简洁、实时性强,能有效增加系统有效带宽,适应更高密度的脉冲电磁环境,提升了现有装备作战效能。 展开更多
关键词 模数转换器(adc)数据 高速压缩 高速解压缩 传输效率
在线阅读 下载PDF
高速ADC(模拟数字转换器)结构设计技术 被引量:7
7
作者 朱樟明 杨银堂 《半导体技术》 CAS CSCD 北大核心 2003年第5期65-69,共5页
系统分析了当前主流的FLASHADC、折叠式ADC、流水线ADC等各种高速ADC的结构,比较各种结构之间的优缺点,阐述了高速ADC结构的发展趋势。
关键词 adc 模拟数字转换器 结构设计 结构比较 折叠式 流水线 FLASH-adc
在线阅读 下载PDF
基于欠采样技术的ADC输出传输延迟的测试 被引量:3
8
作者 廖述剑 巩建平 +1 位作者 李迅波 陈光禹 《仪器仪表学报》 EI CAS CSCD 北大核心 2001年第z2期47-48,共2页
对于高速、超高速 ADC,输出传输延迟是进行时序控制的重要参数。本文针对常规测试方法只能在特定输入信号下 ,对该参数加以测量的缺点 ,提出采用欠采样技术在动态输入下进行测量 ,可以方便地在不同输入下进行测试 ,便于
关键词 高速adc 欠采样技术 动态测试 时间间隔测量
在线阅读 下载PDF
软件无线电的直接射频采样ADC系统研究 被引量:8
9
作者 彭安金 李凤保 古天祥 《仪器仪表学报》 EI CAS CSCD 北大核心 2003年第4期331-334,339,共5页
提出了一种高速混合滤波器组 ADC系统 ,该 ADC系统能对射频模拟信号 (2 MHz~ 2 0 0 0 MHz)直接进行模 /数转换 ,而且分辨率达到 1 2比特以上。显然 ,用此高速混合滤波器组
关键词 高速混合滤波器组 adc系统 直接射频采样 软件无线电
在线阅读 下载PDF
软件无线电直接射频采样的高速ADC系统研究 被引量:8
10
作者 彭安金 陈向东 古天祥 《电波科学学报》 EI CSCD 2003年第2期184-188,193,共6页
针对混合滤波器组ADC系统因其ADC模拟输入带宽低而不能对频率较高的射频模拟信号直接进行模 /数转换的瓶颈 ,本文提出了一种基于Nyquist采样定理和带通采样定理的抽取器数学模型 ,对该数学模型进行时域、频域的分析证明后 ,设计了一种... 针对混合滤波器组ADC系统因其ADC模拟输入带宽低而不能对频率较高的射频模拟信号直接进行模 /数转换的瓶颈 ,本文提出了一种基于Nyquist采样定理和带通采样定理的抽取器数学模型 ,对该数学模型进行时域、频域的分析证明后 ,设计了一种基于该数学模型的SHA抽取器 ,进而在混合滤波器组ADC系统的基础上 ,提出了高速混合滤波器组ADC系统。它能将带宽为 (2MHz~ 2 0 0 0MHz)的射频模拟信号直接模 /数转换 ,且分辨率达到 12比特以上 。 展开更多
关键词 软件无线电 混合滤波器组 adc系统 模/数转换 射频采样
在线阅读 下载PDF
多阶微分采样及其在高速ADC系统中的应用 被引量:5
11
作者 李玉生 安琪 《数据采集与处理》 CSCD 北大核心 2006年第1期52-57,共6页
首先阐明了多阶微分采样的原理,给出了更为简洁的完美重构条件。然后根据该条件导出了多阶微分采样完美重构滤波器组的频谱响应和理想的冲激响应。对理想滤波器的冲激响应进行了延迟、截断和加窗来得到可实现的有限冲激(F IR)重构滤波器... 首先阐明了多阶微分采样的原理,给出了更为简洁的完美重构条件。然后根据该条件导出了多阶微分采样完美重构滤波器组的频谱响应和理想的冲激响应。对理想滤波器的冲激响应进行了延迟、截断和加窗来得到可实现的有限冲激(F IR)重构滤波器组,从而实现了高速的多阶微分采样型ADC系统。理论分析和仿真结果说明本文设计的重构滤波器组可以对多阶微分采样进行很好的重构,整个系统信纳比(S INAD)平均可达83.3 dB,无伪波动态范围(SFDR)平均达102.7 dB。 展开更多
关键词 微分采样 完美重构 重构滤波器组 多速率信号处理 高速adc系统
在线阅读 下载PDF
带参考通道的时间交叉ADC数字后台校准方法 被引量:11
12
作者 陈红梅 黄超 +2 位作者 邓红辉 尹勇生 林福江 《电子测量与仪器学报》 CSCD 北大核心 2015年第12期1739-1745,共7页
设计实现了一种带参考通道的时间交叉ADC(TIADC)通道误差数字后台实时校准方法。参考通道ADC与TIADC各个子通道ADC依次对齐,对同一输入信号在同一时刻进行采样并转换,输出差值被用在数字后台LMS自适应校准算法中以计算通道间的失配误差... 设计实现了一种带参考通道的时间交叉ADC(TIADC)通道误差数字后台实时校准方法。参考通道ADC与TIADC各个子通道ADC依次对齐,对同一输入信号在同一时刻进行采样并转换,输出差值被用在数字后台LMS自适应校准算法中以计算通道间的失配误差估计值,实现对各通道失调失配、增益失配和采样时刻失配造成误差的实时校准。FPGA实验结果表明,应用于12 bit,4通道,采样频率400 MS/s的TIADC中,归一化输入频率fin/fs=0.134时,在失调误差、增益误差和采样时钟误差分别为5%FSR、5%和1%Ts条件下,校准后信号噪声失真比(SNR)和无杂散动态范围(SFDR)分别提高了约19.61 d B和28.28 d B,为73.83 d B和86.15 d B,有效位达到11.96位。本校准方法计算复杂度低、易于硬件实现,能够应用于任意通道数的TIADC校准。 展开更多
关键词 时间交叉模数变换器 高速 通道失配 自适应校准
在线阅读 下载PDF
EV8AQ160型ADC在2.5 Gsps双通道高速信号采集系统中的应用 被引量:6
13
作者 蔡春霞 吴琼之 丁一辰 《电子设计工程》 2011年第20期148-152,共5页
针对某高速实时频谱仪中的高速模数转换器(ADC)的应用,基于信号采集系统硬件平台,介绍了一种最大采样率可达5 Gbps的高速8位A/D转换器EV8AQ160。该器件内部由4路并行的ADC构成,各路ADC可并行工作也可交错工作。详细描述了EV8AQ160在交... 针对某高速实时频谱仪中的高速模数转换器(ADC)的应用,基于信号采集系统硬件平台,介绍了一种最大采样率可达5 Gbps的高速8位A/D转换器EV8AQ160。该器件内部由4路并行的ADC构成,各路ADC可并行工作也可交错工作。详细描述了EV8AQ160在交错模式下的工作原理,介绍了其在某双通道高速信号采集系统中的应用,给出了EV8AQ160与Xilinx公司Virtex-6 FPGA的接口设计方案以及系统结构框图,并用ISE的在线逻辑分析仪(ChipScope Pro)测试了ADC性能。把ADC输出的数据存储在DDR3中,然后进行FFT变换,进而分析ADC的信噪比及有效位数,实测表明整体指标达到设计要求。 展开更多
关键词 高速adc EV8AQ160 高速信号采集 Virtex-6FPGA
在线阅读 下载PDF
12位800 MS/s ADC设计 被引量:2
14
作者 张正平 徐骅 +2 位作者 王永禄 马莉 杨世福 《微电子学》 CAS CSCD 北大核心 2014年第5期578-581,共4页
提出了一种基于0.18μm CMOS工艺设计的12位800MS/s高速ADC。采用独特的折叠/内插与流水线相组合的结构,兼具折叠/内插结构的高转化率与流水线结构的高分辨率的优点。介绍了ADC的总体结构,分析了采样保持电路的设计原理,阐述了折叠/插... 提出了一种基于0.18μm CMOS工艺设计的12位800MS/s高速ADC。采用独特的折叠/内插与流水线相组合的结构,兼具折叠/内插结构的高转化率与流水线结构的高分辨率的优点。介绍了ADC的总体结构,分析了采样保持电路的设计原理,阐述了折叠/插值与流水线结构电路的机理,描述了数字自校正原理。在采样率800MS/s和模拟输入397MHz条件下进行版图后仿真,SFDR达到62dB。 展开更多
关键词 高速 adc 折叠/内插 流水线
原文传递
基于高速ADC和FPGA的宽带数字相关器设计 被引量:2
15
作者 陆浩 王振占 《计算机工程与设计》 CSCD 北大核心 2011年第3期867-869,891,共4页
为同时完成4个Stokes矢量参数的相关测量,反演海面风场,提出了新型数字相关器的设计方法。结合高速数字相关器在数字极化辐射计中的应用,介绍了高速数据采样和相关处理系统。通过两片高速A/D转换器(ADC08D1500)同步采样四路信号,采样结... 为同时完成4个Stokes矢量参数的相关测量,反演海面风场,提出了新型数字相关器的设计方法。结合高速数字相关器在数字极化辐射计中的应用,介绍了高速数据采样和相关处理系统。通过两片高速A/D转换器(ADC08D1500)同步采样四路信号,采样结果通过Xilinx公司新一代现场可编程门阵列(FPGA)-Virtex5芯片作相关运算,相关结果通过串口上传到计算机,详细介绍了系统各个部分的接口电路和时序控制的设计。系统可以实现四路信号最高1.5GHz采样率的相关计算。 展开更多
关键词 现场可编程门阵列 差分信号 高速模数转换器 数字相关 全极化微波辐射计
在线阅读 下载PDF
基于EV10AQ190的高速ADC接口设计 被引量:11
16
作者 肖汉波 《电子器件》 CAS 北大核心 2015年第3期569-575,共7页
针对E2V公司的高速ADC芯片EV10AQ190,提出了一种高速ADC接口电路设计方案。首先简要介绍了高速ADC芯片EV10AQ190技术特点,然后重点叙述了影响高速ADC接口电路性能的两大关键技术:FPGA片同步技术和多路ADC校正技术,最后给出了硬件调试及... 针对E2V公司的高速ADC芯片EV10AQ190,提出了一种高速ADC接口电路设计方案。首先简要介绍了高速ADC芯片EV10AQ190技术特点,然后重点叙述了影响高速ADC接口电路性能的两大关键技术:FPGA片同步技术和多路ADC校正技术,最后给出了硬件调试及实验结果。实验结果表明,该高速ADC接口电路采样率可稳定工作在4GHz以上。这种方案已成功应用到某宽带雷达回波模拟系统的设计中。 展开更多
关键词 高速adc EV10AQ190 片同步 多路校正 FPGA
在线阅读 下载PDF
5位1.5GHz采样频率的Flash ADC的设计及数字后台校正实现 被引量:3
17
作者 杨阳 赵显利 +1 位作者 仲顺安 李国峰 《北京理工大学学报》 EI CAS CSCD 北大核心 2012年第9期932-936,共5页
基于TSMC 0.18μm工艺设计了一个单通道5位,1.5GHz Flash模数转换器(ADC),该ADC通过改进跟踪保持电路和采用动态比较器结构实现了数据的高速转换.仿真结果表明,当输入信号达到奈奎斯特频率时,信号与噪声加谐波失真比(SNDR)为24.04dB,无... 基于TSMC 0.18μm工艺设计了一个单通道5位,1.5GHz Flash模数转换器(ADC),该ADC通过改进跟踪保持电路和采用动态比较器结构实现了数据的高速转换.仿真结果表明,当输入信号达到奈奎斯特频率时,信号与噪声加谐波失真比(SNDR)为24.04dB,无杂散动态范围(SFDR)为29.97dB.为进一步提高此ADC的性能,消除非线性,基于Volterra级数搭建了数字后台校正模型.对比仿真结果,校正后谐波明显下降,SNDR提高了4.91dB,SFDR提高了6.94dB,有效位数提高了约0.82位. 展开更多
关键词 Flash模数转换器 高速转换 VOLTERRA级数 数字后台校正平台
在线阅读 下载PDF
一种12 bit 200 MS/s低功耗SAR-TDC ADC 被引量:1
18
作者 韦雪明 尹仁川 +2 位作者 徐卫林 李海鸥 李建华 《微电子学》 CAS 北大核心 2023年第5期764-771,共8页
为了满足低电压条件下高速高精度采样需求,设计了一种电压-时域两级混合结构流水线模数转换器(ADC)。该流水线ADC的第一级逐次逼近型(SAR)ADC将电压转换为8 bit数字,残差电压变换为时域延时信息后,第二级4.5 bit时间数字转换器(TDC)将... 为了满足低电压条件下高速高精度采样需求,设计了一种电压-时域两级混合结构流水线模数转换器(ADC)。该流水线ADC的第一级逐次逼近型(SAR)ADC将电压转换为8 bit数字,残差电压变换为时域延时信息后,第二级4.5 bit时间数字转换器(TDC)将延时转换,最终校准输出,实现12 bit精度转换。通过采用多电压供电、改进残差电压转移和放大器结构,以及优化时间判决器,提升了ADC的动态性能和采样速度,降低了采样功耗。该ADC基于40 nm CMOS工艺设计和仿真。采样率为200 MS/s时,功耗为9.5 mW,动态指标SNDR、SFDR分别达到68.4 dB、83.6 dB,优值为22 pJ·conv^(-1)·step^(-1),能够满足低功耗高速采样的应用需求。 展开更多
关键词 混合架构 高速adc 电压-时域转换 时间数字转换器
原文传递
高速ADC交叉采样控制器的FPGA实现 被引量:5
19
作者 程耀林 《仪表技术与传感器》 CSCD 北大核心 2013年第1期36-38,78,共4页
设计了2通道和4通道高速ADC交叉采样控制器,可以把采样速率分别提高到2倍和4倍。对高速ADC,使用CPU无法满足速度要求,所以使用FPGA实现控制。控制器使用了FPGA片内锁相环产生具有等相位差的采样时钟、输出时钟和控制信号,对输入的ADC交... 设计了2通道和4通道高速ADC交叉采样控制器,可以把采样速率分别提高到2倍和4倍。对高速ADC,使用CPU无法满足速度要求,所以使用FPGA实现控制。控制器使用了FPGA片内锁相环产生具有等相位差的采样时钟、输出时钟和控制信号,对输入的ADC交叉采样数据进行交叉处理,然后输出合成的高速采样数据。仿真结果表明,这种交叉采样的控制算法是可以实现的。 展开更多
关键词 高速adc 交叉采样 FPGA
在线阅读 下载PDF
基于快速ADC的伽玛信号的峰值检测方法 被引量:1
20
作者 李子良 闫俊旭 朱艳春 《核电子学与探测技术》 CAS CSCD 北大核心 2014年第4期513-516,537,共5页
脉冲中子测井是核测井方法的一个重要分支,它主要测量伽玛信号能谱和时间谱,论文结合脉冲中子能谱测井,对伽玛信号峰值检测做了研究,利用快速ADC将伽玛信号整体采集到FPGA中,通过SPI总线及串行总线将ADC转换后的数据读出,并用MATLAB对... 脉冲中子测井是核测井方法的一个重要分支,它主要测量伽玛信号能谱和时间谱,论文结合脉冲中子能谱测井,对伽玛信号峰值检测做了研究,利用快速ADC将伽玛信号整体采集到FPGA中,通过SPI总线及串行总线将ADC转换后的数据读出,并用MATLAB对数据进行了平滑滤波、微分及过零检测等处理,处理结果表明该方法能准确地找出伽玛信号的峰值,为伽玛能谱数据的测量提供了一种新方法。 展开更多
关键词 伽玛射线 伽玛能谱
在线阅读 下载PDF
上一页 1 2 10 下一页 到第
使用帮助 返回顶部