期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
基于FPGA的HDB3编解码器设计 被引量:10
1
作者 吴海涛 陈英俊 梁迎春 《微计算机信息》 北大核心 2008年第17期236-238,共3页
分析了HDB3编解码原理,提出了一种适合于在现场可编程门阵列FPGA上实现的HDB3编译码器的硬件实现方案,在FPGA上完成了布局布线和时序仿真,最后给出了仿真和实验结果。结果表明该方案切实可行,编译码器运行稳定可靠,已用于实际项目中。
关键词 hdb3编解码 FPGA VHDL
在线阅读 下载PDF
基于FPGA的HDB3编解码器的设计与实现 被引量:4
2
作者 韩德红 孙筱萌 张显才 《空军雷达学院学报》 2010年第4期274-276,280,共4页
为了满足基带传输系统中传输码型无直流分量、低频分量少、便于提取定时时钟和具有一定的检错能力等要求,选择HDB3码并结合FPGA集成度高、速度快的特点,用ALTERA公司的Cyclone系列FPGA芯片EP2C8T144C6实现了HDB3编解码电路的设计.该设... 为了满足基带传输系统中传输码型无直流分量、低频分量少、便于提取定时时钟和具有一定的检错能力等要求,选择HDB3码并结合FPGA集成度高、速度快的特点,用ALTERA公司的Cyclone系列FPGA芯片EP2C8T144C6实现了HDB3编解码电路的设计.该设计提高了整个通信系统的集成度,克服了分立硬件电路带来的抗干扰差和不易调整等缺陷.实验结果表明:系统的传输误码率低于10 6.该设计可应用到实际的通信系统传输中. 展开更多
关键词 hdb3编解码 现场可编程门阵列 VHDL语言
在线阅读 下载PDF
基于CD22103的AMI/HDB3编解码电路设计 被引量:1
3
作者 吴海涛 陈英俊 梁迎春 《肇庆学院学报》 2008年第2期33-35,42,共4页
基于AMI/HDB3编解码原理,设计了一种用CD22103集成芯片实现AMI/HDB3编解码的硬件电路.详细分析了编解码的实现过程、单双极性变换及位同步,最后给出实验结果并分析了编解码时延.结果表明:该电路简单且成本低廉,运行稳定可靠,有实际应用... 基于AMI/HDB3编解码原理,设计了一种用CD22103集成芯片实现AMI/HDB3编解码的硬件电路.详细分析了编解码的实现过程、单双极性变换及位同步,最后给出实验结果并分析了编解码时延.结果表明:该电路简单且成本低廉,运行稳定可靠,有实际应用价值. 展开更多
关键词 AMI/hdb3 CD22103 编解码 极性变换 位同步
在线阅读 下载PDF
基于CPLD的HDB3码编译码器设计 被引量:2
4
作者 敖天勇 侯卫周 +1 位作者 杨毅 郭立俊 《山西电子技术》 2007年第2期5-7,共3页
在基带传输系统中常需要进行NRZ码和HDB3码间的相互转换。基于CPLD设计了一种能实现该种转换的HDB3码编译码器。该编译码器能进行并行发送编码和接收译码,并带有误码检测和位同步提取的功能。
关键词 hdb3 NRZ 编译码器 CPLD
在线阅读 下载PDF
HDB3编译码电路的FPGA设计 被引量:1
5
作者 卢晶琦 《现代电子技术》 2008年第16期1-2,共2页
HDB3码(3阶高密度双极性码)保持AMI码极性反转的特点,减少连0串的长度,有利于提取定时信息,广泛用于数字通信系统中。针对现有HDB3编码器中存在编码复杂、输出延时长等缺点,设计一种统一位置判断和极性判断的HDB3编码器,并从实际应用出... HDB3码(3阶高密度双极性码)保持AMI码极性反转的特点,减少连0串的长度,有利于提取定时信息,广泛用于数字通信系统中。针对现有HDB3编码器中存在编码复杂、输出延时长等缺点,设计一种统一位置判断和极性判断的HDB3编码器,并从实际应用出发,将误码检测和位同步提取融入译码器芯片中。仿真和实测表明,编译码功能正确,且相对延时较小、灵活性高,具有实用价值。 展开更多
关键词 hdb3 编译码器 FPGA VHDL
在线阅读 下载PDF
基于FPGA的数字基带传输系统编译码器的设计
6
作者 李敏 《湖北民族学院学报(自然科学版)》 CAS 2010年第2期191-193,共3页
选择合适的基带码型是数字基带传输的关键,HDB3码型因其特点成为ITU推荐使用的基带传输码型之一.提出了一种基于FPGA实现HDB3编译码的设计方法,采用VHDL语言,并在Quartus Ⅱ的环境中,验证了该方法实现HDB3编码译码的正确性.
关键词 hdb3编译码 FPGA QuartusⅡ
在线阅读 下载PDF
基于CPLD的信道编解码器的设计与实现
7
作者 黄小娟 王福明 《山西电子技术》 2011年第2期68-69,共2页
设计是以信道的编解码的思想,实现信道的编解过程,通过用VHDL语言对A ltera公司生产的可编程逻辑器件CPLD进行编程,从而实现HDB3码编解码过程,同时也可采用原理图的形式用CPLD实现卷积码编解码器。通过本次设计,实现了信道的编解码,从... 设计是以信道的编解码的思想,实现信道的编解过程,通过用VHDL语言对A ltera公司生产的可编程逻辑器件CPLD进行编程,从而实现HDB3码编解码过程,同时也可采用原理图的形式用CPLD实现卷积码编解码器。通过本次设计,实现了信道的编解码,从而了解信道的编解码过程。 展开更多
关键词 信道编解码 CPLD hdb3 卷积码
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部