期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
利用FPGA实现HDB3编解码功能 被引量:5
1
作者 朱勤为 唐宁 赵明剑 《电子设计工程》 2009年第12期76-79,共4页
HDB3(三阶高密度双极性)码具有无直流分量、低频成分少、连零个数不超过3个、便于提取时钟信号等特点。通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码实现方法,给出Verilog HDL语言的实现方法和仿真波形,完成硬件... HDB3(三阶高密度双极性)码具有无直流分量、低频成分少、连零个数不超过3个、便于提取时钟信号等特点。通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码实现方法,给出Verilog HDL语言的实现方法和仿真波形,完成硬件电路的设计和测试,采用该方法设计的HDB3编解码器已应用于相关实验设备中。 展开更多
关键词 hdb3编码 hdb3解码 FPGA VERILOG HDL
在线阅读 下载PDF
基于EPM3128的HDB3编译码器的实现 被引量:1
2
作者 周锋 卞金洪 曹瑞 《国外电子测量技术》 2011年第2期71-74,共4页
数字基带信号的传输是数字通信系统的一个重要组成部分,HDB3编码是数字基带信号传输中常用的传输码型。本文介绍了HDB3编码规则,提出了一种基于EPM3128实现编译码的方法,该方法具有成本低、电路简单、执行速度快、升级方便等特点。同时... 数字基带信号的传输是数字通信系统的一个重要组成部分,HDB3编码是数字基带信号传输中常用的传输码型。本文介绍了HDB3编码规则,提出了一种基于EPM3128实现编译码的方法,该方法具有成本低、电路简单、执行速度快、升级方便等特点。同时由于CPLD可重复编程的特点,可以对它进行在线修改,便于设备的调试和运行。此编译码器已经过实际测试,运行稳定可靠,可用于实际电路中。 展开更多
关键词 数字通信 CPLD hdb3编译码器
在线阅读 下载PDF
基于单片机的HDB3编/译码器的设计与实现 被引量:1
3
作者 林战平 《光通信技术》 CSCD 北大核心 2013年第6期25-27,共3页
介绍了一种基于单片机的HDB3编/译码器的设计。以常用的51系列单片机为核心,结合外围电路,实现了HDB3编/译码器的功能。在单片机应用系统之间的数字基带通信中,具有一定的应用前景。
关键词 hdb3 译码器 单片机
在线阅读 下载PDF
基于DSP Builder的HDB3编码器设计
4
作者 刘祝华 姚燕 《微计算机信息》 北大核心 2008年第29期267-269,共3页
HDB3码是重要的基带传输码型之一。HDB3编码器可以用专用的DSP芯片或PLD器件(FPGA或CPLD)完成设计,且用VHDL语言设计较多。本文给出了一种新的基于DSP Builder的HDB3编码器设计方案。该编码器设计结果可以单独做为一个编码系统在硬件中... HDB3码是重要的基带传输码型之一。HDB3编码器可以用专用的DSP芯片或PLD器件(FPGA或CPLD)完成设计,且用VHDL语言设计较多。本文给出了一种新的基于DSP Builder的HDB3编码器设计方案。该编码器设计结果可以单独做为一个编码系统在硬件中实现,也可以做为其他设计的子模块被调用。同时,在Altera的NiosⅡ嵌入式系统设计中也可以做为一个编码接口元件被使用。文章最后,通过simulink和QuartusⅡ的仿真验证了该设计功能的正确性。 展开更多
关键词 hdb3编码器 DSP BUILDER SIMULINK QuartusⅡ
在线阅读 下载PDF
具有在线修复能力的强容错三模冗余系统设计及实验研究 被引量:34
5
作者 姚睿 王友仁 +1 位作者 于盛林 陈则王 《电子学报》 EI CAS CSCD 北大核心 2010年第1期177-183,共7页
为提高太空恶劣环境中电子系统的可靠性,提出了一种具有芯片级在线修复能力的强容错三模冗余(TMR)系统结构及设计方法,可在不影响系统正常工作的前提下实现故障模块的在线修复.该系统采用TMR结构,可实时检测定位故障模块;模块采用组件... 为提高太空恶劣环境中电子系统的可靠性,提出了一种具有芯片级在线修复能力的强容错三模冗余(TMR)系统结构及设计方法,可在不影响系统正常工作的前提下实现故障模块的在线修复.该系统采用TMR结构,可实时检测定位故障模块;模块采用组件备份法设计,故障发生时可通过备件切换法快速自修复,模块中每个故障组件均可通过进化进行修复;并通过异构冗余降低2个以上模块同时故障的概率.以具有片内三模冗余的三阶高密度双极性(HDB3)编码器系统设计为例,对系统结构和各种容错修复机制进行了验证,结果表明系统可靠性得到很大提高. 展开更多
关键词 航天器 电子设备 容错技术 进化硬件 三模冗余 hdb3编码器
在线阅读 下载PDF
基于VHDL的新型舰用便携式电缆检测装置研究
6
作者 曲志涌 《计算机测量与控制》 CSCD 北大核心 2009年第9期1764-1767,共4页
传统的舰用电缆检测方法单一、繁琐、劳动强度较大以及检测精度较低,针对此问题提出了用硬件描述语言VHDL进行系统设计,并着重介绍了新型舰用便携式电缆检测装置系统组成、软硬件的设计与实现方法以及用HDB3编码器进行电路仿真。实践证... 传统的舰用电缆检测方法单一、繁琐、劳动强度较大以及检测精度较低,针对此问题提出了用硬件描述语言VHDL进行系统设计,并着重介绍了新型舰用便携式电缆检测装置系统组成、软硬件的设计与实现方法以及用HDB3编码器进行电路仿真。实践证明,通过VHDL设计的便携式检测装置的检测精度较高,操作方便,具备一定的推广应用前景。 展开更多
关键词 VHDL hdb3编码器 电路仿真
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部