期刊文献+
共找到53篇文章
< 1 2 3 >
每页显示 20 50 100
H.264/AVC帧间多种块模式的编码性能分析与研究 被引量:7
1
作者 成运 戴葵 王志英 《计算机工程与应用》 CSCD 北大核心 2005年第5期33-36,156,共5页
H.264/AVC是最新的国际视频标准,与其它视频编码标准相比,其在编码效率方面有强大的优势:在相同的重建图像质量下,H.264/AVC比MPEG-2H.263++和MPEG-4的第2部分分别节约64.46%、、48.80%和38.62%的码率。但H.264/AVC中编码效率的提高是... H.264/AVC是最新的国际视频标准,与其它视频编码标准相比,其在编码效率方面有强大的优势:在相同的重建图像质量下,H.264/AVC比MPEG-2H.263++和MPEG-4的第2部分分别节约64.46%、、48.80%和38.62%的码率。但H.264/AVC中编码效率的提高是以增加巨大的运算量为前提的。该文在介绍H.264/AVC中的宏块分块模式、运动估计及模式选择算法的基础上,重点对各种帧间块模式下的运动估计及4×4亮度变换与量化操作进行了分析,然后对各种帧间块模式的组合进行了实验研究,实验结果表明,当帧间只用块模式1~4时,在相同的比特率下客观图像质量亮度分量的PSNR比帧间使用全部块模式时平均降低0.13dB,而编码的时间平均能减少40%左右。 展开更多
关键词 h.264/avc 块模式 编码效率
在线阅读 下载PDF
基于半脆弱水印的H.264/AVC视频流的内容级认证 被引量:8
2
作者 王小静 杨高波 朱宁波 《通信学报》 EI CSCD 北大核心 2009年第11期71-78,共8页
针对低码率的H.264/AVC视频流,提出了一种基于半脆弱水印的内容级视频认证方案。利用I帧内块组之间能量不变的特点构建基于内容的特征码,并根据DCT系数特点,通过符号编码方式嵌入到幅值较小的DCT系数。为了保持嵌入前后视频流码率的基... 针对低码率的H.264/AVC视频流,提出了一种基于半脆弱水印的内容级视频认证方案。利用I帧内块组之间能量不变的特点构建基于内容的特征码,并根据DCT系数特点,通过符号编码方式嵌入到幅值较小的DCT系数。为了保持嵌入前后视频流码率的基本恒定,引入了误差准则函数。此外,根据P帧中低频AC系数的正负符号统计特性,将帧号嵌入到AC系数。通过对提取出的水印信息和重构的认证码进行比较可实现篡改检测。仿真实验结果验证了本方案的有效性。 展开更多
关键词 视频认证 h.264/avc 半脆弱水印 符号编码
在线阅读 下载PDF
一种基于整数DCT系数调制及N维魔方矩阵的H.264/AVC信息隐藏方法 被引量:2
3
作者 李松斌 付江云 +2 位作者 刘鹏 戴琼兴 邓浩江 《小型微型计算机系统》 CSCD 北大核心 2013年第10期2293-2297,共5页
针对H.264/AVC视频编码标准提出了一种基于整数DCT系数调制及N维魔方矩阵的信息隐藏方法,该方法通过构造N维魔方矩阵,最多仅需修改N个整数DCT系数中的一个即可实现一位2N+1进制数的嵌入.实验表明,当N取3时,本文提出的方法在嵌入效率方... 针对H.264/AVC视频编码标准提出了一种基于整数DCT系数调制及N维魔方矩阵的信息隐藏方法,该方法通过构造N维魔方矩阵,最多仅需修改N个整数DCT系数中的一个即可实现一位2N+1进制数的嵌入.实验表明,当N取3时,本文提出的方法在嵌入效率方面比现有方法提高了180%,同时在视频质量和码率方面本文方法有较大优势;并且,随着N的增大上述优势也趋于增强. 展开更多
关键词 信息隐藏 N维魔方矩阵 嵌入效率 h.264/avc 整数DCT系数
在线阅读 下载PDF
基于DM642平台的视频会议中H.264/AVC编码器优化 被引量:1
4
作者 罗嵘 史圣卿 陈彬 《微电子学与计算机》 CSCD 北大核心 2009年第9期40-43,共4页
针对视频会议系统应用,基于DM642平台进行了H.264/AVC编码器的优化.优化过程分为三步,首先是编码体系结构的选择及功能裁剪,其次是对运动估计算法进行优化,最后是针对平台的优化.在DM642平台上进行了测试,实现了20 f/s CIF(352×288... 针对视频会议系统应用,基于DM642平台进行了H.264/AVC编码器的优化.优化过程分为三步,首先是编码体系结构的选择及功能裁剪,其次是对运动估计算法进行优化,最后是针对平台的优化.在DM642平台上进行了测试,实现了20 f/s CIF(352×288)格式图像的实时编码. 展开更多
关键词 视频会议 编码器 h.264/avc 运动估计 实时编码
在线阅读 下载PDF
帧间编码模式选择及其择优早期终止的H.264/AVC快速算法 被引量:4
5
作者 章国宝 李亮 《中国图象图形学报》 CSCD 北大核心 2009年第1期59-64,共6页
通过研究H.264/AVC帧间编码中最佳模式分布,提出了3种模式选择早期终止策略,分别对SKIP,P16×16,P16×8和P8×16这3类模式成为最佳编码模式进行判断,适当地结束编码模式选择过程,避免了对后面不可能模式率失真代价的计算,... 通过研究H.264/AVC帧间编码中最佳模式分布,提出了3种模式选择早期终止策略,分别对SKIP,P16×16,P16×8和P8×16这3类模式成为最佳编码模式进行判断,适当地结束编码模式选择过程,避免了对后面不可能模式率失真代价的计算,从而减少了帧间编码的计算复杂度。实验结果表明,该算法可以减少H.264/AVC编码器50%~70%的编码时间,同时保持与全搜索算法基本一致的编码性能,峰值信噪比PSNR平均下降0.17dB左右,编码比特率平均增加2.42%。 展开更多
关键词 视频编码h.264/avc帧间编码快速编码模式选择 编码器优化
在线阅读 下载PDF
基于H.264/AVC的帧内4×4预测模式快速选择算法 被引量:1
6
作者 周巍 周欣 段哲民 《西北工业大学学报》 EI CAS CSCD 北大核心 2012年第3期440-444,共5页
在H.264/AVC视频编解码标准中,帧内预测利用周围像素预测当前块来降低空间冗余,能极大地提高H.264/AVC的编码效率。然而,帧内预测的4×4预测有9种模式,为选出最佳模式,全搜索算法需要花费极大的计算量。为了降低帧内预测的复杂度,... 在H.264/AVC视频编解码标准中,帧内预测利用周围像素预测当前块来降低空间冗余,能极大地提高H.264/AVC的编码效率。然而,帧内预测的4×4预测有9种模式,为选出最佳模式,全搜索算法需要花费极大的计算量。为了降低帧内预测的复杂度,文章结合9种预测模式的各自特点和整数变换的线性性质,提出一种适用于H.264/AVC帧内4×4模式选择的快速变换和量化算法来减少对应模式变换和量化操作步骤的计算量。实验结果表明,优化算法可以有效地减少整数变换和量化操作的计算量。 展开更多
关键词 h.264/avc 帧内预测 整数变换 量化
在线阅读 下载PDF
H.264/AVC帧间宏块编码模式选择的VLSI设计 被引量:1
7
作者 王庆春 何晓燕 曹喜信 《电视技术》 北大核心 2007年第12期17-19,共3页
对比分析了高复杂度(RDO_on)和低复杂度(RDO_off)帧间宏块编码模式选择的硬件实现代价,给出了H.264/AVC编码器系统芯片的低复杂度帧间宏块编码模式选择的VLSI设计;并在Altera DE2开发板上进行了FPGA验证。
关键词 h.264/avc编码器 率失真优化 宏块 模式选择
在线阅读 下载PDF
视频编码H.264/AVC新技术及其优化 被引量:4
8
作者 张锐 黄本雄 《电信工程技术与标准化》 2005年第2期37-39,共3页
本文详细介绍了视频编码新标准H.264/AVC中的运动估计和运动补偿、预测、证书变换、量化、熵编码环路滤波、帧切换等技术及其优化设计。
关键词 h.264/avc 视频编码 环路滤波 熵编码 运动补偿 运动估计 切换 证书 优化 量化
在线阅读 下载PDF
H.264/AVC编码器中6阶插值滤波器的实现
9
作者 王庆春 曹喜信 +2 位作者 路卫军 何晓燕 曹健 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第3期417-420,共4页
针对H.264/AVC视频编码器的系统芯片设计,提出了6阶1/2像素插值滤波器的4种具体实现结构;并且在相同的约束条件下,使用Synopsys综合工具比较了各自的实现代价,最终给出了6阶1/2像素插值滤波器的优化实现结构。
关键词 h.264/avc视频编码器 6阶插值滤波器 芯片面积 路径延迟
在线阅读 下载PDF
H.264/AVC帧内预测技术研究 被引量:1
10
作者 赖昌材 蒋洁 《科教文汇》 2011年第6期73-74,共2页
H.264/AVC视频编解码标准中,帧内预测是很重要的一部分。本文分析研究了H.264/AVC中的帧内预测过程以及目前帧内预测研究的新进展。
关键词 h.264/avc 帧内预测 编码效率 率失真优
在线阅读 下载PDF
H.264/AVC中计算复杂度可调的快速模式选择算法
11
作者 朱向军 朱善安 《中国图象图形学报》 CSCD 北大核心 2006年第9期1210-1216,共7页
H.264/AVC视频编码标准采用多模式编码技术虽显著提高了编码效率,但由于该技术计算复杂度极高,因此为了降低计算复杂度,提出了一种计算复杂度可调的快速模式选择算法。该算法依据编码模式的特点和最佳模式分布规律,利用运动活性... H.264/AVC视频编码标准采用多模式编码技术虽显著提高了编码效率,但由于该技术计算复杂度极高,因此为了降低计算复杂度,提出了一种计算复杂度可调的快速模式选择算法。该算法依据编码模式的特点和最佳模式分布规律,利用运动活性及已测试模式所得残差的量化系数来预测尚未测试模式的编码性能,并略过不必要测试的模式,通过选择恰当的阈值即可实现计算复杂度的调整。实验表明,与全模式选择算法相比,采用该算法编码速度可以提高2~4倍,而且重建质量和编码效率损失极小。 展开更多
关键词 视频编码 h.264/avc 模式选择 编码效率
在线阅读 下载PDF
基于H.264/AVC视频的低频隐写算法 被引量:5
12
作者 花广路 李芝棠 冯兵 《通信学报》 EI CSCD 北大核心 2013年第S2期47-50,共4页
在分析现有视频信息隐藏算法的基础上,结合H.264/AVC视频低频域系数的特征,提出一种基于H.264/AVC低频域视频信息隐藏算法。在量化后的离散余弦变换(DCT,discrete cosine transform)块低频区中,选取3个绝对值最大的非零系数,用改进的矩... 在分析现有视频信息隐藏算法的基础上,结合H.264/AVC视频低频域系数的特征,提出一种基于H.264/AVC低频域视频信息隐藏算法。在量化后的离散余弦变换(DCT,discrete cosine transform)块低频区中,选取3个绝对值最大的非零系数,用改进的矩阵编码的方法嵌入信息。实验结果表明,该算法能够实现实时嵌入和提取信息,信息嵌入容量大,嵌入效率高,对视频质量影响较小等特点。 展开更多
关键词 h.264/avc 低频域 信息隐藏 矩阵编码
在线阅读 下载PDF
抗重量化转码的H.264/AVC视频水印算法 被引量:6
13
作者 徐达文 王让定 《电子与信息学报》 EI CSCD 北大核心 2013年第5期1229-1235,共7页
根据H.264/AVC特定的编解码架构,该文提出一种基于残差系数符号编码的新水印方案。在重量化转码分析的基础上,结合纹理复杂度和率失真开销差距选择嵌入水印的宏块,解决了重量化转码过程中宏块模式变化引起水印不同步问题。水印嵌入不是... 根据H.264/AVC特定的编解码架构,该文提出一种基于残差系数符号编码的新水印方案。在重量化转码分析的基础上,结合纹理复杂度和率失真开销差距选择嵌入水印的宏块,解决了重量化转码过程中宏块模式变化引起水印不同步问题。水印嵌入不是直接对系数进行叠加,而是结合DCT残差系数特点,通过特定的符号编码方式对系数进行轻微调制。实验结果表明,该算法可以抵抗重量化转码、加性白高斯噪声、亮度与对比度调节等攻击,并且能很好地保持视频感知质量。 展开更多
关键词 视频水印 h 264 avc 重量化转码 符号编码
在线阅读 下载PDF
H.264/AVC中基于决策树的P帧快速模式选择 被引量:3
14
作者 王萍 张晓丹 张磊 《中国图象图形学报》 CSCD 北大核心 2014年第3期476-483,共8页
目的 H.264/AVC帧间预测编码需要对所有可能编码模式计算并比较率失真代价,众多的模式类型导致了P帧编码的计算复杂度非常高。为此提出一种针对P帧的基于决策树的快速候选模式选择算法。方法在对宏块进行16×16的帧间运动估计后,首... 目的 H.264/AVC帧间预测编码需要对所有可能编码模式计算并比较率失真代价,众多的模式类型导致了P帧编码的计算复杂度非常高。为此提出一种针对P帧的基于决策树的快速候选模式选择算法。方法在对宏块进行16×16的帧间运动估计后,首先根据残差宏块中4×4全零系数块个数对部分宏块直接选择出候选模式;然后使用16个4×4块的变换域系数绝对值之和(SATD)值,采用决策树分类方法对其余宏块选择候选模式。结果由于只需对候选模式进行编码,因此有效降低了编码器的计算复杂度。实验结果表明,与原始全搜索编码算法相比,该算法对不同运动程度的视频序列获得了较一致的编码时间的节省,同时平均峰值信噪比的损失和平均比特率的增加均较少。结论新的P帧帧间预测候选模式选择算法,根据帧间运动估计后的残差宏块信息,采用决策树方法对候选模式集进行分类。实验结果表明,该算法能在保证视频编码质量的前提下,有效地降低编码过程中的计算量,缩短编码时间。 展开更多
关键词 h 264 avc 编码 帧间 模式选择
原文传递
一种H.264/AVC视频编码并行算法 被引量:3
15
作者 夏龄 舒涛 《计算机工程》 CAS CSCD 2013年第4期314-317,共4页
针对H.264/AVC视频编码串行算法编解码耗时长的问题,提出一种新的基于动态调度的H.264/AVC视频编码并行算法。以画面组为并行编码单元,各个并行计算单元之间采用全局通信模式,即Master-Worker模式进行互相通信,可降低并行编码的通信成... 针对H.264/AVC视频编码串行算法编解码耗时长的问题,提出一种新的基于动态调度的H.264/AVC视频编码并行算法。以画面组为并行编码单元,各个并行计算单元之间采用全局通信模式,即Master-Worker模式进行互相通信,可降低并行编码的通信成本。实验结果验证了该算法在H.264/AVC视频编码应用中的优越性,能够保证视频的质量,且具有较高的编码加速比。 展开更多
关键词 动态调度 静态调度 h 264 avc编码 并行算法 画面组级别 视频编码
在线阅读 下载PDF
H.264/AVC视频编码原理及主要技术 被引量:1
16
作者 宗怡 周承仙 《科技情报开发与经济》 2007年第1期245-247,共3页
介绍了H.264/AVC编码器、解码器的原理,分析了H.264的主要技术如分层设计、帧内预测编码、帧间预测编码等。
关键词 h.264/avc 视频编码 编码器 解码器
在线阅读 下载PDF
H.264/AVC编码器中运动估计的低代价VLSI实现(英文)
17
作者 王腾 王新安 +1 位作者 谢峥 胡子一 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第4期768-780,共13页
通过对运动估计算法进行优化,提出一种应用新型存储结构的流水线实现结构。通过采用合适的搜索策略、高效的率失真优化代价计算和插值部件、创新的存储结构及优化的数据流调度,实现具有低硬件代价和存储访问的快速运动估计。该设计在SMI... 通过对运动估计算法进行优化,提出一种应用新型存储结构的流水线实现结构。通过采用合适的搜索策略、高效的率失真优化代价计算和插值部件、创新的存储结构及优化的数据流调度,实现具有低硬件代价和存储访问的快速运动估计。该设计在SMIC 130 nm工艺下综合,时钟频率可达到167 MHz,消耗181.7 K逻辑门和13.8 KB存储,相比同类设计具有更高的硬件效率。该设计集成在一个H.264/AVC编码器中进行FPGA原型验证和VLSI实现。SMIC 65 nm工艺下,整个芯片面积为1.74 mm×1.74 mm,工作频率为350 MHz,可以支持实时高清(1080P@60fps)编码。 展开更多
关键词 h 264 avc 运动估计 流水线结构 实时高清编码 VLSI
在线阅读 下载PDF
一种帧间稳定的H.264/AVC实时码率控制方法
18
作者 曾嘉亮 《自动化技术与应用》 2015年第9期29-34,共6页
提出一种适用于H.264/AVC实时编码器的码率控制方法 ,该方法能够在编码伊始就准确估计出整个GOP的平均QP值,从而获得帧间图像质量稳定的主观评价,并且执行速度快,实验数据表明,该方法比传统的X264-ABR方法快36~300倍。
关键词 h.264/avc 码率控制 实时编码 帧间稳定
在线阅读 下载PDF
超高清实时H.264/AVC编码系统设计 被引量:1
19
作者 邓刚 高志勇 张小云 《电视技术》 北大核心 2014年第15期12-15,共4页
基于多核处理器的并行计算能力,设计并实现实时超高清分辨率(3 840×2 160)的H.264/AVC视频编码系统。该系统在原始像素输入端实现高效的内存管理,超高清编码器采用帧级、条带级、指令级的并行方案,码流输出端则采用FIFO缓冲器对RT... 基于多核处理器的并行计算能力,设计并实现实时超高清分辨率(3 840×2 160)的H.264/AVC视频编码系统。该系统在原始像素输入端实现高效的内存管理,超高清编码器采用帧级、条带级、指令级的并行方案,码流输出端则采用FIFO缓冲器对RTP包的传输速度进行控制。实验结果表明,编码系统能实时对超高清视频源进行并行编码,通过RTP封装格式传输至IP网络,用户可使用视频播放器接收并回放。 展开更多
关键词 超高清 h 264 avc编码器 Tilera多核处理器 并行计算
在线阅读 下载PDF
An efficient hardware design for HDTV H.264/AVC encoder
20
作者 Liang WEI Dan-dan DING +2 位作者 Juan DU Bin-bin YU Lu YU 《Journal of Zhejiang University-Science C(Computers and Electronics)》 SCIE EI 2011年第6期499-506,共8页
This paper presents a hardware efficient high definition television (HDTV) encoder for H.264/AVC. We use a two-level mode decision (MD) mechanism to reduce the complexity and maintain the performance, and design a sha... This paper presents a hardware efficient high definition television (HDTV) encoder for H.264/AVC. We use a two-level mode decision (MD) mechanism to reduce the complexity and maintain the performance, and design a sharable architecture for normal mode fractional motion estimation (NFME), special mode fractional motion estimation (SFME), and luma motion compensation (LMC), to decrease the hardware cost. Based on these technologies, we adopt a four-stage macro-block pipeline scheme using an efficient memory management strategy for the system, which greatly reduces on-chip memory and bandwidth requirements. The proposed encoder uses about 1126k gates with an average Bjontegaard-Delta peak signal-to-noise ratio (BD-PSNR) decrease of 0.5 dB, compared with JM15.0. It can fully satisfy the real-time video encoding for 1080p@30 frames/s of H.264/AVC high profile. 展开更多
关键词 h.264/avc high-definition television(hDTV) hARDWARE ARChITECTURE encodER
原文传递
上一页 1 2 3 下一页 到第
使用帮助 返回顶部