期刊文献+
共找到77篇文章
< 1 2 4 >
每页显示 20 50 100
富士通微电子推出新型超低功耗全高清H.264 CODEC芯片
1
《电子元器件应用》 2009年第1期83-83,共1页
富士通微电子(上海)有限公司近日宣布推出两款新型大规模集成电路(LSI),可支持全高清视频(1920点×1 080行)的H.264格式下的编、解码.这两款产品扩充了其在H.264(*1)CODECLSI产品的阵容。
关键词 h.264 codec芯片 微电子 富士通 超低功耗 大规模集成电路 产品
在线阅读 下载PDF
MB86H55/56:全高清H.264 CODEC芯片
2
《世界电子元器件》 2008年第12期50-50,共1页
富士通微电子推出两款新型大规模集成电路(LSI),可支持全高清视频(1920点×1080行)的H.264格式下的编、解码,这两款产品扩充了其在H.264 CODEC LSI产品的阵容。MB86H55芯片将率先推出,该芯片在低功耗方面具有行业领先水平... 富士通微电子推出两款新型大规模集成电路(LSI),可支持全高清视频(1920点×1080行)的H.264格式下的编、解码,这两款产品扩充了其在H.264 CODEC LSI产品的阵容。MB86H55芯片将率先推出,该芯片在低功耗方面具有行业领先水平,在进行全高清编码时,包含内置存储器的功耗总共为500mW。此外,即将推出的MB86H56芯片可支持处理全高清视频(簿秒60帧(逐行扫描))(60p),可进一步提高图像画质。 展开更多
关键词 codec芯片 h.264 大规模集成电路 h.264 内置存储器 逐行扫描 低功耗 微电子
在线阅读 下载PDF
超低功耗全高清H.264 CODEC芯片
3
《今日电子》 2009年第1期108-108,共1页
MB86H55和MB86H56两款CODEC可支持全高清视频(1920×1080)的H.264格式下的编解码。这两款产品中均内置存储器,封装仅为15mm×15mm,适合便携式设备(如数字摄像机)、网络家电、商用广播设备及安全监控相机记录、播放并传... MB86H55和MB86H56两款CODEC可支持全高清视频(1920×1080)的H.264格式下的编解码。这两款产品中均内置存储器,封装仅为15mm×15mm,适合便携式设备(如数字摄像机)、网络家电、商用广播设备及安全监控相机记录、播放并传输高画质高清视频。 展开更多
关键词 codec芯片 h.264 超低功耗 内置存储器 数字摄像机 便携式设备 网络家电 安全监控
在线阅读 下载PDF
富士通微电子推出全高清H.264CODEC芯片
4
《中国集成电路》 2008年第11期6-6,共1页
富士通微电子(上海)有限公司今日宣布推出两款新型大规模集成电路,可支持全高清视频(1,920点×1,080行)的H.264格式下的编、解码,这两款产品扩充了其在H.264(^*1)CODECLSI产品的阵容。其中一款具有超低功耗性能的芯片-M... 富士通微电子(上海)有限公司今日宣布推出两款新型大规模集成电路,可支持全高清视频(1,920点×1,080行)的H.264格式下的编、解码,这两款产品扩充了其在H.264(^*1)CODECLSI产品的阵容。其中一款具有超低功耗性能的芯片-MB86H55芯片将率先推出,该芯片在低功耗方面具有行业领先水平,在进行全高清编码时,包含内置存储器的功耗总共仅为500mw。 展开更多
关键词 codec芯片 h.264 微电子 富士通 低功耗性能 大规模集成电路 内置存储器 产品
在线阅读 下载PDF
新型超低功耗全高清H.264 CODEC
5
《国外电子元器件》 2008年第12期95-95,共1页
富士通微电子(上海)有限公司推出两款新型大规模集成电路(LSI)。可支持全高清视频(1920点X1080行)的H.264格式下的编、解码,这两款产品扩充了其在H.264CODECLSI产品的阵容。其中一款具有超低功耗性能的器件-MB86H55率先推出.... 富士通微电子(上海)有限公司推出两款新型大规模集成电路(LSI)。可支持全高清视频(1920点X1080行)的H.264格式下的编、解码,这两款产品扩充了其在H.264CODECLSI产品的阵容。其中一款具有超低功耗性能的器件-MB86H55率先推出.该器件在低功耗方面具有行业领先水平,在进行全高清编码时,包含内置存储器的功耗总共仅为500mW。此外.即将推出的MB86H56可支持处理全高清视频(每秒60帧(逐行扫描))(60p),可进一步提高图像画质。 展开更多
关键词 h.264 超低功耗 codec 大规模集成电路 低功耗性能 内置存储器 逐行扫描 微电子
在线阅读 下载PDF
基于H.264的可视电话软件开发 被引量:6
6
作者 曹文明 彭蔓蔓 《电视技术》 北大核心 2005年第10期83-85,共3页
为了开发基于H.264标准的可视电话,采用高性能高速视频数字处理芯片(TMS320DM642)作视频编解码器,充分利用芯片的并行和流水处理功能,在单芯片上实现了视/音频编解码的并行实时处理,并达到可视电话实时通信要求。
关键词 h.264标准 可视电话 DM642处理器 视频编解码器
在线阅读 下载PDF
基于CUDA的H.264并行解码器设计与实现 被引量:2
7
作者 陈勇 吴晓民 +1 位作者 杨坚 奚宏生 《计算机工程》 CAS CSCD 北大核心 2016年第5期249-252,257,共5页
针对H.264视频编解码标准复杂度高、运算量大的缺点,基于统一计算设备架构平台设计并实现CPU+GPU异构并行H.264解码器,利用GPU的并行计算能力和CPU的逻辑控制优势加快运行速度,提高解码性能。实验结果表明,与FFmpege中传统的串... 针对H.264视频编解码标准复杂度高、运算量大的缺点,基于统一计算设备架构平台设计并实现CPU+GPU异构并行H.264解码器,利用GPU的并行计算能力和CPU的逻辑控制优势加快运行速度,提高解码性能。实验结果表明,与FFmpege中传统的串行解码器相比,利用GPU加速的H.264并行解码器能获得2倍~7倍的性能提升,各并行单独模块也可实现5倍~11倍的加速。 展开更多
关键词 图形处理器 统一计算设备架构平台 h.264标准 视频编解码器 并行化
在线阅读 下载PDF
H.264高清记录格式的特点与应用 被引量:3
8
作者 于援东 毛莉花 《电视技术》 北大核心 2008年第1期74-76,共3页
在原有高清视频格式分析的基础上,对新型高清记录格式H.264的特点与应用进行了分析与讨论,最后还介绍了其他几种高清压缩编码方式。
关键词 h.264标准 高清 标清 hdV格式 MPEG-2标准 图像组
在线阅读 下载PDF
基于多DSP的H.264高清视频实时编码系统 被引量:8
9
作者 郭春辉 《现代电子技术》 2010年第5期135-137,141,共4页
最新H.264国际视频压缩标准为达到高效率的压缩性能而采用了复杂的算法,使得采用该标准实现高清视频编码压缩变得异常困难。参考相关论文,给出一种基于多条带、多DSP的并行编码系统。该系统按照DSP的数目及各DSP的处理能力,将当前... 最新H.264国际视频压缩标准为达到高效率的压缩性能而采用了复杂的算法,使得采用该标准实现高清视频编码压缩变得异常困难。参考相关论文,给出一种基于多条带、多DSP的并行编码系统。该系统按照DSP的数目及各DSP的处理能力,将当前高清视频图像横向上分割为大小不一的若干子图像并分别送各DSP进行并行编码压缩,最终合并各DSP生成的子码流,输出整帧图像编码压缩码流。测试结果显示,该系统对1920×1080P高清视频图像,在2~8Mb/s的码率下,可以达到每秒25帧以上的实时编码压缩。 展开更多
关键词 h.264 DSP 高清 视频压缩
在线阅读 下载PDF
H.264高清视频编码器的设计与实现 被引量:1
10
作者 李飞 卿粼波 +1 位作者 滕奇志 何小海 《微型机与应用》 2015年第6期42-44,共3页
针对高清视频庞大的数据量以及H.264编码器复杂的编码结构引起的低编码速率的问题,对影响算法编码速率的原因进行了深入分析,并设计了高效的多核并行方案,进而充分利用TMS320C6678的多核性能,并结合TMS320C6678的运算存储特性,对H.264... 针对高清视频庞大的数据量以及H.264编码器复杂的编码结构引起的低编码速率的问题,对影响算法编码速率的原因进行了深入分析,并设计了高效的多核并行方案,进而充分利用TMS320C6678的多核性能,并结合TMS320C6678的运算存储特性,对H.264编码器进行了多方面的优化,最终使H.264编码器对720P高清视频序列编码速率从1.2 fps增加到27.2 fps,更加贴近于实际应用。 展开更多
关键词 h.264编码器 TMS320C6678 高清视频
在线阅读 下载PDF
视频编解码器H.264的DSP实现与优化 被引量:1
11
作者 杨贵新 谷志锋 梁丽娟 《无线电工程》 2013年第4期13-16,共4页
为了提高视频通信中数据传输的效率,在TI的TMS320DM6446开发平台上,对H.264视频编解码器进行了研究。阐述了达芬奇平台的特点及开发方法,分析了视频编解码的实现过程,并对代码进行了优化,详细讨论了基于达芬奇平台的C程序源代码转化为... 为了提高视频通信中数据传输的效率,在TI的TMS320DM6446开发平台上,对H.264视频编解码器进行了研究。阐述了达芬奇平台的特点及开发方法,分析了视频编解码的实现过程,并对代码进行了优化,详细讨论了基于达芬奇平台的C程序源代码转化为汇编的优化技巧,对优化结果进行了比较和分析。该设计解决了达芬奇芯片内部DSP端和ARM端之间的双核通信问题。通过试验验证,基于该硬件平台实现的视频编解码器稳定可靠,有效地提高了视频的传输效率,其较好的压缩效果和可重构的灵活性也能够很好地满足工程应用的要求。 展开更多
关键词 达芬奇 编解码引擎 h 264 双核 TMS320DM6446
在线阅读 下载PDF
基于FFmpeg的H.264视频解码器的研究与实现 被引量:9
12
作者 何圆圆 何凯 《电脑知识与技术(过刊)》 2012年第12X期8519-8521,8535,共4页
随着三网融合的不断推进以及机顶盒行业的发展,机顶盒解码性能已经成为业务竞争的重要部分。文章提出一种在高清数字机顶盒上基于FFmpeg的本地H.264视频软件解码实现方案,着重分析了FFmpeg中H.264视频解码过程以及将其交叉编译到嵌入式L... 随着三网融合的不断推进以及机顶盒行业的发展,机顶盒解码性能已经成为业务竞争的重要部分。文章提出一种在高清数字机顶盒上基于FFmpeg的本地H.264视频软件解码实现方案,着重分析了FFmpeg中H.264视频解码过程以及将其交叉编译到嵌入式Linux系统的详细步骤。最终在机顶盒平台上实现了H.264视频的解码,对进一步提高机顶盒性能有重要意义。 展开更多
关键词 高清机顶盒 FFMPEG h.264 视频解码 交叉编译
在线阅读 下载PDF
基于DSP的H.264视频编解码器的研究及实现 被引量:2
13
作者 崔强 《航空计算技术》 2012年第1期115-119,122,共6页
在深入研究H.264标准的编解码原理和参考目前主流算法的基础上,基于德州仪器(TI)的达芬奇(DaVin-ci)TMS320DM6446平台实现了H.264视频编解码器。详细地叙述了主流的X264编解码算法在DM6446平台上移植和优化的每一步工作。注重于具体工... 在深入研究H.264标准的编解码原理和参考目前主流算法的基础上,基于德州仪器(TI)的达芬奇(DaVin-ci)TMS320DM6446平台实现了H.264视频编解码器。详细地叙述了主流的X264编解码算法在DM6446平台上移植和优化的每一步工作。注重于具体工程实现技术的讨论,可为相关领域实际工作提供参考。 展开更多
关键词 视频编解码器 h.264 X264 移植 优化
在线阅读 下载PDF
基于达芬奇平台的H.264视频编码器设计 被引量:1
14
作者 韩文俊 任国强 吴钦章 《微计算机信息》 2009年第29期9-10,8,共3页
在TI最新的DaVinci处理器TMS320DM6467开发平台上实现了H.264视频编码的移植。重点阐述了DaVinci平台的特点及开发方法,分析了H.264的移植过程中遇到的难点,解决了该芯片内部DSP端和ARM端之间的双核通信及H.264视频编码程序在双核系统... 在TI最新的DaVinci处理器TMS320DM6467开发平台上实现了H.264视频编码的移植。重点阐述了DaVinci平台的特点及开发方法,分析了H.264的移植过程中遇到的难点,解决了该芯片内部DSP端和ARM端之间的双核通信及H.264视频编码程序在双核系统中分割等问题。 展开更多
关键词 编解码引擎 编解码服务器 XDM 双核 h.264 VISA
在线阅读 下载PDF
嵌入式无线视频通信H.264编解码器的软件优化
15
作者 酒康 屈志毅 +3 位作者 刘艳民 卢峰 陈勇 郭爱平 《计算机应用与软件》 CSCD 2010年第12期266-267,298,共3页
由于无线信道易错、时变和带限的特点,给视频数据的无线传输带来了巨大的挑战。基于无线网络实时视频传输的特点以及嵌入式系统的技术开发环境,根据H.264编码算法要求,提出了内存管理和多线程调度优化设计,并对H.264视频编解码器进行了... 由于无线信道易错、时变和带限的特点,给视频数据的无线传输带来了巨大的挑战。基于无线网络实时视频传输的特点以及嵌入式系统的技术开发环境,根据H.264编码算法要求,提出了内存管理和多线程调度优化设计,并对H.264视频编解码器进行了代码优化。由实验结果可知,使用该优化方案能满足嵌入式无线实时视频通信的要求。研究成果已应用于军用视频通信产品中。 展开更多
关键词 无线信道 视频通信 h.264 编解码器 优化
在线阅读 下载PDF
实时高清H.264编码中CAVLC的流式实现
16
作者 任巨 何义 +1 位作者 吴伟 张春元 《计算机工程与科学》 CSCD 北大核心 2009年第A01期52-54,100,共4页
CAVLC是H.264中熵编码的一种重要实现方式,具有可挖掘的数据级并行特征,但同时具有较强的串行特点。本文分析了CAVLC的程序特征,提出了CAVLC的流式实现方法,并在流处理器STORM-1上进行了实现。实验结果表明本方法能够满足实时高清H.264... CAVLC是H.264中熵编码的一种重要实现方式,具有可挖掘的数据级并行特征,但同时具有较强的串行特点。本文分析了CAVLC的程序特征,提出了CAVLC的流式实现方法,并在流处理器STORM-1上进行了实现。实验结果表明本方法能够满足实时高清H.264编码的性能需求。 展开更多
关键词 CAVLC 流处理 实时高清h.264 高性能计算
在线阅读 下载PDF
基于H.264的视频监控系统的研究和设计 被引量:3
17
作者 蒋勇 阳俊 +1 位作者 付锡林 舒伸 《湖南城市学院学报(自然科学版)》 CAS 2013年第2期75-78,共4页
提出了1种基于H.264标准的视频监控方法.首先阐述系统的整体架构设计,接着介绍服务器/客户端的编程模型,最后提出了1种基于video4linux的视频采集和基于RTP流媒体协议的远程视频传输的实现.
关键词 h 264编解码器 RTP SDL
在线阅读 下载PDF
基于H.264的数字视频压缩图像质量的评价 被引量:3
18
作者 侯素芳 芦汉生 殷玉喆 《光学技术》 CAS CSCD 北大核心 2006年第z1期110-112,共3页
针对H.264数字视频压缩标准,选用双刺激连续质量标度法完成了对受损程度不同的标准自然图像序列的主观评价,开发出了基于VisualC++的PSNR客观评价软件,实验表明用PSNR计算出的客观评价值与主观评价值具有较好的相关性。
关键词 h.264 视频序列 编解码 主观评价 客观评价 相关性
原文传递
H.264滤波器在达芬奇平台下的优化设计 被引量:5
19
作者 沈道宁 陈耀武 《计算机工程》 CAS CSCD 北大核心 2010年第23期220-222,共3页
在H.264/AVC视频标准中,去块滤波可以有效去除图像量化后的方块效应。但其复杂度较高,对去块滤波的优化成为编解码算法中的优化重点。该优化设计应用在基于TI公司TMS320DM6437处理器的实时标清H.264编解码软件中除了通过对算法本身特别... 在H.264/AVC视频标准中,去块滤波可以有效去除图像量化后的方块效应。但其复杂度较高,对去块滤波的优化成为编解码算法中的优化重点。该优化设计应用在基于TI公司TMS320DM6437处理器的实时标清H.264编解码软件中除了通过对算法本身特别是滤波强度判断部分的优化,还利用达芬奇平台的特点提出了整套优化方案。测试结果表明,在不影响图像质量的情况下优化效果有明显提高。 展开更多
关键词 h.264编解码 环内自适应去块滤波器 TMS320DM6437芯片 滤波强度 判断
在线阅读 下载PDF
HDMI标准在高清视频编码SoC设计中的应用 被引量:4
20
作者 陈文娟 林涛 《电视技术》 北大核心 2008年第z1期74-75,共2页
介绍了HDMI接口标准的基本原理及传输过程中的TMDS视频数据的编解码算法。以H.264硬件编码器为例说明了HDMI接口在高清视频编码SoC设计和验证中的应用。
关键词 hdMI接口 TMDS h.264标准 编码器 高清晰度视频 片上系统
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部