期刊文献+
共找到163篇文章
< 1 2 9 >
每页显示 20 50 100
A New Design Method for Variable Digital Filter Based on Field Programmable Gate Array(FPGA) 被引量:2
1
作者 胡文静 仇润鹤 李外云 《Journal of Donghua University(English Edition)》 EI CAS 2012年第2期193-196,共4页
In order to obtain variable characteristics,the digital filter's type,number of taps and coefficients should be changed constantly such that the desired frequency-domain characteristics can be obtained.This paper ... In order to obtain variable characteristics,the digital filter's type,number of taps and coefficients should be changed constantly such that the desired frequency-domain characteristics can be obtained.This paper proposes a method for self-programmable variable digital filter(VDF) design based on field programmable gate array(FPGA).We implement a digital filter system by using custom embedded micro-processor,programmable finite impulse response(P-FIR) macro module,coefficient-loader,clock manager and analog/digital(A/D) or digital/analog(D/A) controller and other modules.The self-programmable VDF can provide the best solution for realization of digital filter algorithms,which are the low-pass,high-pass,band-pass and band-stop filter algorithms with variable frequency domain characteristics.The design examples with minimum 1 to maximum 32 taps FIR filter,based on Modelsim post-routed simulation and onboard running on XUPV5-LX110T,are provided to demonstrate the effectiveness of the proposed method. 展开更多
关键词 variable digital filter(VDF) field programmable gate array(fpga) embedded micro-processor(EMP)
在线阅读 下载PDF
Synthesis of Nonlinear Control of Switching Topologies of Buck-Boost Converter Using Fuzzy Logic on Field Programmable Gate Array (FPGA) 被引量:1
2
作者 Johnson A. Asumadu Vaidhyanathan Jagannathan Arkhom Chachavalnanont 《Journal of Intelligent Learning Systems and Applications》 2010年第1期36-42,共7页
An intelligent fuzzy logic inference pipeline for the control of a dc-dc buck-boost converter was designed and built using a semi-custom VLSI chip. The fuzzy linguistics describing the switching topologies of the conv... An intelligent fuzzy logic inference pipeline for the control of a dc-dc buck-boost converter was designed and built using a semi-custom VLSI chip. The fuzzy linguistics describing the switching topologies of the converter was mapped into a look-up table that was synthesized into a set of Boolean equations. A VLSI chip–a field programmable gate array (FPGA) was used to implement the Boolean equations. Features include the size of RAM chip independent of number of rules in the knowledge base, on-chip fuzzification and defuzzification, faster response with speeds over giga fuzzy logic inferences per sec (FLIPS), and an inexpensive VLSI chip. The key application areas are: 1) on-chip integrated controllers;and 2) on-chip co-integration for entire system of sensors, circuits, controllers, and detectors for building complete instrument systems. 展开更多
关键词 Multi-Fuzzy Logic Controller (MFLC) field programMABLE gate array (fpga) BUCK-BOOST Converter BOOLEAN Look-Up TABLE CO-INTEGRATION
在线阅读 下载PDF
Implementation of Dynamic Matrix Control on Field Programmable Gate Array
3
作者 兰建 李德伟 +1 位作者 杨楠 席裕庚 《Journal of Shanghai Jiaotong university(Science)》 EI 2011年第4期441-446,共6页
High performance computer is often required by model predictive control(MPC) systems due to the heavy online computation burden.To extend MPC to more application cases with low-cost computation facilities, the impleme... High performance computer is often required by model predictive control(MPC) systems due to the heavy online computation burden.To extend MPC to more application cases with low-cost computation facilities, the implementation of MPC controller on field programmable gate array(FPGA) system is studied.For the dynamic matrix control(DMC) algorithm,the main design idea and the implemental strategy of DMC controller are introduced based on a FPGA’s embedded system.The performance tests show that both the computation efficiency and the accuracy of the proposed controller can be satisfied due to the parallel computing capability of FPGA. 展开更多
关键词 model predictive control(MPC) dynamic matrix control(DMC) quadratic programming(QP) active set programmable logic device field programmable gate array(fpga)
原文传递
Fault Prediction and Diagnosis of Warship Equipment Field Programmable Gate Array Software
4
作者 LIU Bojiang YAN Ran +2 位作者 CHAI Haiyan HAN Xinyu TANG Longli 《Journal of Donghua University(English Edition)》 EI CAS 2018年第5期426-429,共4页
In order to solve the current high failure rate of warship equipment field programmable gate array( FPGA) software,fault detection is not timely enough and FPGA detection equipment is expensive and so on. After in-dep... In order to solve the current high failure rate of warship equipment field programmable gate array( FPGA) software,fault detection is not timely enough and FPGA detection equipment is expensive and so on. After in-depth research,this paper proposes a warship equipment FPGA software based on Xilinx integrated development environment( ISE) and ModelSim software.Functional simulation and timing simulation to verify the correctness of the logic design of the FPGA,this method is very convenient to view the signal waveform inside the FPGA program to help FPGA test engineers to achieve FPGA fault prediction and diagnosis. This test method has important engineering significance for the upgrading of warship equipment. 展开更多
关键词 field programMABLE gate array(fpga) FAULT prediction DIAGNOSIS
在线阅读 下载PDF
Development of a Wireless Capsule Endoscope System Based on Field Programmable Gate Array
5
作者 李四青 刘华 《Journal of Shanghai Jiaotong university(Science)》 EI 2017年第2期156-160,共5页
A new modular and programmable wireless capsule endoscope is presented in this paper. The capsule system consumes low power and has small physical size. A new image compression algorithm is presented in this paper to ... A new modular and programmable wireless capsule endoscope is presented in this paper. The capsule system consumes low power and has small physical size. A new image compression algorithm is presented in this paper to reduce power consumption and silicon area. The compression algorithm includes color space transform, uniform quantization, sub-sampling, differential pulse code modulation (DPCM) and Golomb-Rice code. The algorithm is tested in a field programmable gate array (FPGA) development board, and the final result achieves 80% compression rate at 40 dB peak signal to noise ratio (PSNR). The algorithm has high image compression efficiency and low power consumption, compared to other existing works. The system is composed of the following three parts: image capsule endoscope, portable wireless receiver and host computer software. The software and hardware design of the three parts are disscussed in details. © 2017, Shanghai Jiaotong University and Springer-Verlag Berlin Heidelberg. 展开更多
关键词 capsule endoscope portable receiver compression algorithm field programmable gate array(fpga)
原文传递
Programmable array antenna based on nematic liquid crystals for the Ka-band
6
作者 WANG Qiang KE Junchen BAI Lin 《Journal of Southeast University(English Edition)》 2025年第1期78-83,共6页
A programmable low-profile array antenna based on nematic liquid crystals(NLCs)is proposed.Each antenna unit comprises a square patch radiating structure and a tunable NLC-based phase shifter capable of achieving a ph... A programmable low-profile array antenna based on nematic liquid crystals(NLCs)is proposed.Each antenna unit comprises a square patch radiating structure and a tunable NLC-based phase shifter capable of achieving a phase shift exceeding 360°with high linearity.First,the above 64 antenna units are periodically arranged into an 8×8 NLC-based antenna array,and the bias voltage of the NLC-based phase shifter loaded on the antenna unit is adjusted through the control of the field-programmable gate array(FPGA)programming sequences.This configuration enables precise phase changes for all 64 channels.Numerical simulation,sample processing,and experimental measurements of the antenna array are conducted to validate the performance of the antenna.The numerical and experimental results demonstrate that the proposed antenna performs well within the frequency range of 19.5-20.5 GHz,with a 3 dB relative bandwidth of 10%and a maximum main lobe gain of 14.1 dBi.A maximum scanning angle of±34°is achieved through the adjustment of the FPGA programming sequence.This NLC-based programmable array antenna shows promising potential for applications in satellite communication. 展开更多
关键词 array antenna nematic liquid crystals electronically beam scanning field programmable gate array(fpga)
在线阅读 下载PDF
MIXED-GRAINED CMOS FIELD PROGRAMMABLE ANALOG ARRAY FOR SMART SENSORY APPLICATIONS
7
作者 Cheng Xiaoyan Yang Haigang +3 位作者 Yin Tao Wu Qisong Zhi Tian Liu Fei 《Journal of Electronics(China)》 2014年第2期129-142,共14页
The drive towards shorter design cycles for analog integrated circuits has given impetus to the development of Field Programmable Analog Arrays(FPAAs),which are the analogue counterparts of Field Programmable Gate Arr... The drive towards shorter design cycles for analog integrated circuits has given impetus to the development of Field Programmable Analog Arrays(FPAAs),which are the analogue counterparts of Field Programmable Gate Arrays(FPGAs).In this paper,we present a new design methodology which using FPAA as a powerful analog front-end processing platform in the smart sensory microsystem.The proposed FPAA contains 16 homogeneous mixed-grained Configurable Analog Blocks(CABs) which house a variety of processing elements especially the proposed fine-grained Core Configurable Amplifiers(CCAs).The high flexible CABs allow the FPAA operating in both continuous-time and discrete-time approaches suitable to support variety of sensors.To reduce the nonideal parasitic effects and save area,the fat-tree interconnection network is adopted in this FPAA.The functionality of this FPAA is demonstrated through embedding of voltage and capacitive sensor signal readout circuits and a configurable band pass filter.The minimal detectable voltage and capacitor achieves 38 uV and 8.3 aF respectively within 100 Hz sensor bandwidth.The power consumption comparison of CCA in three applications shows that the FPAA has high power efficiency.And the simulation results also show that the FPAA has good tolerance with wide PVT variations. 展开更多
关键词 field programmable gate array(fpga) field programmable Analog array(FPAA) Sensor Mixed-grained Configurable Analog Block(CAB) Correlated Double Sampling(CDS)
在线阅读 下载PDF
FPGA-Based Efficient Programmable Polyphase FIR Filter 被引量:3
8
作者 陈禾 熊承欢 +1 位作者 仲顺安 王华 《Journal of Beijing Institute of Technology》 EI CAS 2005年第1期4-8,共5页
The modelling, design and implementation of a high-speed programmable polyphase finite impulse response (FIR) filter with field programmable gate array (FPGA) technology are described. This FIR filter can run automati... The modelling, design and implementation of a high-speed programmable polyphase finite impulse response (FIR) filter with field programmable gate array (FPGA) technology are described. This FIR filter can run automatically according to the programmable configuration word including symmetry/asymmetry, odd/even taps, from 32 taps up to 256 taps. The filter with 12 bit signal and 12 bit coefficient word-length has been realized on a Xilinx VirtexⅡ-v1500 device and operates at the maximum sampling frequency of (160 MHz.) 展开更多
关键词 finite impulse response (FIR) filter POLYPHASE field programmable gate array (fpga)
在线阅读 下载PDF
基于FPGA的自适应光学系统波前处理机 被引量:19
9
作者 贾建禄 王建立 +2 位作者 赵金宇 王鸣浩 曹景太 《光学精密工程》 EI CAS CSCD 北大核心 2011年第8期1716-1722,共7页
针对大型地基高分辨率成像望远镜对自适应光学系统波前处理规模的需求,设计了基于现场可编程门阵列(FP-GA)的高速大单元自适应波前处理系统,给出了设计方案,实施过程和测试结果。提出的基于FPGA的自适应光学系统波前处理机,在软件上采用... 针对大型地基高分辨率成像望远镜对自适应光学系统波前处理规模的需求,设计了基于现场可编程门阵列(FP-GA)的高速大单元自适应波前处理系统,给出了设计方案,实施过程和测试结果。提出的基于FPGA的自适应光学系统波前处理机,在软件上采用FPGA对整个系统进行数据配置和调控,实现多路D/A数据同时传输和转换。同时,采用FPGA作为波前处理运算中的图像预处理和波前子孔径斜率计算的核心器件,在满足波前处理精度的前提下,缩短了波前处理延时,提高了波前处理能力,波前处理可达2 000 frame/s。在硬件上,采用波前处理主板与可扩展的波前处理子板相结合的形式来提高系统的输出能力。每块波前处理子板的校正量输出为120路,波前处理主板的最大扩展能力为10块,整个系统可实现1 200路校正量的输出。 展开更多
关键词 自适应光学系统 现场可编程门阵列(fpga) 波前处理机
在线阅读 下载PDF
SRAM型FPGA单粒子辐照试验系统技术研究 被引量:6
10
作者 孙雷 段哲民 +1 位作者 刘增荣 陈雷 《计算机工程与应用》 CSCD 2014年第1期49-52,共4页
单粒子辐射效应严重制约FPGA的空间应用,为提高FPGA在辐射环境中的可靠性,深入研究抗辐射加固FPGA单粒子效应评估方法,设计优化单粒子效应评估方案,开发相应的评估系统,提出基于SRAM时序修正的码流存储比较技术和基于SelectMAP端口配置... 单粒子辐射效应严重制约FPGA的空间应用,为提高FPGA在辐射环境中的可靠性,深入研究抗辐射加固FPGA单粒子效应评估方法,设计优化单粒子效应评估方案,开发相应的评估系统,提出基于SRAM时序修正的码流存储比较技术和基于SelectMAP端口配置回读技术。借助国内高能量大注量率的辐照试验环境,完成FPGA单粒子翻转(SEU)、单粒子闩锁(SEL)和单粒子功能中断(SEFI)等单粒子效应的检测,试验结果表明,该方法可以科学有效地对SRAM型FPGA抗单粒子辐射性能进行评估。 展开更多
关键词 现场可编程门阵列(fpga) 空间辐射 单粒子效应 回读 静态随机存储器(SRAM) field programMABLE gate array(fpga) Static Random Access Memory(SRAM)
在线阅读 下载PDF
基于DSP与FPGA的变流器通用控制平台研究 被引量:15
11
作者 郭巍 肖遥 孙永佳 《电气传动》 北大核心 2014年第2期22-26,共5页
提出一种基于DSP和现场可编程门阵列(FPGA)双CPU结构的新型变流器控制系统方案,其中DSP完成变流器控制策略的实现,主要包括:最大功率点跟踪、电压电流双闭环控制、低电压穿越控制、通信功能;FPGA完成三相锁相环控制、AD芯片采样控制、SV... 提出一种基于DSP和现场可编程门阵列(FPGA)双CPU结构的新型变流器控制系统方案,其中DSP完成变流器控制策略的实现,主要包括:最大功率点跟踪、电压电流双闭环控制、低电压穿越控制、通信功能;FPGA完成三相锁相环控制、AD芯片采样控制、SVPWM波形控制、逻辑输出控制以及各类故障信号检测与停机保护功能,并采用了基于WIFI模块的风电故障信息传输系统。以双馈风电变流器为模型,设计了双馈风力发电变流器系统,完成了两电平与三电平SVPWM控制算法的FPGA实现。最后在自主研发的1.5 MW,2 MW双馈式变流器样机与光伏逆变器样机上进行了大量实验和长期的现场试运行,验证了控制系统平台的可行性与实用性。 展开更多
关键词 双PWM变流器 矢量控制 数字信号处理器 现场可编程门阵列 digital signal PROCESSOR (DSP) field programMABLE gate array (fpga)
在线阅读 下载PDF
快速浮、定点PID控制器FPGA的研究与实现 被引量:9
12
作者 段彬 孙同景 +2 位作者 李振华 梅高青 张光先 《计算机工程与应用》 CSCD 北大核心 2009年第36期202-206,共5页
提出了基于FPGA的快速PID控制器技术,采用流水线运算方法,具有高速、稳定、精确的实时控制性能,实现了速度和资源的优化匹配。研究并分析了位置式PID不同算式的特点,完成了浮、定点PID控制器的硬件实现,提出了溢出、饱和等问题的解决方... 提出了基于FPGA的快速PID控制器技术,采用流水线运算方法,具有高速、稳定、精确的实时控制性能,实现了速度和资源的优化匹配。研究并分析了位置式PID不同算式的特点,完成了浮、定点PID控制器的硬件实现,提出了溢出、饱和等问题的解决方法,单次运算时间分别达480ns、120ns,并对两种控制器的性能进行了分析和比较。设计了单精度浮点数和16位定点数之间的转换控制器,增强了浮点PID的普适性。设计了基于FPGA的全数字逆变焊接电源的实验平台。仿真和实验证明,浮、定点PID控制器均可在强电磁干扰的环境中高速、准确、可靠地运行,具有广泛的实用性。 展开更多
关键词 现场可编程门阵列(fpga) 流水线 浮点和定点PID控制器 全数字逆变电源
在线阅读 下载PDF
基于FPGA的三电平空间矢量脉宽调制算法半实物实验方案 被引量:12
13
作者 吴瑕杰 王顺亮 +2 位作者 宋文胜 方辉 冯晓云 《电力系统自动化》 EI CSCD 北大核心 2014年第3期78-82,88,共6页
以三电平二极管中性点钳位牵引逆变器电机系统为研究对象,首先对各扇区的几何对称性与矢量作用时间之间的密切关系进行了详细分析。在此基础上,探讨了一种简化三电平空间矢量脉宽调制(SVPWM)算法。然后,给出了该算法基于现场可编程门阵... 以三电平二极管中性点钳位牵引逆变器电机系统为研究对象,首先对各扇区的几何对称性与矢量作用时间之间的密切关系进行了详细分析。在此基础上,探讨了一种简化三电平空间矢量脉宽调制(SVPWM)算法。然后,给出了该算法基于现场可编程门阵列(FPGA)的详细设计方案,并通过简化乘法器、高效率除法器等关键性设计,避免数字处理器进行大量三角函数运算,减少硬件资源占用,同时兼具FPGA速度快、可移植性好、模块复用率高等特点。最后,通过基于FPGA与dSPACE的半实物实验平台的实验研究,验证了该简化三电平SVPWM算法的正确性及其基于FPGA设计方案的可行性。 展开更多
关键词 三电平逆变器 空间矢量脉宽调制 半实物实验 现场可编程门阵列
在线阅读 下载PDF
一种基于FPGA&DSP的电子式互感器数字接口实现方案 被引量:13
14
作者 徐雁 向珂 肖霞 《高压电器》 CAS CSCD 北大核心 2006年第3期208-210,共3页
为了实现电子式互感器与保护、测控设备装置之间的数字接口,介绍了电子式互感器数字接口的重要组成部分,即合并单元的功能,根据其特点提出了一种基于FPGA和DSP平台的电子式互感器数字接口实现方案。利用FPGA与DSP相互配合完成合并单元同... 为了实现电子式互感器与保护、测控设备装置之间的数字接口,介绍了电子式互感器数字接口的重要组成部分,即合并单元的功能,根据其特点提出了一种基于FPGA和DSP平台的电子式互感器数字接口实现方案。利用FPGA与DSP相互配合完成合并单元同步,多路数据接收和处理,以及以太网通讯功能,满足了电子式互感器数字接口高速、可靠的要求,有望应用于实际系统中。 展开更多
关键词 电子式互感器 合并单元 接口 现场编程逻辑门阵列 数字信号处理器
在线阅读 下载PDF
基于FPGA的在线可重配置数字下变频器的设计与实现 被引量:6
15
作者 田黎育 袁一丹 +1 位作者 李晓阳 吕佳 《北京理工大学学报》 EI CAS CSCD 北大核心 2013年第3期311-317,共7页
研究基于现场可编程门阵列(FPGA)的在线可重配置数字下变频器,实现了根据输入信号的3个参数(中频信号频率、中频信号带宽和中频信号采样率)自动生成最优的数字下变频器(DDC)结构和DDC参数的方法.同时实现了一种优化的FIR滤波器,与传统FI... 研究基于现场可编程门阵列(FPGA)的在线可重配置数字下变频器,实现了根据输入信号的3个参数(中频信号频率、中频信号带宽和中频信号采样率)自动生成最优的数字下变频器(DDC)结构和DDC参数的方法.同时实现了一种优化的FIR滤波器,与传统FIR滤波器相比,利用FIR滤波器线性相位和系数对称的性质,采用预相加的方法减少1/2的乘法运算量,实现了资源占用率和速度之间的平衡,节省FPGA资源.实验结果表明了该方法的灵活性和有效性. 展开更多
关键词 数字下变频器(DDC) 现场可编程门阵列(fpga) 抽取滤波 在线可重配置 镜频抑制比
在线阅读 下载PDF
一种在线计算多模式空间矢量调制算法及其FPGA实现 被引量:11
16
作者 吴瑕杰 宋文胜 冯晓云 《电工技术学报》 EI CSCD 北大核心 2016年第18期124-133,共10页
针对大功率牵引传动系统中开关频率低的特点,在列车运行全速度范围内,牵引逆变器广泛采用多模式调制算法。为此,给出了一种新颖的在线计算多模式空间矢量脉宽调制(SVPWM)算法并研究了不同调制模式间的切换方法。给出了该算法基于现场可... 针对大功率牵引传动系统中开关频率低的特点,在列车运行全速度范围内,牵引逆变器广泛采用多模式调制算法。为此,给出了一种新颖的在线计算多模式空间矢量脉宽调制(SVPWM)算法并研究了不同调制模式间的切换方法。给出了该算法基于现场可编程逻辑门阵列(FPGA)的详细设计方案,通过简化乘法器、高效率开方器、除法器等关键性设计使核心数字信号处理器(DSP)避免了大量运算,同时兼具FPGA速度快、可靠度高、可移植性好等优点。最后,采用DSP-FPGA的控制系统,基于RT-LAB的半实物(HIL)实验平台对该在线计算多模式SVPWM算法的正确性和基于FPGA设计方案的可行性进行了验证。 展开更多
关键词 空间矢量脉宽调制 在线 多模式 现场可编程逻辑阵列
在线阅读 下载PDF
采用FPGA&DSP实现电子式互感器合并单元 被引量:11
17
作者 徐雁 吴勇飞 肖霞 《高电压技术》 EI CAS CSCD 北大核心 2008年第2期275-279,共5页
一次电子式互感器与变电站实现数字化连接主要通过合并单元来实现。为此,介绍了电子式互感器数字输出接口的重要组成部分—合并单元的定义及其组成,分析了合并单元的功能特点进而提出了一种以FPGA和DSP构架的合并单元实现方案;使用FPGA... 一次电子式互感器与变电站实现数字化连接主要通过合并单元来实现。为此,介绍了电子式互感器数字输出接口的重要组成部分—合并单元的定义及其组成,分析了合并单元的功能特点进而提出了一种以FPGA和DSP构架的合并单元实现方案;使用FPGA实现了合并单元的同步功能,并利用FPGA由用户定制专用硬件电路的高速、并行处理能力以及DSP的数字运算、控制能力,将两者互相补充,实现了12路数据接收、处理、以太网通讯的功能。利用此方案实现的合并单元满足了电子式互感器数字接口高可靠性、强实时性、多任务的要求。合并单元的校验方法和实验结果验证了此方案的可行性。 展开更多
关键词 电子式互感器 合并单元 接口 现场可编程门阵列(fpga) 数字信号处理器(DSP) 方案
在线阅读 下载PDF
阻塞斩波三相交交变频电源的FPGA控制实现 被引量:1
18
作者 朱虹 潘小波 +2 位作者 陈玲 关越 张庆丰 《电力系统保护与控制》 EI CSCD 北大核心 2014年第21期116-123,共8页
变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOS... 变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOSFET周期性地部分阻塞电源不能达到负载来改变输出电压的频率,同时在放行的时区斩波来改变输出电压的幅值。基于Matlab仿真平台,对系统进行了建模和仿真,仿真结果验证了该技术的正确性。最后给出了频率为7.14 Hz和2.63 Hz的实验波形,实验结果证明了该技术的可行性。 展开更多
关键词 交交变频 fieldprogrammable gate array(fpga) 斩波 恒压频比 面积等效 占空比 Very—High-Speed Integrated Circuit Hardware Description Language(VHDL)
在线阅读 下载PDF
基于FPGA的DDS正弦信号发生器的设计和实现 被引量:52
19
作者 余勇 郑小林 《电子器件》 EI CAS 2005年第3期596-599,共4页
利用FPGA芯片及D/A转换器,采用直接数字频率合成技术,设计实现了一个频率、相位可控的正弦信号发生器,同时阐述了直接数字频率合成(DDS)技术的工作原理、电路结构,及设计的思路和实现方法。经过设计和电路测试,输出波形达到了技术要求,... 利用FPGA芯片及D/A转换器,采用直接数字频率合成技术,设计实现了一个频率、相位可控的正弦信号发生器,同时阐述了直接数字频率合成(DDS)技术的工作原理、电路结构,及设计的思路和实现方法。经过设计和电路测试,输出波形达到了技术要求,控制灵活、性能较好,也证明了基于FPGA的DDS设计的可靠性和可行性。 展开更多
关键词 直接数字频率合成(DDS) 现场可编程门阵列(fpga) 正弦波信号发生器
在线阅读 下载PDF
异步CORDIC处理器设计与FPGA原型验证 被引量:5
20
作者 但永平 邹雪城 刘政林 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第1期15-18,共4页
提出了用同步电路设计工具和同步FPGA进行设计和验证异步电路原型的方法,设计并验证了一款异步坐标旋转数字处理器(CORDIC).首先设计出同步CORDIC电路,并得到关键路径延时数据,然后采用和同步类似的数据通路,用组合电路设计的异步握手... 提出了用同步电路设计工具和同步FPGA进行设计和验证异步电路原型的方法,设计并验证了一款异步坐标旋转数字处理器(CORDIC).首先设计出同步CORDIC电路,并得到关键路径延时数据,然后采用和同步类似的数据通路,用组合电路设计的异步握手控制单元取代同步电路的时钟,利用FPGA的内部进位链来匹配数据通路的延时.整个电路全部采用Xilinx公司的FPGA设计工具ISE7.1进行设计和验证,布局布线后的仿真结果表明异步CORDIC处理器工作正确,利用同步电路设计工具,可以快速验证异步电路原型,缩短异步电路的开发周期. 展开更多
关键词 异步电路 坐标旋转数字处理器 现场可编程门阵列 握手单元 延时匹配
在线阅读 下载PDF
上一页 1 2 9 下一页 到第
使用帮助 返回顶部