期刊文献+
共找到35篇文章
< 1 2 >
每页显示 20 50 100
基于EP1C3的PCI任意波模块的设计 被引量:2
1
作者 童子权 苏振伟 《国外电子测量技术》 2007年第10期47-49,56,共4页
本文提出了一种价位低廉、体积小巧的高性能PCI任意波发生器解决方案。通过一片EP1C3来实现32位DDS内核波形发生控制逻辑,采用Altera公司的PCIIPcore来实现PCI接口逻辑,再辅以高性能的信号调理电路使得该波形发生器采样率达到100MSPS、4... 本文提出了一种价位低廉、体积小巧的高性能PCI任意波发生器解决方案。通过一片EP1C3来实现32位DDS内核波形发生控制逻辑,采用Altera公司的PCIIPcore来实现PCI接口逻辑,再辅以高性能的信号调理电路使得该波形发生器采样率达到100MSPS、40MHz正弦波输出、64k任意波存储深度。同时,在Labwindows/CVI环境下开发了PCI接口程序和软面板,该系统广泛应用于工控、医疗等领域。 展开更多
关键词 任意波形发生器 DDS ep1c3 PcI接口
在线阅读 下载PDF
基于EP1C3T144C8的PWM控制器设计 被引量:4
2
作者 蔡华锋 张杰 +1 位作者 张迪煊 廖冬初 《船电技术》 2007年第4期236-239,共4页
本文介绍了以EP1C3T144C8为控制核心的PWM控制器的设计方法。详细描述了FPGA内部结构设计过程,并以电压源型逆变电路为研究对象,通过了仿真波形和实验结果验证了本设计的可行性。
关键词 ep1c3T144c8 PWM控制器 fpga
在线阅读 下载PDF
基于EP1C3T144的最小系统开发板的设计 被引量:6
3
作者 章丽萍 周凤星 《武汉科技大学学报》 CAS 2007年第3期293-295,307,共4页
提出一种新的FPGA最小系统开发板的设计思想,开发板以ALTERA公司的Cyclone系列的EP1C3T144为主芯片,配有I/O口、有源晶振、EP1C3T144芯片、电压转换芯片、两个配置接口(JTAG模式和AS模式)和AS串行配置芯片。开发板对I/O口的扩展作了进... 提出一种新的FPGA最小系统开发板的设计思想,开发板以ALTERA公司的Cyclone系列的EP1C3T144为主芯片,配有I/O口、有源晶振、EP1C3T144芯片、电压转换芯片、两个配置接口(JTAG模式和AS模式)和AS串行配置芯片。开发板对I/O口的扩展作了进一步的改进,并以试验DDS为例,对该开发板的应用和功能进行验证。 展开更多
关键词 fpga ep1c3T144 正弦信号发生器
在线阅读 下载PDF
基于EP1C3的智能光栅数显系统设计与实现
4
作者 王特治 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z2期1569-1571,共3页
在分析光栅数显系统计数器电路功能要求的基础上,采用ALTERA公司的Cyclone FPGA芯片EP1C3得到一种设计灵活、性价比高的实现方案,详细阐述了方案的实施细节。
关键词 光栅数显系统 ep1c3 计数器电路
在线阅读 下载PDF
基于FPGA和AT89C2051温度采集系统的设计与实现 被引量:1
5
作者 任全会 马蕾 《煤炭技术》 CAS 北大核心 2011年第12期48-50,共3页
介绍了一种应用FPGA(EP2C70)和AT89C51设计的高精度温度采集系统。该系统能够实现PN结、热电阻、热电偶3种方式的温度采集,能测量不同的范围、不同的测量精度及不同场合的温度。数据处理采用FPGA(EP2C70),它极高的程序运算速度使得系统... 介绍了一种应用FPGA(EP2C70)和AT89C51设计的高精度温度采集系统。该系统能够实现PN结、热电阻、热电偶3种方式的温度采集,能测量不同的范围、不同的测量精度及不同场合的温度。数据处理采用FPGA(EP2C70),它极高的程序运算速度使得系统响应更快更精确。 展开更多
关键词 温度采集 fpga(ep2c70) 单片机(AT89c205 1)
原文传递
EP1C6Q在水轮机组转速测量中的应用 被引量:2
6
作者 倪效勇 冯东云 张红剑 《国外电子元器件》 2004年第2期4-7,共4页
状态监测系统在工业现场控制中已受到越来越多的重视。文章结合在开发基于现场总线技术的状态监测系统中遇到的实际问题 ,提出了一种采用现场可编程门阵列 (FPGA)器件EP1C6Q设计的水轮机组转速测量系统的实现方案 ,并给出了详细的电路... 状态监测系统在工业现场控制中已受到越来越多的重视。文章结合在开发基于现场总线技术的状态监测系统中遇到的实际问题 ,提出了一种采用现场可编程门阵列 (FPGA)器件EP1C6Q设计的水轮机组转速测量系统的实现方案 ,并给出了详细的电路组成结构。最后就方案实现过程中遇到的问题提出了一些应注意的事项。 展开更多
关键词 ep1c6Q 状态监测 现场总线 现场可编程门阵列 fpga 水轮机组
在线阅读 下载PDF
基于FPGA的超声波气体流量计中AGC的实现 被引量:5
7
作者 刘艳萍 杨玉芝 崔朋朋 《电子设计工程》 2009年第12期74-75,79,共3页
为能充分利用数字技术可靠性高、灵活性强等优点,将自动增益控制AGC引入数字域,并针对超声波气体流量计中接收信号的特点,给出一种基于EP1K30TC144-3的全数字AGC设计方案。测试结果表明该系统设计可以实现40 dB动态范围的控制,且具有控... 为能充分利用数字技术可靠性高、灵活性强等优点,将自动增益控制AGC引入数字域,并针对超声波气体流量计中接收信号的特点,给出一种基于EP1K30TC144-3的全数字AGC设计方案。测试结果表明该系统设计可以实现40 dB动态范围的控制,且具有控制精度高、调节速度快、受环境影响小,稳定性和可靠性高等优点。 展开更多
关键词 超声波气体流量计 自动增益控制(AGc) fpga ep1K30Tc144—3
在线阅读 下载PDF
基于FPGA的SOPC嵌入式系统设计 被引量:3
8
作者 吴年祥 谢发忠 《中国西部科技》 2009年第8期3-5,共3页
SOPC(Systemon Programmable Chip)嵌入式设计是一个崭新的嵌入式系统设计技术。它将处理器、存储器、I/O口等系统设计需要的模块集成在一起,设计集成为相对独立的IP核,从而完成实际生产和科研所需要的各种功能。该系统是集EDA和SOPC为... SOPC(Systemon Programmable Chip)嵌入式设计是一个崭新的嵌入式系统设计技术。它将处理器、存储器、I/O口等系统设计需要的模块集成在一起,设计集成为相对独立的IP核,从而完成实际生产和科研所需要的各种功能。该系统是集EDA和SOPC为一体的嵌入式系统。其核心采用Altera公司Cyclone系列的EP1C3T144,并配以丰富的外设,如键盘阵列、各种通信传输接口等。整个系统设计灵活、可扩充、可升级,并且具备软硬件在系统中可编程的功能。不仅可以应用于科研领域,也可以适应高校嵌入式系统实验教学的需要。 展开更多
关键词 fpga SOPc NOB ep1c3T1 44 嵌入式系统
在线阅读 下载PDF
基于FPGA的SOPC嵌入式系统设计 被引量:4
9
作者 王伟 《淮北职业技术学院学报》 2013年第1期137-138,共2页
SOPC嵌入式设计是一个崭新的、富有生机的嵌入式系统设计技术。它是将处理器、存储器、I/O口等系统设计需要的模块集成在一起,设计集成为相对独立的IP核,从而完成实际生产和科研所需要的各种功能。该系统是集EDA和SOPC为一体的嵌入式系... SOPC嵌入式设计是一个崭新的、富有生机的嵌入式系统设计技术。它是将处理器、存储器、I/O口等系统设计需要的模块集成在一起,设计集成为相对独立的IP核,从而完成实际生产和科研所需要的各种功能。该系统是集EDA和SOPC为一体的嵌入式系统。其核心采用Altera公司Cyclone系列的EP1C3T144,并配以丰富的外设。整个系统设计灵活、可裁减、可扩充、可升级,并且具备软硬件在系统可编程的功能。其不仅可以应用于科研领域,也可以适应国内高校嵌入式系统实验教学的需要。 展开更多
关键词 fpga SOPc NIOSII 嵌入式系统 ep1c3T144
在线阅读 下载PDF
16-QAM调制系统的FPGA实现 被引量:3
10
作者 侯立正 李维英 王彩玉 《国外电子元器件》 2007年第12期26-29,共4页
介绍了16-QAM的基本原理及其关键部分内插滤波的理论,重点介绍了16-QAM的实现。该调制系统主要在大规模现场可编程逻辑阵列FPGA上完成。该系统在QuartusII软件环境下,用Verilog硬件描述语言完成系统主要部分的底层设计,在Altera的Cyclon... 介绍了16-QAM的基本原理及其关键部分内插滤波的理论,重点介绍了16-QAM的实现。该调制系统主要在大规模现场可编程逻辑阵列FPGA上完成。该系统在QuartusII软件环境下,用Verilog硬件描述语言完成系统主要部分的底层设计,在Altera的Cyclone系列中的EP1C6Q240C8实现了整个设计。 展开更多
关键词 16-QAM fpga 内插调制 正交数字上变频 ep1c6Q240c8
在线阅读 下载PDF
基于SHA-1算法的FPGA加密设计
11
作者 刘子盟 陈先朝 《计算机安全》 2012年第2期13-15,共3页
为了解决基于SRAM工艺的FPGA的保密性问题,通过利用SHA-1加密算法,在身份验证的过程中将产生随机数的种子随机化和验证时间间隔随机化的双重随机化方法,实现了高可靠性能FPGA系统加密。该设计具有较高的抗追踪性,可有效地防止对芯片的... 为了解决基于SRAM工艺的FPGA的保密性问题,通过利用SHA-1加密算法,在身份验证的过程中将产生随机数的种子随机化和验证时间间隔随机化的双重随机化方法,实现了高可靠性能FPGA系统加密。该设计具有较高的抗追踪性,可有效地防止对芯片的非法拷贝。 展开更多
关键词 fpga SHA-1 随机数 硬件加密 ep2c5T144c6
在线阅读 下载PDF
基于FPGA的CPCI总线多功能通信卡的设计
12
作者 李猛 崔迎炜 《微型机与应用》 2015年第4期34-36,共3页
为了提高航空航天领域对信号处理、传输的实时性及可靠性,以Cyclone III系列EP3C40F324I7为核心处理器,设计了一种基于CPCI总线的多功能通信卡。结合高效的FPGA算法,设计出一款实时性强、可靠性高的多功能通信卡。经测试使用,该多功能... 为了提高航空航天领域对信号处理、传输的实时性及可靠性,以Cyclone III系列EP3C40F324I7为核心处理器,设计了一种基于CPCI总线的多功能通信卡。结合高效的FPGA算法,设计出一款实时性强、可靠性高的多功能通信卡。经测试使用,该多功能通信卡各项性能指标均达到要求,已投入实际应用中。 展开更多
关键词 ep3c40F324I7 cPcI总线 fpga 通信 多功能
在线阅读 下载PDF
3种脉冲计数检测电路的设计与分析 被引量:4
13
作者 王亭岭 熊军华 《华北水利水电学院学报》 2010年第4期76-79,共4页
为实时在线测量电力线的线径,设计了3种基于光栅位移传感器的脉冲计数电路,其控制核心分别采用8051系列芯片STC12C5A60S2,FPGA芯片EP1C3和16位定点DSP芯片TMS320F2407,对比分析了不同方案下的控制效果.实验结果表明:基于FPGA的脉冲计数... 为实时在线测量电力线的线径,设计了3种基于光栅位移传感器的脉冲计数电路,其控制核心分别采用8051系列芯片STC12C5A60S2,FPGA芯片EP1C3和16位定点DSP芯片TMS320F2407,对比分析了不同方案下的控制效果.实验结果表明:基于FPGA的脉冲计数方法和基于DSP的脉冲计数方法的外围电路简单,精度高,抗干扰能力强,但开发成本较高,基于FPGA的脉冲计数方法侧重于硬件设计,需要掌握VHDL语言;基于DSP的脉冲计数方法需要掌握DSP芯片复杂的内部结构及开发流程,注重于算法的实现. 展开更多
关键词 脉冲计数 8051/STc12c5A60S2 fpga/ep1c3 DSP/TMS320F2407 Qep电路
在线阅读 下载PDF
基于FPGA与ARM的多路时序控制系统设计与实现 被引量:11
14
作者 王鹏 吕志刚 杜卫东 《计算机测量与控制》 CSCD 北大核心 2012年第6期1540-1543,共4页
介绍了基于FPGA与ARM7的多通道、多时间范围的同步时序控制系统,采用FPGA实现20路高精度的信号延时输出控制,通过ARM7的数据总线接口实现了ARM与FPGA的数据交互;重点介绍了系统的硬件电路设计、ARM与FPGA总线的设计和FPGA内部程序模块... 介绍了基于FPGA与ARM7的多通道、多时间范围的同步时序控制系统,采用FPGA实现20路高精度的信号延时输出控制,通过ARM7的数据总线接口实现了ARM与FPGA的数据交互;重点介绍了系统的硬件电路设计、ARM与FPGA总线的设计和FPGA内部程序模块的设计;各通道的输出信号类型与延时时间等参数均可以通过人机接口现场配置,也可以通过上位机软件来配置;该设计可以保证各通道信号通过外触发信号为基准来进行延时输出,系统的延时时间精度小于2μs;ARM7处理器芯片采用PHILIPS公司的LPC2214,FPGA采用Altera公司Cyclone系列的EP1C12Q240;采用硬件描述语言Verilog HDL来设计延时模块,延时精度达到1μs;该系统在靶场测试中验证了其正确性和有效性。 展开更多
关键词 LPc2214 fpga 时序控制 ep1c12Q240
在线阅读 下载PDF
基于FPGA的智能火工品等效器设计实现 被引量:6
15
作者 刘小龙 王牧丁 +3 位作者 姜海坚 柴鑫 丁明理 赵永平 《电子测量技术》 2012年第5期78-82,共5页
针对导弹弹上火工品发射前检测问题,设计一种基于FPGA的智能火工品等效器。该系统采用EP3C16F256C8以及其外围电路,在火工品通路测试(低压状态)时等效火工品电爆管阻值;在低压时序测试、高压时序测试时,检测时序指令发出情况。对等效器... 针对导弹弹上火工品发射前检测问题,设计一种基于FPGA的智能火工品等效器。该系统采用EP3C16F256C8以及其外围电路,在火工品通路测试(低压状态)时等效火工品电爆管阻值;在低压时序测试、高压时序测试时,检测时序指令发出情况。对等效器等效通路进行电阻值测试,同时在实验测试平台对低压电流时序以及高压电压时序进行实验验证,结果表明,本等效器其电阻值、时序宽度满足设计要求并具有高可靠性、良好维修性、实用性强等特点,可以广泛推广和应用。 展开更多
关键词 fpga ep3c16F256c8 火工品 等效器 LABVIEW
在线阅读 下载PDF
基于FPGA与FSM的高精度测角系统设计与实现 被引量:4
16
作者 王鹏 杜卫东 +1 位作者 吕志刚 雷斌 《电子技术应用》 北大核心 2012年第2期77-79,83,共4页
介绍了一种基于有限状态机(FSM)的高精度角度测量系统。该系统采用Renishaw高精度增量式光电编码器作为位置传感器来测量角度,在FPGA上用VHDL语言描述与仿真有限状态机,实现信号滤波与去抖,从而保证了计数器计数的正确性。在ARM9处理器... 介绍了一种基于有限状态机(FSM)的高精度角度测量系统。该系统采用Renishaw高精度增量式光电编码器作为位置传感器来测量角度,在FPGA上用VHDL语言描述与仿真有限状态机,实现信号滤波与去抖,从而保证了计数器计数的正确性。在ARM9处理器上实现角度的实时计算,并控制转台旋转。在激光跟踪测量系统的工程应用中验证了该系统的正确性和有效性。 展开更多
关键词 有限状态机 fpga 增量式光电编码器 ep1c12Q240
在线阅读 下载PDF
基于FPGA的DDS信号源设计 被引量:9
17
作者 陈永泰 潘志浪 《电子元器件应用》 2007年第9期45-47,共3页
描述了直接数字频率合成(DDS)的特点和原理,给出了一种用Altera的FPGA器件(EP1C3T144)设计DDS信号源的实现方案,同时给出了系统外围电路的设计方法及测试结果。
关键词 直接数字频率合成器 现场可编程门阵列 ep1c3T144 DDS fpga
在线阅读 下载PDF
基于FPGA的自适应锁相环设计 被引量:3
18
作者 何苏勤 詹明静 《电子设计工程》 2010年第9期147-150,154,共5页
利用锁相环进行载波跟踪是获取本地载波的一种重要方法,针对锁相环的噪声性能和跟踪速度不能同时达到最优的限制,在锁相环PLL中引入自适应模块,根据环路所处的环境自适应对PLL环路参数做出调整。设计中利用仿真软件MATLAB对自适应锁相... 利用锁相环进行载波跟踪是获取本地载波的一种重要方法,针对锁相环的噪声性能和跟踪速度不能同时达到最优的限制,在锁相环PLL中引入自适应模块,根据环路所处的环境自适应对PLL环路参数做出调整。设计中利用仿真软件MATLAB对自适应锁相环进行仿真,并在FPGA硬件板上利用VHDL编程实现。在载波信号为10 MHz、采样率为80 MHz的条件下,设计的自适应锁相环在噪声水平较小时跟踪速度提高了0.5μs左右,在噪声水平较高时相位抖动降低了0.01 rad左右。 展开更多
关键词 相干解调 PLL fpga ep3c10F256c8
在线阅读 下载PDF
基于USB2.0的FPGA的在线串行配置
19
作者 袁卫 张建奇 赵波涛 《现代电子技术》 2006年第17期152-154,共3页
讨论了基于SRAM技术的现场可编程逻辑器件FPGA的配置方法,并以Altera公司EP1C6Q 240在工程中的实际应用为例,提出了一种工程实际应用的基于USB 2.0接口,利用计算机加微处理器对FPGA进行在线串行配置,而省了存储器的方式,具有硬件成本低... 讨论了基于SRAM技术的现场可编程逻辑器件FPGA的配置方法,并以Altera公司EP1C6Q 240在工程中的实际应用为例,提出了一种工程实际应用的基于USB 2.0接口,利用计算机加微处理器对FPGA进行在线串行配置,而省了存储器的方式,具有硬件成本低、调试灵活、易于在线升级和修改等优点,可广泛应用于工程开发领域。 展开更多
关键词 fpga USB 2.0 串行配置 ep1c6Q 240
在线阅读 下载PDF
基于FPGA智力竞赛抢答器的设计 被引量:2
20
作者 张占锋 《大众科技》 2008年第12期43-44,共2页
在Quartus II 6.0的软件平台的基础上,基于FPGA设计了一款智力竞赛抢答器,给出了各模块及具体电路图,并将编程文件下载逻辑资源为50万门的Cyclone系列EP1C20F400型芯片中,经实际电路验证,达到设计要求。该电路不仅能实现自锁和互锁,而... 在Quartus II 6.0的软件平台的基础上,基于FPGA设计了一款智力竞赛抢答器,给出了各模块及具体电路图,并将编程文件下载逻辑资源为50万门的Cyclone系列EP1C20F400型芯片中,经实际电路验证,达到设计要求。该电路不仅能实现自锁和互锁,而且能用指示灯准确地显示抢答优先结果并开始在数码管上显示60秒钟计时,60秒钟过后蜂鸣器会自动报警。 展开更多
关键词 fpga Quartus Ⅱ6.0 ep1c20F400 抢答器
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部