期刊文献+
共找到1,630篇文章
< 1 2 82 >
每页显示 20 50 100
基于FPGA/DSP的捷联惯导系统设计 被引量:5
1
作者 彭荆明 徐良波 舒旭光 《计算机测量与控制》 CSCD 2008年第2期179-180,共2页
介绍了一种基于FPGA/DSP的捷联惯导系统的软硬件设计;详细提供了系统的硬件架构(包括系统框图、基于CPLD的六通道V/F采集电路、DSP芯片自举系统的基本连接框图)、各模块的设计方案和软件流程图,选用了四元素和旋转矢量相结合的方法解算... 介绍了一种基于FPGA/DSP的捷联惯导系统的软硬件设计;详细提供了系统的硬件架构(包括系统框图、基于CPLD的六通道V/F采集电路、DSP芯片自举系统的基本连接框图)、各模块的设计方案和软件流程图,选用了四元素和旋转矢量相结合的方法解算姿态矩阵,并且在计算旋转矢量的同时计算加速度,进一步提高了导航系统的精度;系统导航试验结果表明,该系统精度高,动态特性好,可靠性高。 展开更多
关键词 捷联惯导 嵌入式计算机 fpga/dsp 旋转矢量算法
在线阅读 下载PDF
基于FPGA/DSP的数字视频消像旋系统设计 被引量:10
2
作者 李洪伟 黄自力 +1 位作者 袁斯华 冯淑云 《红外与激光工程》 EI CSCD 北大核心 2006年第2期222-225,233,共5页
为消除因探测器姿态变化造成的图像旋转,保持观测图像的稳定状态,采用可编程逻辑门阵列(FPGA)和数字信号处理器(DSP)构建数字硬件平台。给出了实时消像旋的完整硬件结构与相应算法。设计采用ITU-656标准数字视频格式,用VHDL硬件描述语... 为消除因探测器姿态变化造成的图像旋转,保持观测图像的稳定状态,采用可编程逻辑门阵列(FPGA)和数字信号处理器(DSP)构建数字硬件平台。给出了实时消像旋的完整硬件结构与相应算法。设计采用ITU-656标准数字视频格式,用VHDL硬件描述语言实现整个消像旋算法的FPGA设计。实验结果表明,旋转角度在0° ̄360°之间,能实时消除探测器转动引起的图像旋转,旋转后图像清晰稳定。因而基于FPGA和DSP实现实时图像消旋(旋转)的方法具有很大的实际应用价值。 展开更多
关键词 实时图像旋转 数字视频 可编程逻辑门阵列 数字信号处理器
原文传递
基于FPGA/DSP的数字芯片测试仪 被引量:7
3
作者 包本刚 刘坤 +3 位作者 邹帅 陈凯 周显恩 刘磊 《仪表技术与传感器》 CSCD 北大核心 2010年第7期42-45,共4页
提出了采用FPGA为核心器件设计数字芯片测试仪的设计思想,主要阐述了FPGA与DSP和数字芯片测试板之间的对地址/命令信号的译码和数据传输的实现。主要是通过DSP芯片对PC机测试命令的译码,并发送到FPGA芯片产生控制信号来控制数字芯片的测... 提出了采用FPGA为核心器件设计数字芯片测试仪的设计思想,主要阐述了FPGA与DSP和数字芯片测试板之间的对地址/命令信号的译码和数据传输的实现。主要是通过DSP芯片对PC机测试命令的译码,并发送到FPGA芯片产生控制信号来控制数字芯片的测试,测试结果通过FPGA的现场采集发送到DSP芯片,再传送到上位PC机进行故障诊断。同时也介绍了采用单片机对FPGA进行配置,防止配置文件掉电丢失。测试表明:该系统具有很好的完整性,可靠性,准确性。 展开更多
关键词 PC机 dsp fpga译码 配置
在线阅读 下载PDF
MATLAB/FPGA/DSP Builder在《数字信号处理》课程教学中的应用 被引量:10
4
作者 蒋小燕 《软件导刊》 2013年第4期197-199,共3页
以FIR滤波器设计为例,说明了MATLAB/FPGA/DSP Builder在《数字信号处理》课程教学中的应用。实践表明,MATLAB的引入使课程变得生动而富有吸引力;FPGA的引入为学生提供了实践创新平台,激发了学生的创新意识,提高了学生的工程能力;DSP Bui... 以FIR滤波器设计为例,说明了MATLAB/FPGA/DSP Builder在《数字信号处理》课程教学中的应用。实践表明,MATLAB的引入使课程变得生动而富有吸引力;FPGA的引入为学生提供了实践创新平台,激发了学生的创新意识,提高了学生的工程能力;DSP Builder的引入使得一个复杂电子系统设计变得容易而且直观,提高了学生的学习效率。 展开更多
关键词 MATLAB fpga dsp BUILDER 数字信号处理 课程
在线阅读 下载PDF
一种基于FPGA/DSP的灵巧干扰平台设计与实现
5
作者 瞿福琪 胡以华 焦均均 《现代电子技术》 2009年第13期33-36,共4页
灵巧干扰以其干扰功率的节省和干扰效果的优势而成为近年来国内外研究的热点。在分析灵巧干扰平台功能后,介绍一种基于FPGA和DSP的灵巧干扰硬件平台设计,FPGA和DSP通过EMIF总线共享外部RAM,协同实现对信号的高速处理,设计并用Verilog语... 灵巧干扰以其干扰功率的节省和干扰效果的优势而成为近年来国内外研究的热点。在分析灵巧干扰平台功能后,介绍一种基于FPGA和DSP的灵巧干扰硬件平台设计,FPGA和DSP通过EMIF总线共享外部RAM,协同实现对信号的高速处理,设计并用Verilog语言编写硬件平台控制软件。实验证明,该设计在软件控制下平台能够正确工作,且满足灵巧干扰平台功能的要求。 展开更多
关键词 灵巧干扰 fpga dsp 平台设计
在线阅读 下载PDF
JESD204B协议在FPGA/DSP中的应用研究 被引量:9
6
作者 顾大晔 《中国集成电路》 2015年第5期17-20,47,共5页
JESD204B协议是针对高速数据转换器定义的高速串行协议,由于技术优势,逐渐成为高速数据转换器的接口标准。由于FPGA的硬件可编程性,以及率先推出了JESD204B IP,目前基于JESD204B协议的设计方案都是基于FPGA的。为了实现基于FPGA的方案,... JESD204B协议是针对高速数据转换器定义的高速串行协议,由于技术优势,逐渐成为高速数据转换器的接口标准。由于FPGA的硬件可编程性,以及率先推出了JESD204B IP,目前基于JESD204B协议的设计方案都是基于FPGA的。为了实现基于FPGA的方案,设计人员仍然需要进行大量的时序设计,这增加了总体开发难度。为此,本文引入了将JESD204B协议集成到DSP的设想,同时对该设想作了可行性分析,并提出了实现框架。 展开更多
关键词 高速数据转换器
在线阅读 下载PDF
基于国产DSP和FPGA的高速信号处理板硬件电路设计 被引量:2
7
作者 孙艳萍 边晨通 +1 位作者 屈文涛 宋淑军 《仪表技术与传感器》 北大核心 2025年第5期33-38,共6页
针对目前高速信号处理板多选用国外芯片,国产化程度较低的问题,文中基于DSP和FPGA芯片完成了高速信号处理板国产化设计。首先考虑高速信号处理板应用于人工智能、图像处理等领域,是一种高精度和复杂运算的场景,因此选择DSP芯片FTDOC35BB... 针对目前高速信号处理板多选用国外芯片,国产化程度较低的问题,文中基于DSP和FPGA芯片完成了高速信号处理板国产化设计。首先考虑高速信号处理板应用于人工智能、图像处理等领域,是一种高精度和复杂运算的场景,因此选择DSP芯片FTDOC35BB_FT_M6678为主设计信号处理模块,选择FPGA芯片FMQL45T900为主设计控制单元模块;然后在CANDENCE软件中进一步采用分布式设计硬件电路,完成了高速信号接口模块、DDR3存储模块、EMIF模块的电路设计;最后使用CCS5.5集成开发环境对高速信号处理板各个接口及外设进行了测试。测试指标均达到要求,证明该高速信号处理板国产化设计切实可行,加速了高速信号处理板的国产化进程。 展开更多
关键词 国产化 fpga dsp 高速信号
在线阅读 下载PDF
基于FPGA和DSP的指纹细节特征识别方法
8
作者 鲁春兰 《电子设计工程》 2025年第10期74-78,共5页
人的手指是立体柔软的,而图像是平面的,导致指纹图像容易出现扭曲,降低了指纹细节特征识别的准确性,因此提出基于FPGA和DSP的指纹细节特征识别方法。利用FPGA作为核心控制单元,通过集成嵌入式最小系统与一系列外围IP核,实时、稳定采集... 人的手指是立体柔软的,而图像是平面的,导致指纹图像容易出现扭曲,降低了指纹细节特征识别的准确性,因此提出基于FPGA和DSP的指纹细节特征识别方法。利用FPGA作为核心控制单元,通过集成嵌入式最小系统与一系列外围IP核,实时、稳定采集指纹图像数据。借助DSP技术对采集到的指纹图像进行预处理,增强图像质量。提取处理后的指纹图像中的核心点、细节点等特征信息,生成具有高度唯一性和稳定性的特征向量。FPGA具有强大的并行处理能力,可以加速指纹图像预处理、特征提取等算法的执行,从而提高指纹识别的速度和效率。FPGA可以通过编程实现各种复杂的算法和功能,适应不同场景下的指纹识别需求。采用特征匹配算法,对比两个拓扑结构之间的相似程度,实现对指纹图像的准确识别。实验结果显示,基于FPGA和DSP的指纹细节特征识别方法在ROC曲线和识别耗时上的表现明显优于其他三种方法,识别效率较高,具有实际的应用价值。 展开更多
关键词 fpga dsp 指纹细节 特征识别
在线阅读 下载PDF
基于ARM+DSP+FPGA的PCS实时控制器设计
9
作者 吴明坤 刘可述 +1 位作者 赵双双 于家文 《电工技术》 2025年第20期232-234,共3页
随着可再生能源和智能电网技术的快速发展,传统单一处理器架构的PCS控制器面临性能瓶颈,难以满足复杂的PCS控制拓扑、高实时性控制算法和数据并行处理的需求。为此,提出一种创新的基于ARM+DSP+FPGA的PCS实时控制器设计方案。该方案融合... 随着可再生能源和智能电网技术的快速发展,传统单一处理器架构的PCS控制器面临性能瓶颈,难以满足复杂的PCS控制拓扑、高实时性控制算法和数据并行处理的需求。为此,提出一种创新的基于ARM+DSP+FPGA的PCS实时控制器设计方案。该方案融合了ARM处理器的系统管理、网络通信能力,DSP处理器的高效数字信号处理能力,以及FPGA的灵活并行处理能力,旨在构建一个高性能、高实时性和高可靠性的电力转换控制系统,并通过ARM负责系统管理、DSP实现复杂控制算法、FPGA实现高速数据采集与预处理。详细介绍了该控制器的硬件架构设计、关键控制策略实现等,展示了其在PCS设备控制领域的独特优势和广阔应用前景,为未来智能电网和分布式能源系统的发展奠定了技术基础。 展开更多
关键词 PCS ARM dsp fpga 实时控制
在线阅读 下载PDF
基于DSP和FPGA的微电子数据处理系统
10
作者 王文浩 《通信电源技术》 2025年第9期43-45,共3页
针对传统变电站监控数据处理方法在实时性和可靠性方面的不足,研究设计一种基于数字信号处理(Digital Signal Processing,DSP)和现场可编程门阵列(Field Programmable Gate Array,FPGA)的微电子数据处理系统。系统采用分层分布式架构,... 针对传统变电站监控数据处理方法在实时性和可靠性方面的不足,研究设计一种基于数字信号处理(Digital Signal Processing,DSP)和现场可编程门阵列(Field Programmable Gate Array,FPGA)的微电子数据处理系统。系统采用分层分布式架构,集成数据采集层、处理层、应用层,实现监控数据的快速采集、实时处理、智能分析。通过在某500 kV变电站的实验验证表明,系统处理延时稳定保持在8.5 ms以内,数据压缩率达到82%,故障预警准确率达96.5%。 展开更多
关键词 数字信号处理(dsp) 现场可编程门阵列(fpga) 变电站监控 数据处理 实时处理 故障诊断
在线阅读 下载PDF
基于DSP28335的FPGA软件在线升级方法 被引量:5
11
作者 王涛 钱昀莹 +1 位作者 张铆 田旭 《电子设计工程》 2024年第3期17-21,共5页
在DSP+FPGA架构的嵌入式系统中,一些产品不具备拆卸外壳通过JTAG接口进行软件升级的条件。针对这一问题,提出了一种基于TMS320F28335的FPGA软件在线升级方法。该方法通过上位机将FPGA代码发送给TMS320F28335,TMS320F28335通过GPIO模拟J... 在DSP+FPGA架构的嵌入式系统中,一些产品不具备拆卸外壳通过JTAG接口进行软件升级的条件。针对这一问题,提出了一种基于TMS320F28335的FPGA软件在线升级方法。该方法通过上位机将FPGA代码发送给TMS320F28335,TMS320F28335通过GPIO模拟JTAG时序,完成对配置PROM芯片的擦除、编程和校验操作,重新上电后FPGA从配置PROM加载新程序。在理论分析的基础上,给出了所提方法的硬件原理图和软件实现流程。大量实验结果表明,该方法具有较好的可行性、稳定性和可靠性,可以实现DSP+FPGA架构下不拆产品就可升级FPGA软件的目的。 展开更多
关键词 dsp fpga 在线升级 配置PROM
在线阅读 下载PDF
基于高速串行总线的DSP+FPGA架构图像处理系统设计 被引量:1
12
作者 李佩斌 《集成电路与嵌入式系统》 2024年第12期45-51,共7页
采用高性能DSP+FPGA架构可满足嵌入式图像处理系统对大数据量、复杂算法的实时处理需求,传统的DSP+FPGA架构使用并行外部存储器接口作为数据传输接口,走线条数较多,布线难度大,故障点多。采用高速串行总线可解决以上问题,本文提出一种... 采用高性能DSP+FPGA架构可满足嵌入式图像处理系统对大数据量、复杂算法的实时处理需求,传统的DSP+FPGA架构使用并行外部存储器接口作为数据传输接口,走线条数较多,布线难度大,故障点多。采用高速串行总线可解决以上问题,本文提出一种基于高速串行总线的DSP+FPGA架构图像处理系统,采用PCIe总线作为DSP与FPGA之间的图像数据传输通道,SRIO总线作为DSP与DSP之间的数据传输通道,SGMII总线作为DSP与PHY芯片的数据传输通道。高速串行总线使得数据传输率更高,布线更容易,减小了电磁干扰,提高了抗干扰能力。本文设计的系统已在实际场所中部署并稳定运行,验证了设计的可行性和系统的可靠性。 展开更多
关键词 高速串行总线 PCIE dsp fpga dsp+fpga架构
在线阅读 下载PDF
基于DSP+FPGA的旋转平台自抗扰控制方法
13
作者 陈玉崇 杨志军 +3 位作者 彭皓 谢朝政 谢晓涛 姜传星 《仪表技术与传感器》 CSCD 北大核心 2024年第2期98-103,共6页
旋转平台在低速运转过程中易产生非线性摩擦,由于非线性因素的影响,传统PID算法的控制效果远不能满足超精密运动平台定位精度高、响应快速等要求。因此,设计了基于DSP+FPGA的旋转平台自抗扰控制算法(active disturbance rejection contr... 旋转平台在低速运转过程中易产生非线性摩擦,由于非线性因素的影响,传统PID算法的控制效果远不能满足超精密运动平台定位精度高、响应快速等要求。因此,设计了基于DSP+FPGA的旋转平台自抗扰控制算法(active disturbance rejection control,ADRC),利用扩张状态观测器(extend states observer,ESO)对系统内外部未知扰动进行实时估计并予以补偿,提升系统响应速度,增强鲁棒性与抗干扰能力。最后,通过正弦扫描实验进行验证,PID对正弦输入信号无法及时响应,超调明显;ADRC响应迅速,稳态误差波动小。相比PID,ADRC最大跟踪误差降低79.5%,跟踪误差平均值降低65.4%。 展开更多
关键词 旋转平台 dsp fpga 自抗扰控制
在线阅读 下载PDF
基于DSP与FPGA粘滑式压电驱动器的控制系统研究
14
作者 温尚林 刘曰涛 +2 位作者 于智勇 祝保财 邹大林 《压电与声光》 北大核心 2024年第6期942-949,955,共9页
以提高粘滑式压电驱动器的输出性能和重复定位精度为目的,提出了一种以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为核心的粘滑式压电驱动器的控制器。对FPGA与DSP硬件与软件进行设计:FPGA实现直接数字合成(DDS)技术产生驱动信号,搭... 以提高粘滑式压电驱动器的输出性能和重复定位精度为目的,提出了一种以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为核心的粘滑式压电驱动器的控制器。对FPGA与DSP硬件与软件进行设计:FPGA实现直接数字合成(DDS)技术产生驱动信号,搭配后续的高电压动态放大电路,可使压电陶瓷快速充、放电,从而实现粘滑运动;DSP接收输入及反馈信号并对其进行计算与判别,从而控制信号发生器产生频率不同、电压不同的驱动信号。反馈模块选择合适的光栅编码器后形成完整的闭环控制系统。搭建实验平台进行性能测试,当驱动频率为2.5 kHz、驱动电压幅值在120 V、负载为4 g时,最大速度为9.782 mm/s,重复定位精度为0.1μm。 展开更多
关键词 粘滑原理 压电驱动器 dsp fpga DDS技术
在线阅读 下载PDF
基于FPGA的DSP与ARINC429总线控制器接口设计 被引量:1
15
作者 李晓颖 刘航航 +2 位作者 郭彦辰 王梦昊 刘飞 《集成电路与嵌入式系统》 2024年第4期71-76,共6页
提出了一种基于FPGA的DSP与ARINC429总线控制器的接口设计方法和电路,该设计方法也适用于DSP与串口控制器、CAN控制器等接口的扩展设计。首先,分析了TMS320C6713 EMIF与HI-8582的主要信号与时序,表明通过FPGA实现译码逻辑和时序控制就... 提出了一种基于FPGA的DSP与ARINC429总线控制器的接口设计方法和电路,该设计方法也适用于DSP与串口控制器、CAN控制器等接口的扩展设计。首先,分析了TMS320C6713 EMIF与HI-8582的主要信号与时序,表明通过FPGA实现译码逻辑和时序控制就可实现TMS320C6713与HI-8582之间的通信;接着,给出了详细的硬件设计和接口逻辑设计;然后,讨论了ARINC429总线驱动软件设计;最后,通过环境试验和实际应用验证了该接口电路工作稳定可靠。 展开更多
关键词 dsp EMIF ARINC429总线 fpga TMS320C6713
在线阅读 下载PDF
基于DSP与FPGA的工业计算机设计 被引量:3
16
作者 任磊 王长宇 黄克英 《山西电子技术》 2024年第6期41-42,79,共3页
工业现场的嵌入式计算机通常完成数据的输入、处理、输出功能,当需要处理的接口数量、种类较多时使用单DSP的计算机已经不能满足需求。针对该问题,本文将DSP与FPGA进行组合设计了一种多接口的高性能工业计算机,该工业计算机由FPGA实现... 工业现场的嵌入式计算机通常完成数据的输入、处理、输出功能,当需要处理的接口数量、种类较多时使用单DSP的计算机已经不能满足需求。针对该问题,本文将DSP与FPGA进行组合设计了一种多接口的高性能工业计算机,该工业计算机由FPGA实现接口或通信、由DSP实现控制算法。经系统试验证明,该工业计算机工作稳定、数据处理能力强、接口丰富,具备一定的工程实用价值。 展开更多
关键词 dsp fpga 嵌入式计算机
在线阅读 下载PDF
一种多FPGA及多DSP的通用远程更新系统设计 被引量:1
17
作者 王子懿 王雪博 +2 位作者 黄格彤 崔文涛 童诗语 《制导与引信》 2024年第3期35-38,共4页
为解决传统JTAG方式更新FPGA或DSP程序距离受限且灵活性较差的问题,设计了一种以FPGA为主控芯片的多FPGA+多DSP的远程更新系统。通过接收上位机指令的方式判断待更新的目标芯片,并将应用程序下发给指定FPGA或DSP完成程序的更新。同时设... 为解决传统JTAG方式更新FPGA或DSP程序距离受限且灵活性较差的问题,设计了一种以FPGA为主控芯片的多FPGA+多DSP的远程更新系统。通过接收上位机指令的方式判断待更新的目标芯片,并将应用程序下发给指定FPGA或DSP完成程序的更新。同时设计了FPGA与DSP的重启方案,实现了远程更新程序与应用程序的跳转切换。测试结果表明,该远程更新系统可以实现对多FPGA+多DSP架构信号处理系统程序的远程更新。该系统实现简单、稳定可靠、可复用性强,能够降低工程应用的开发难度、缩短其开发周期。 展开更多
关键词 fpga dsp 远程更新
在线阅读 下载PDF
基于DSP+FPGA协处理器指纹识别系统的设计与实现
18
作者 张伟 《现代工业经济和信息化》 2024年第12期82-84,88,共4页
实现了一种基于DSP+FPGA协处理器的指纹识别系统硬件平台设计。采用FPGA作为协处理器,分担数据计算及扩展接口以系统结构优化算法,实现一个高效的指纹识别系统。采用Altera公司的Cyclone Ⅳ EP4CE75FPGA实现指纹识别算法中滤波等计算量... 实现了一种基于DSP+FPGA协处理器的指纹识别系统硬件平台设计。采用FPGA作为协处理器,分担数据计算及扩展接口以系统结构优化算法,实现一个高效的指纹识别系统。采用Altera公司的Cyclone Ⅳ EP4CE75FPGA实现指纹识别算法中滤波等计算量大的处理模块,用ADI公司的ADSP-BF70x处理器以软件的方式实现计算方式与控制结构比较复杂的处理模块,以此达到提升指纹识别算法处理速度的目的,满足某些场合对DSP实时性的要求。 展开更多
关键词 指纹识别 dsp fpga协处理器
在线阅读 下载PDF
DSP+FPGA折反射全景视频处理系统中双核高速数据通信 被引量:20
19
作者 李乐 熊志辉 +2 位作者 王斌 张茂军 陈立栋 《电子与信息学报》 EI CSCD 北大核心 2010年第3期649-654,共6页
对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个处理器之间需要进行高速的数据通信。该文提出一种基于DSP+FPGA架构的双核高速数据通信方法,该方法通过基于地址总线的控制指令编码解析方... 对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个处理器之间需要进行高速的数据通信。该文提出一种基于DSP+FPGA架构的双核高速数据通信方法,该方法通过基于地址总线的控制指令编码解析方法协同双核工作,通过逆向波形分析和基于乒乓缓存的间接DMA通信方式,实现DSP与FPGA之间的双核DMA数据通信。实验结果表明,使用上述方法实现的DSP与FPGA之间数据通信速度高达585MBps。 展开更多
关键词 数据通信 双核 全景 DMA fpga dsp
在线阅读 下载PDF
FPGA+DSP异构视频处理系统中基于SRIO的数据高效传输方法 被引量:22
20
作者 姜宏旭 刘亭杉 +2 位作者 李辉勇 张萍 段洣毅 《计算机学报》 EI CSCD 北大核心 2015年第6期1119-1130,共12页
数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+DS... 数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+DSP异构视频处理系统中的数据传输问题,在分析处理器结构和视频数据格式特征的基础上,提出了一种基于高速串行接口SRIO(Serial Rapid I/O)的数据高效传输方法.该方法分别以FPGA、DSP作为系统的传输、处理核心,在FPGA处理器上采用视频三分量数据重组方法并使用包头信息较小的SRIO流写事务SWRITE(Streaming Write),简化视频传输格式的同时提高了SRIO视频数据包的传输效率;在DSP处理器上通过预定义接收端数据存储单元和采用简洁的SRIO门铃事务(DOORBELL)应答机制,节约了DSP在传输过程中的时间开销.实验结果表明,文中设计的SRIO高效传输方法在占用较少的FPGA资源的条件下传输速度达理论值的81%以上. 展开更多
关键词 fpga+dsp 视频数据 SRIO 高效传输
在线阅读 下载PDF
上一页 1 2 82 下一页 到第
使用帮助 返回顶部