期刊文献+
共找到401篇文章
< 1 2 21 >
每页显示 20 50 100
基于ARM+FPGA的机载信息管理处理机设计 被引量:1
1
作者 王健 郭霖佯 +4 位作者 何自豪 周立辉 陈家福 李欣琦 周浩 《火力与指挥控制》 北大核心 2025年第4期85-92,共8页
为实现飞机在执行战术任务时对格式化链路消息的接收处理、态势信息综合处理、载机平台信息采集、指令应答与信息回传、雷达目标定位等功能,设计一种基于ARM+FPGA架构机载信息管理处理机。介绍机载信息管理处理机具体功能和应用,从硬件... 为实现飞机在执行战术任务时对格式化链路消息的接收处理、态势信息综合处理、载机平台信息采集、指令应答与信息回传、雷达目标定位等功能,设计一种基于ARM+FPGA架构机载信息管理处理机。介绍机载信息管理处理机具体功能和应用,从硬件和软件设计两个方面对系统结构进行详细阐述,完成机载信息综合处理模块、RS422和ARINC429相关接口的软硬件设计工作,使得机载信息管理处理机能够实时处理机载电台、显控机、雷达、导航系统等相关设备的信息,并根据系统通信协议的要求完成各类型系统数据的实时接收、解析、检索和发送任务。通过对系统的联调联试和测试工作,发现达到系统各项指标要求并验证了其可行性和稳定性。 展开更多
关键词 机载处理机 RS422 ARINC429 fpga ARM
在线阅读 下载PDF
Implementation of a kind of FPGA-based binary phase coded radar signal processor architecture 被引量:1
2
作者 田黎育 孙密 万阳良 《Journal of Beijing Institute of Technology》 EI CAS 2012年第4期526-531,共6页
A flexible field programmable gate array based radar signal processor is presented. The radar signal processor mainly consists of five functional modules: radar system timer, binary phase coded pulse compression(PC... A flexible field programmable gate array based radar signal processor is presented. The radar signal processor mainly consists of five functional modules: radar system timer, binary phase coded pulse compression(PC), moving target detection (MTD), constant false alarm rate (CFAR) and target dots processing. Preliminary target dots information is obtained in PC, MTD, and CFAR modules and Nios I! CPU is used for target dots combination and false sidelobe target removing. Sys- tem on programmable chip (SOPC) technique is adopted in the system in which SDRAM is used to cache data. Finally, a FPGA-based binary phase coded radar signal processor is realized and simula- tion result is given. 展开更多
关键词 field programmable gate array(fpga radar signal processor system on programma-ble chip (SOPC) binary phase coded
在线阅读 下载PDF
FPGA在医疗图像处理领域的应用及挑战
3
作者 刘世杰 刘美 孟亚男 《广东石油化工学院学报》 2025年第3期81-87,共7页
FPGA在医疗图像处理领域具有高度并行性、实时性、灵活性以及数据安全等优势,使基于FPGA的医疗图像处理加速器技术的研究热度一直得以保持。文章旨在介绍FPGA在医疗图像处理领域的应用及挑战。综述了FPGA在医疗图像边缘检测与分析、重... FPGA在医疗图像处理领域具有高度并行性、实时性、灵活性以及数据安全等优势,使基于FPGA的医疗图像处理加速器技术的研究热度一直得以保持。文章旨在介绍FPGA在医疗图像处理领域的应用及挑战。综述了FPGA在医疗图像边缘检测与分析、重建与压缩感知、分类与分割、增强与滤波、变换与配准5个方面的研究状况,并分析了FPGA在5个方面的应用情况和前景,继而提出FPGA在医疗图像处理领域面临的一些挑战和发展趋势。 展开更多
关键词 fpga 医疗图像处理 fpga处理器
在线阅读 下载PDF
基于FPGA的多主交换式高速互联背板总线及其控制方法
4
作者 刘增超 王宏淼 《电工技术》 2025年第15期199-203,共5页
在工业控制领域,背板总线实现同一控制单元内处理器模块、外设功能模块等的结合与交互,是实现控制单元灵活组态的基础和前提。对于复杂和高实时性控制应用场景,存在多主处理器、多外设、并发访问、高速交换和同步传输的需求,因而要求背... 在工业控制领域,背板总线实现同一控制单元内处理器模块、外设功能模块等的结合与交互,是实现控制单元灵活组态的基础和前提。对于复杂和高实时性控制应用场景,存在多主处理器、多外设、并发访问、高速交换和同步传输的需求,因而要求背板总线有很强的数据吞吐能力。为了解决常规共享型总线不支持并发访问和常规互联型总线结构复杂,连线繁琐,且不利于灵活组态和扩展的问题,提出了基于FPGA的多主交换式高速互联背板总线结构。实验结果表明,基于FPGA的多主交换式高速互联背板总线有效提高了总线吞吐率,增强了总线带宽,减少背板传输线数量,降低背板布局布线难度,实现了多主处理器的阵列运行和算力聚合,极大地压缩了特高压直流输电控制保护程序运行时间,且大大优化了总线结构,有利于系统的灵活组态。 展开更多
关键词 工业控制 fpga 多主处理器 背板总线
在线阅读 下载PDF
基于SoC FPGA的机载相机转角控制系统设计
5
作者 柯曦宸 史艳高 《现代信息科技》 2025年第21期30-33,共4页
针对无人机在河流边坡巡检过程中需远程调节机载相机拍摄角度的需求,设计并实现了一种基于SoC FPGA架构的机载相机转角控制系统。该系统以FPGA内部构建的RISC-V处理器为控制核心,通过陀螺仪传感器与无线模块采集数据并发送控制指令,并采... 针对无人机在河流边坡巡检过程中需远程调节机载相机拍摄角度的需求,设计并实现了一种基于SoC FPGA架构的机载相机转角控制系统。该系统以FPGA内部构建的RISC-V处理器为控制核心,通过陀螺仪传感器与无线模块采集数据并发送控制指令,并采用PID算法实现角度的动态调节与精确控制。最后通过实验对系统进行原型验证,测试结果表明,该系统能够稳定、实时地完成姿态数据采集、无线数据收发及转角控制闭环执行,满足无人机机载相机的转角控制需求。 展开更多
关键词 SoC fpga RISC-V处理器 姿态控制 无人机巡检 PID控制
在线阅读 下载PDF
内嵌处理器核FPGA瞬时剂量率效应损伤机制研究
6
作者 李俊霖 齐超 +3 位作者 李瑞宾 刘岩 金晓明 王晨辉 《现代应用物理》 2025年第2期169-177,共9页
内嵌处理器核FPGA作为一种超大规模集成电路片上系统芯片,能够基于硬件和软件实现信号采集、转换、存储、处理和I/O控制等功能。针对Zynq-7000系列内嵌处理器核FPGA,开发了定制的内嵌处理器核FPGA测试系统对其在瞬时剂量率辐射环境下的... 内嵌处理器核FPGA作为一种超大规模集成电路片上系统芯片,能够基于硬件和软件实现信号采集、转换、存储、处理和I/O控制等功能。针对Zynq-7000系列内嵌处理器核FPGA,开发了定制的内嵌处理器核FPGA测试系统对其在瞬时剂量率辐射环境下的不同工作状态进行了测试,并在“强光一号”开展瞬时剂量率效应试验,研究内嵌处理器核FPGA在瞬时剂量率辐射环境中的辐射敏感性、效应现象以及效应规律。试验结果表明,FPGA的瞬时剂量率功能错误阈值与功能电路占用硬件资源数量无关,通过触发器资源配置的移位寄存器链在相同瞬时剂量率条件下的功能扰动时间更长,对脉冲γ射线更敏感。在瞬时剂量率增加至3.7×10~9 Gy(Si)·s^(-1)的过程中,内嵌处理器核FPGA依次出现了数据扰动、FPGA复位、部分测试功能中断、外围I/O电路闩锁、全部测试功能中断、辅助电压闩锁等效应现象,相关研究可为瞬时剂量率辐射环境下内嵌处理器核FPGA的瞬时剂量率辐射损伤评估及加固设计提供数据支撑。 展开更多
关键词 内嵌处理器核fpga 瞬时剂量率效应 辐射效应规律 损伤机制
在线阅读 下载PDF
星载SAR实时成像处理器的FPGA实现 被引量:19
7
作者 熊君君 王贞松 +1 位作者 姚建平 石长振 《电子学报》 EI CAS CSCD 北大核心 2005年第6期1070-1072,共3页
本文提出了一种用FPGA实现星载合成孔径雷达实时成像处理器的方法,用来实现星载SAR的CS算法(或RMA算法).该实时成像处理器由7片Xilinx公司的商业FPGA实现,其中4片作为并行的处理单元;一片为CS因子的生成单元;一片为SDRAM控制单元;一片... 本文提出了一种用FPGA实现星载合成孔径雷达实时成像处理器的方法,用来实现星载SAR的CS算法(或RMA算法).该实时成像处理器由7片Xilinx公司的商业FPGA实现,其中4片作为并行的处理单元;一片为CS因子的生成单元;一片为SDRAM控制单元;一片为系统的控制单元.该系统将流水处理和并行处理相结合,从而极大的减少了处理时间.同时根据算法各运算对数据的精度要求不同,将浮点运算和定点运算结合在一块,减少了硬件开销.该系统工作在100MHz时,33秒左右能完成16k16k星载样本点的成像,并对加拿大Radarsat的雷达原始信号进行成像处理,成像质量能达到要求. 展开更多
关键词 CS算法 实时成像处理器 fpga 流水处理 并行处理
在线阅读 下载PDF
基于FPGA的自适应光学系统波前处理机 被引量:19
8
作者 贾建禄 王建立 +2 位作者 赵金宇 王鸣浩 曹景太 《光学精密工程》 EI CAS CSCD 北大核心 2011年第8期1716-1722,共7页
针对大型地基高分辨率成像望远镜对自适应光学系统波前处理规模的需求,设计了基于现场可编程门阵列(FP-GA)的高速大单元自适应波前处理系统,给出了设计方案,实施过程和测试结果。提出的基于FPGA的自适应光学系统波前处理机,在软件上采用... 针对大型地基高分辨率成像望远镜对自适应光学系统波前处理规模的需求,设计了基于现场可编程门阵列(FP-GA)的高速大单元自适应波前处理系统,给出了设计方案,实施过程和测试结果。提出的基于FPGA的自适应光学系统波前处理机,在软件上采用FPGA对整个系统进行数据配置和调控,实现多路D/A数据同时传输和转换。同时,采用FPGA作为波前处理运算中的图像预处理和波前子孔径斜率计算的核心器件,在满足波前处理精度的前提下,缩短了波前处理延时,提高了波前处理能力,波前处理可达2 000 frame/s。在硬件上,采用波前处理主板与可扩展的波前处理子板相结合的形式来提高系统的输出能力。每块波前处理子板的校正量输出为120路,波前处理主板的最大扩展能力为10块,整个系统可实现1 200路校正量的输出。 展开更多
关键词 自适应光学系统 现场可编程门阵列(fpga) 波前处理机
在线阅读 下载PDF
基于FPGA的ARINC429数据传输接口设计 被引量:7
9
作者 杜晶晶 胡建萍 黄继业 《微电子学与计算机》 CSCD 北大核心 2005年第10期113-115,共3页
以机载导航系统为应用背景,提出了一种基于现场可编程门阵列(FPGA)的ARINC429数据传输接口的实现方案。重点研究接口电路的硬件组成和如何采用SOPC技术设计系统所需的嵌入式处理器,并在NiosⅡ集成开发环境(IDE)下开发应用程序。经验证... 以机载导航系统为应用背景,提出了一种基于现场可编程门阵列(FPGA)的ARINC429数据传输接口的实现方案。重点研究接口电路的硬件组成和如何采用SOPC技术设计系统所需的嵌入式处理器,并在NiosⅡ集成开发环境(IDE)下开发应用程序。经验证用本方案实现的ARINC429通信接口满足系统要求。 展开更多
关键词 现场可编程门阵列 嵌入式处理器 ARINC429接口
在线阅读 下载PDF
中频软件无线电系统的FPGA实现方案 被引量:10
10
作者 王晓虎 刘金银 《电讯技术》 北大核心 2002年第1期59-63,共5页
软件无线电作为无线通信技术的又一次革命 ,是目前通信领域中最为重要的研究方向之一。本文研究了中频软件无线电的实现方案 。
关键词 软件无线电 可编程门阵列 波形处理 无线通信 中频
在线阅读 下载PDF
基于FPGA的FFT处理器的设计与仿真 被引量:7
11
作者 董惠 卫铭斐 +1 位作者 江丽 曾俊 《微电子学与计算机》 CSCD 北大核心 2008年第11期117-120,共4页
针对电网存在较大谐波误差和不对称误差的情况,运用频域FFT算法,设计实现了电力实时参数监测用FFT处理器.处理器采用按频率抽取的基-2算法,分级流水线以及定点运算结构,由6个功能模块组成.整个设计基于Verilog HDL语言进行模块化设计,采... 针对电网存在较大谐波误差和不对称误差的情况,运用频域FFT算法,设计实现了电力实时参数监测用FFT处理器.处理器采用按频率抽取的基-2算法,分级流水线以及定点运算结构,由6个功能模块组成.整个设计基于Verilog HDL语言进行模块化设计,采用FPGA作为逻辑控制器,并运用QuartusⅡ工具进行了综合仿真.仿真结果表明处理器达到了高精度电力参数监测的要求,对电网谐波分析与经济运行具有实用价值. 展开更多
关键词 FFT处理器 fpga VERILOG HDL语言 QuartusⅡ 电力参数
在线阅读 下载PDF
基于FPGA的FFT处理器设计与实现 被引量:9
12
作者 杨静 郑恩让 +1 位作者 张玲 马令坤 《化工自动化及仪表》 CAS 北大核心 2010年第3期107-109,124,共4页
针对所设计数字谐波分析仪中速度和实现成本的瓶颈,提出一种基于FPGA的高速FFT处理器设计方法,并用CycloneII系列FPGAEP2C35F672C6芯片实现了处理器。处理器采用按时间抽取基4算法,使用改进的CORDIC流水线结构设计蝶形运算单元,同时采... 针对所设计数字谐波分析仪中速度和实现成本的瓶颈,提出一种基于FPGA的高速FFT处理器设计方法,并用CycloneII系列FPGAEP2C35F672C6芯片实现了处理器。处理器采用按时间抽取基4算法,使用改进的CORDIC流水线结构设计蝶形运算单元,同时采用双端口RAM存储结构,整体基于VHDL语言进行模块化设计,经过仿真和硬件测试,结果与MATLAB计算结果相比较验证了设计的正确性。当系统工作频率为90MHz时,完成1024点输入为12位复数的FFT需要45.6μs,满足所设计的数字频谱分析仪系统实时性要求,解决了系统实时性和资源占用的矛盾。同时该处理器是在不使用IP核的前提下开发的,降低了实现成本。 展开更多
关键词 FFT处理器 fpga VHDL语言 CORDIC算法
在线阅读 下载PDF
基于FPGA+ARM的视觉导航轮式机器人 被引量:5
13
作者 刘晶 刘钰 陆雨花 《计算机工程》 CAS CSCD 北大核心 2010年第21期194-195,198,共3页
根据自动运输的需求,以FPGA+ARM为核心,设计一种基于视觉导航的自主式轮式机器人,使用FPGA控制图像的实时采集、存储和显示,用ARM实现路径识别、通信并控制执行机构和传感器。路径识别的基本思想是采样二值化并去噪,再检测出场景中的路... 根据自动运输的需求,以FPGA+ARM为核心,设计一种基于视觉导航的自主式轮式机器人,使用FPGA控制图像的实时采集、存储和显示,用ARM实现路径识别、通信并控制执行机构和传感器。路径识别的基本思想是采样二值化并去噪,再检测出场景中的路径,由路径跟踪模块进行导航计算。实验结果表明,该机器人的控制准确可靠,能正确地跟踪预先设置的引导轨线。 展开更多
关键词 现场可编程门阵列 ARM处理器 视觉导航 路径识别
在线阅读 下载PDF
运动目标检测与跟踪中FPGA的应用 被引量:6
14
作者 张瑾 刘海燕 吴世海 《电子测量技术》 2010年第12期64-67,共4页
运动目标检测与跟踪需要处理大量的视频数据,FPGA并行处理的工作方式和可重复执行多任务的能力,使其在视频数据运算与处理中能够发挥很大作用。讨论了FPGA结合DSP实现目标检测与跟踪的技术方案,重点研究了以FPGA构建图像预处理环节中处... 运动目标检测与跟踪需要处理大量的视频数据,FPGA并行处理的工作方式和可重复执行多任务的能力,使其在视频数据运算与处理中能够发挥很大作用。讨论了FPGA结合DSP实现目标检测与跟踪的技术方案,重点研究了以FPGA构建图像预处理环节中处理器的设计方法。仿真和实验结果表明,基于FPGA的处理器能够完全满足图像预处理中运算量大、重复性强、速度高的要求,有效地缓解了DSP在后续的目标检测与跟踪中数据运算处理的压力,使得系统更加实时、准确、高效。 展开更多
关键词 目标检测 目标跟踪 fpga DSP 处理器
在线阅读 下载PDF
基于FPGA和DSP的高分辨率图像采集系统 被引量:16
15
作者 李立 金华标 +1 位作者 陈智君 喻方平 《数据采集与处理》 CSCD 北大核心 2008年第1期117-122,共6页
介绍了一种高分辨率图像数据采集系统的实现方案。该方案采用了现场可编程门阵列(FPGA)数字信号处理器(DSP)的体系结构,利用FPGA实现图像数据检测、采集、缓冲、预处理,并协调系统各部分的工作,利用DSP对图像数据进行JPEG压缩,通过PC 10... 介绍了一种高分辨率图像数据采集系统的实现方案。该方案采用了现场可编程门阵列(FPGA)数字信号处理器(DSP)的体系结构,利用FPGA实现图像数据检测、采集、缓冲、预处理,并协调系统各部分的工作,利用DSP对图像数据进行JPEG压缩,通过PC 104总线将压缩后的数据上传至主机。该方案中,由FPGA控制的高速大容量同步动态随机存储器(SDRAM)作为图像数据的帧存,解决了高分辨率图像采集中容量和速度上的问题,SDRAM分时供FPGA和DSP访问的机制提高了数据存取的效率。JPEG压缩方法大大降低了数据传输所需的带宽并减少了存储所需的容量。该系统能够对高至2048×1536的多种分辨率的图像实现数据采集和压缩。 展开更多
关键词 数据采集 现场可编程门阵列 数字信号处理器 图像压缩
在线阅读 下载PDF
基于FPGA内嵌入式处理器的二维脉冲压缩 被引量:5
16
作者 谢宜壮 龙腾 《计算机工程》 CAS CSCD 北大核心 2010年第5期248-249,252,共3页
设计一个利用现场可编程门阵列(FPGA)内部MicroBlaze嵌入式处理器为核心控制单元的二维脉冲压缩处理系统。根据FPGA内部不同的资源配置情况,提出2种脉冲压缩处理模块的实现结构,利用FPGA实现DDR SDRAM控制器,采用矩阵分块线性映射的方... 设计一个利用现场可编程门阵列(FPGA)内部MicroBlaze嵌入式处理器为核心控制单元的二维脉冲压缩处理系统。根据FPGA内部不同的资源配置情况,提出2种脉冲压缩处理模块的实现结构,利用FPGA实现DDR SDRAM控制器,采用矩阵分块线性映射的方法实现高效的数据矩阵转置处理。通过模拟一个简单的合成孔径雷达成像处理过程,证明该系统的有效性。 展开更多
关键词 二维脉冲压缩 现场可编程门阵列 嵌入式处理器 DDR SDRAM控制器 矩阵转置
在线阅读 下载PDF
实现基于FPGA的硬件算法加速器 被引量:2
17
作者 叶淑群 陈鸿鹏 梁士坤 《宝鸡文理学院学报(自然科学版)》 CAS 2006年第2期154-155,168,共3页
目的通过具体的方法和示例,说明使用FPGA来实现硬件算法加速是一种较好的方法。方法通过采用FPGA实现CRC算法的硬件加速器与采用传统的软件优化相比较,说明FPGA的优越性。结果基于FPGA的硬件算法加速器,既可提高系统的计算能力,也可节... 目的通过具体的方法和示例,说明使用FPGA来实现硬件算法加速是一种较好的方法。方法通过采用FPGA实现CRC算法的硬件加速器与采用传统的软件优化相比较,说明FPGA的优越性。结果基于FPGA的硬件算法加速器,既可提高系统的计算能力,也可节约成本,缩小系统体积。结论根据目标系统的功能需求,使用FPGA来实现硬件算法加速是一种有效、简便、经济的方法。 展开更多
关键词 硬件算法加速器 fpga处理器 CRC外围电路
在线阅读 下载PDF
基于DSP和FPGA的实时信号处理系统 被引量:5
18
作者 罗华 杜鹏 +1 位作者 刘宏 许晓丽 《微电子学与计算机》 CSCD 北大核心 2007年第8期113-114,117,共3页
针对DSP和FPGA相结合的处理机结构进行了研究,分析了现行SIMD和MIMD结构下的数字信号处理机制的优劣,在此基础上提出了一种实时信号处理的线性流水阵列,通过实例证明了该结构的优越性能。
关键词 实时信号处理 数字信号处理 复杂可编程逻辑器件 处理机结构
在线阅读 下载PDF
一种基于FPGA&DSP的电子式互感器数字接口实现方案 被引量:13
19
作者 徐雁 向珂 肖霞 《高压电器》 CAS CSCD 北大核心 2006年第3期208-210,共3页
为了实现电子式互感器与保护、测控设备装置之间的数字接口,介绍了电子式互感器数字接口的重要组成部分,即合并单元的功能,根据其特点提出了一种基于FPGA和DSP平台的电子式互感器数字接口实现方案。利用FPGA与DSP相互配合完成合并单元同... 为了实现电子式互感器与保护、测控设备装置之间的数字接口,介绍了电子式互感器数字接口的重要组成部分,即合并单元的功能,根据其特点提出了一种基于FPGA和DSP平台的电子式互感器数字接口实现方案。利用FPGA与DSP相互配合完成合并单元同步,多路数据接收和处理,以及以太网通讯功能,满足了电子式互感器数字接口高速、可靠的要求,有望应用于实际系统中。 展开更多
关键词 电子式互感器 合并单元 接口 现场编程逻辑门阵列 数字信号处理器
在线阅读 下载PDF
基于SoC FPGA的文字分割系统设计 被引量:2
20
作者 邱德慧 汪洋 吴敏华 《液晶与显示》 CAS CSCD 北大核心 2016年第10期949-957,共9页
针对于传统PC机实现的图像采集与处理系统在功耗、移植性、实时性和体积上的局限性问题,本设计实现了基于FPGA和ARM硬核处理器整合的SoC FPGA的图像文字分割系统。基于SoC FPGA的硬件平台和移植的嵌入式Linux开发环境的软硬协同设计方法... 针对于传统PC机实现的图像采集与处理系统在功耗、移植性、实时性和体积上的局限性问题,本设计实现了基于FPGA和ARM硬核处理器整合的SoC FPGA的图像文字分割系统。基于SoC FPGA的硬件平台和移植的嵌入式Linux开发环境的软硬协同设计方法,实现了CMOS传感器的图像采集、SDRAM存储、双口RAM数据通信和VGA显示输出。同时,基于ARM的硬核处理系统(HPS)控制双口RAM读写图像数据,在HPS中实现图像的预处理和分水岭算法。实验结果表明:本系统具有较准确的文字分割效果,一幅图像实时文字分割的平均速度为0.87s,比基于PC机的matlab环境和NIOS Ⅱ的SOPC系统上实现速度分别提高了0.84倍和4.52倍。本系统具有设计灵活,速度快、可移植性强的优点,对实时图像采集与处理系统的研究提供参考意义。 展开更多
关键词 SOC fpga 硬核处理系统 LINUX 文字分割 分水岭算法
在线阅读 下载PDF
上一页 1 2 21 下一页 到第
使用帮助 返回顶部