-
题名基于FPGA的组件化抗重放攻击设计
被引量:1
- 1
-
-
作者
曹宝
郭爽
陈洋
何远杭
-
机构
中国电子科技集团公司第三十研究所
-
出处
《通信技术》
2022年第7期956-961,共6页
-
基金
国家自然科学基金(重点)(U21B2019)。
-
文摘
针对数据中心面临的重放攻击威胁,分析了重放攻击的危害和常用的防御手段,并针对软件实现抗重放攻击模块的不足,提出了一种基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的组件化抗重放设计。采用组件化的设计思想,针对两种典型的业务数据包,设计了抗重放攻击模块的FPGA功能架构、检测关键数据包的状态机和表项配置模块。用较少的FPGA资源实现高带宽、低时延的数据包重放攻击检测和处理,具有可用性高、可配置、可扩展、移植性好等特点。经过验证,该设计适用于企业级的数据中心边界安全防护,可满足未来安全防护设备对安全资源服务化的需求。
-
关键词
数据中心
重放攻击
fpga设计
组件化
-
Keywords
data center
replay attack
fpga design
componentization
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-