期刊文献+
共找到520篇文章
< 1 2 26 >
每页显示 20 50 100
基于FPGA的高速串行AD接口系统设计
1
作者 张秀清 吴炜炜 +1 位作者 王晓君 赵世祺 《通信与信息技术》 2025年第5期115-119,共5页
随着雷达技术及现代宽带通信技术的发展,高速ADC在数字化宽带接收器的设计中起了重要作用。针对高速串行AD数据采集系统中数据传输不稳定、误码等问题,详细分析了高速采样器AD9653的高速串行数据接口特点,并利用Xillinx公司的Kintex-7系... 随着雷达技术及现代宽带通信技术的发展,高速ADC在数字化宽带接收器的设计中起了重要作用。针对高速串行AD数据采集系统中数据传输不稳定、误码等问题,详细分析了高速采样器AD9653的高速串行数据接口特点,并利用Xillinx公司的Kintex-7系列FPGA的片同步技术,设计了一种高速ADC与FPGA之间的串行数据接口系统,实现了采样时钟的自适应动态调控,串行数据的并行转换,解决了高速AD数据采集过程中位时钟偏移的问题,并通过仿真实验结果表明了系统功能的正确性。 展开更多
关键词 高速AD接口 AD9653 fpga 片同步
在线阅读 下载PDF
基于FPGA的贴片机视觉识别系统开发
2
作者 袁庆辉 张国康 +2 位作者 李扬 封国芳 袁庆飞 《微型电脑应用》 2025年第9期100-103,共4页
根据贴片机对于电子元器件位置、偏角等误差因素识别的需要,在对国内外贴片机及其视觉系统发展状况研究和分析的基础上,研究开发一种新型贴片机视觉识别系统。实验证明,所提系统集成度高、设计灵活,并且能够大大节省成本,具有较高的性... 根据贴片机对于电子元器件位置、偏角等误差因素识别的需要,在对国内外贴片机及其视觉系统发展状况研究和分析的基础上,研究开发一种新型贴片机视觉识别系统。实验证明,所提系统集成度高、设计灵活,并且能够大大节省成本,具有较高的性价比。 展开更多
关键词 机器视觉 贴片机 fpga SOPC系统
在线阅读 下载PDF
新型FPGA架构和电路设计技术展望
3
作者 范继聪 于宗光 +2 位作者 谢达 单悦尔 徐仲延 《集成电路与嵌入式系统》 2025年第6期14-28,共15页
与定制设计芯片相比,现场可编程门阵列(FPGA)支持硬件灵活重构,具有设计周期短和开发成本低等优势,广泛应用于通信、数据中心、人工智能、雷达和航空航天等领域。FPGA架构的设计目标是制造出高度可编程的FPGA芯片,同时最小化可重构性带... 与定制设计芯片相比,现场可编程门阵列(FPGA)支持硬件灵活重构,具有设计周期短和开发成本低等优势,广泛应用于通信、数据中心、人工智能、雷达和航空航天等领域。FPGA架构的设计目标是制造出高度可编程的FPGA芯片,同时最小化可重构性带来的面积和性能成本。随着应用需求和工艺技术能力的不断演变,正在迎来FPGA架构设计的新阶段。简述FPGA基本架构与FPGA架构评估,梳理新型FPGA架构和电路设计技术最新进展,探讨新型FPGA架构和电路设计的技术挑战和发展趋势。 展开更多
关键词 fpga fpga架构 可重构 fpga芯片 fpga架构评估
在线阅读 下载PDF
OBIRCH及纳米探针电测试方法联合分析FPGA功能失效
4
作者 李航 康海容 +2 位作者 刘燚 邱钧华 陈柳明 《微纳电子技术》 2025年第9期115-125,共11页
特种现场可编程门阵列(FPGA)芯片的可靠性及高品质保证了其在严酷的应用环境中能稳定运行,而失效分析研究对产品的迭代升级,保证芯片的可靠性及高质量具有关键的作用。聚焦于大规模FPGA芯片中位流回读功能失效的案例,从测试和仿真分析出... 特种现场可编程门阵列(FPGA)芯片的可靠性及高品质保证了其在严酷的应用环境中能稳定运行,而失效分析研究对产品的迭代升级,保证芯片的可靠性及高质量具有关键的作用。聚焦于大规模FPGA芯片中位流回读功能失效的案例,从测试和仿真分析出发,配合可聚焦离子束方法撷取信号观测,明确了失效芯片的失效模式为漏电。采用光束感生电阻变化(OBIRCH)测试确认了芯片晶体管级的失效节点,并配合纳米探针电测试方法,成功探明失效机理为工艺缺陷导致的晶体管电参数异常。随后提出了从芯片设计层面增强应用鲁棒性的有效解决措施,提高了迭代升级产品的可靠性及良率。这种通过联合调用多种测试及实验方法对FPGA等大规模数字芯片的失效分析研究具有借鉴作用。 展开更多
关键词 现场可编程门阵列(fpga)芯片 芯片测试 失效分析 集成电路可靠性 光束感生电阻变化(OBIRCH) 纳米探针
原文传递
基于CHIP ID的FPGA加密算法设计与实现 被引量:4
5
作者 陈小宇 叶佳栋 《电子技术应用》 2020年第11期100-103,共4页
针对FPGA芯片上电配置数据容易被窃取的问题,提出了一种基于CHIP ID的加密算法。CHIP ID是Altera公司Cyclone V系列FPGA,出厂就带有的唯一ID,调用IP核就可以读出每个芯片的ID。此ID可以根据开发者的需求加入个性化加密算法并与指定FPGA... 针对FPGA芯片上电配置数据容易被窃取的问题,提出了一种基于CHIP ID的加密算法。CHIP ID是Altera公司Cyclone V系列FPGA,出厂就带有的唯一ID,调用IP核就可以读出每个芯片的ID。此ID可以根据开发者的需求加入个性化加密算法并与指定FPGA结合起来,生成配置比特流文件。主程序运行自定义加密算法计算出一个加密值,将加密值与预存的匹配值进行对比,判断程序是否正常运行。结果表明使用CHIP ID加密的方法具有稳定高效、简单可靠和资源占用少等优点。 展开更多
关键词 chip ID fpga实现 加密
在线阅读 下载PDF
Researching and implementation of reconfigurable Hash chip based on FPGA 被引量:3
6
作者 Yang Xiaohui Dai Zibin Liu Yuanfeng Wang Ting 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2007年第1期183-187,共5页
The reconfigurable cryptographic chip is an integrated circuit that is designed by means of the method of reconfigurable architecture, and is used for encryption and decryption. Many different cipher algorithms can be... The reconfigurable cryptographic chip is an integrated circuit that is designed by means of the method of reconfigurable architecture, and is used for encryption and decryption. Many different cipher algorithms can be flexibly implemented with the aid of a reconfigurable cryptographic chip and can be used in many fields. This article takes an example for the SHA-1/224/256 algorithms, and then designs a reconfigurable cryptographic chip based on the thought and method of the reconfigurable architecture. Finally, this paper gives the implementation result based on the FPGA of the family of Stratix II of Altera Corporation, and presents a good research trend for resolving the storage in hardware implementation using FPGAs. 展开更多
关键词 Reconfigurable cryptographic chip fpga
在线阅读 下载PDF
基于RF-FPGA的集成ADC设计与实现
7
作者 张彤 张金凤 +1 位作者 张军 张开生 《火控雷达技术》 2024年第4期66-70,共5页
本文通过使用射频可编程逻辑门阵列芯片片内集成ADC器件实现对宽带模拟信号采集。分别从硬件外围电路设计,以及软件接口数据格式两个方面阐述了片内集成ADC器件的使用。并详细展示了第一、第二奈奎斯特区间内的采样结果。最后通过Matab... 本文通过使用射频可编程逻辑门阵列芯片片内集成ADC器件实现对宽带模拟信号采集。分别从硬件外围电路设计,以及软件接口数据格式两个方面阐述了片内集成ADC器件的使用。并详细展示了第一、第二奈奎斯特区间内的采样结果。最后通过Matab对采集结果从信噪比,无杂散动态范围和有效位数三个指标进行离线分析。 展开更多
关键词 射频可编程逻辑门阵列芯片 模数转换 ADC 片内集成
在线阅读 下载PDF
基于FPGA的表皮阻抗检测系统设计
8
作者 杨润 郝国栋 +1 位作者 王泽宇 韩建宁 《测试技术学报》 2024年第6期678-685,694,共9页
人体皮肤状态信息的评估与研究在现代生活中愈发重要,而实际应用又缺乏便捷的仪器设备能够直接反映表皮组织信息,因此设计了一种基于现场可编程门阵列(FPGA)的表皮阻抗测量系统,并对人体表皮的阻抗值进行了实验测量研究。本系统以FPGA... 人体皮肤状态信息的评估与研究在现代生活中愈发重要,而实际应用又缺乏便捷的仪器设备能够直接反映表皮组织信息,因此设计了一种基于现场可编程门阵列(FPGA)的表皮阻抗测量系统,并对人体表皮的阻抗值进行了实验测量研究。本系统以FPGA处理器为控制核心,高精度阻抗转换芯片AD5933及其外围电路作信号采集功能,两者之间通过I2C总线协议来传输数据与控制信号,采集得到的数据经过FPGA处理器进行相应的校准和计算处理后,通过RS232串口传输至PC端上位机进行显示,实现对表皮阻抗信息的实时采集与显示。实验结果表明,该系统运行快速稳定,可以比较准确地测量表皮的阻抗值,实现实时观察阻抗值变化情况的功能。 展开更多
关键词 现场可编程门阵列(fpga) AD5933芯片 阻抗检测 皮肤阻抗
在线阅读 下载PDF
高频高速集成电路芯片设计中的FPGA解决方案分析 被引量:2
9
作者 简震谦 《集成电路应用》 2024年第2期320-321,共2页
阐述低电压供电、PCB设计的高密度与高速化、去耦电容优化和电热协同分析的问题、原因及挑战。以FPGA技术为重点,探讨其原理、特征以及在高频高速集成电路设计中的关键作用。
关键词 集成电路 芯片设计 fpga
在线阅读 下载PDF
FPGA验证流程综述
10
作者 张勇 陈逸韬 《科技资讯》 2024年第4期20-22,共3页
现场可编程门阵列(Field-Programmable Gate Array,FPGA),也被称为FPGA芯片,在通信、安防、工业等领域有着举足轻重的作用。随着FPGA芯片的规模不断扩大、性能不断提升,其模块数量、电路网表规模、连接复杂度也随之增加。在此趋势下,如... 现场可编程门阵列(Field-Programmable Gate Array,FPGA),也被称为FPGA芯片,在通信、安防、工业等领域有着举足轻重的作用。随着FPGA芯片的规模不断扩大、性能不断提升,其模块数量、电路网表规模、连接复杂度也随之增加。在此趋势下,如何有效地提升大规模FPGA电路的验证效率与验证完备性变得更为重要。一个完整的、有针对性的、结构性的验证流程方法,能更全面地对电路设计情况进行覆盖性检查,确保FPGA芯片功能的正确性。详细叙述从底层到顶层(模块级、子系统级、全芯片级)的FPGA芯片验证方式,包括它们各自的验证方法、流程与侧重等细节,探讨了这种方式是如何帮助FPGA验证工作进行的。 展开更多
关键词 fpga芯片 验证效率 验证流程方法 全芯片级验证
在线阅读 下载PDF
用于图像边缘检测的SOC FPGA系统 被引量:1
11
作者 郝振中 余耀 赵东 《计算机与数字工程》 2024年第8期2317-2322,共6页
图像处理领域中,往往存在着软件处理实时性较差、FPGA硬件功耗大、片上资源使用较多的问题。为此,论文设计了一种资源消耗少、处理速度快的图像边缘检测系统。在FPGA上实现图像采集、图像灰度化、二值化、形态学滤波、优化的Canny边缘... 图像处理领域中,往往存在着软件处理实时性较差、FPGA硬件功耗大、片上资源使用较多的问题。为此,论文设计了一种资源消耗少、处理速度快的图像边缘检测系统。在FPGA上实现图像采集、图像灰度化、二值化、形态学滤波、优化的Canny边缘检测算法等功能,由硬核处理器实现外设及其IP核的映射,并配置摄像头、DDR3等设备的驱动程序。通过AXI总线协议实现HPS到FPGA的桥接,完成整个SOC FPGA系统的搭建。图像检测结果表明,该图像处理系统资源消耗低、实时性较高,继承了SOC与FPGA的双重优势,为图像处理方法与应用提供了新的发展方向。 展开更多
关键词 片上系统 边缘检测 硬核处理系统 fpga
在线阅读 下载PDF
基于FPGA的异步双端口RAM芯片原型验证研究
12
作者 巩京爽 靳旭 +2 位作者 武方达 林子明 刘光宇 《铁路通信信号工程技术》 2024年第9期21-25,38,共6页
为保证芯片功能符合预期,提高流片成功率,异步双端口RAM芯片设计在流片前进行充分的功能验证,其中FPGA原型验证能够重现芯片的实际工作环境,以此验证芯片设计的有效性。基于FPGA的异步双端口RAM芯片原型验证根据芯片定义,选择使用Intel... 为保证芯片功能符合预期,提高流片成功率,异步双端口RAM芯片设计在流片前进行充分的功能验证,其中FPGA原型验证能够重现芯片的实际工作环境,以此验证芯片设计的有效性。基于FPGA的异步双端口RAM芯片原型验证根据芯片定义,选择使用Intel公司的10M40DCF256FPGA为核心硬件搭建FPGA原型验证平台,在平台上通过完成从ASIC到FPGA的代码移植实现芯片原型,然后根据设计需求编写测试程序实现对该芯片的FPGA原型验证。测试结果均符合预期,表明异步双端口RAM芯片的功能符合设计需求,避免项目时间和资金成本的额外增加。 展开更多
关键词 异步双端口RAM芯片 fpga 原型验证
在线阅读 下载PDF
基于FPGA的EMIF转SPI Flash控制器设计
13
作者 丁莹涛 《宜春学院学报》 2024年第9期30-33,65,共5页
EMIF是DSP芯片上的外部存储接口,为了实现DSP芯片通过EMIF接口对多片使用SPI接口的Flash芯片的数据读取,设计了一款基于FPGA的EMIF转SPI Flash控制器系统。该系统使用Verilog HDL进行设计,在Xilinx vivado环境下进行仿真实验。实验结果... EMIF是DSP芯片上的外部存储接口,为了实现DSP芯片通过EMIF接口对多片使用SPI接口的Flash芯片的数据读取,设计了一款基于FPGA的EMIF转SPI Flash控制器系统。该系统使用Verilog HDL进行设计,在Xilinx vivado环境下进行仿真实验。实验结果表明该控制器可以正确处理DSP EMIF接口发送的数据请求并从SPI Flash芯片中取回相应数据。随之,使用Xilinx公司的Zynq-7000系列FPGA芯片进行实物测试。在工程中加入ILA探针,用于抓取信号波形。使用JTAG将生成的比特流文件烧写入芯片中,通过观察探针中抓取到的信号与仿真波形一致,表明所设计的控制器工作正常。 展开更多
关键词 EMIF接口 fpga SPI接口 FLASH芯片
在线阅读 下载PDF
结合多旁路分析与皮尔逊相关系数的硬件木马检测方法
14
作者 王建新 邓昊东 +1 位作者 肖超恩 张磊 《信息安全研究》 北大核心 2025年第5期420-426,共7页
针对芯片功耗数据采集时易受噪声影响的问题,提出了一种基于相关性分析的多旁路分析方法,利用动态电流和电磁辐射之间的内在关系识别硬件木马的存在,搭建了能够同时对芯片的动态功耗与电磁辐射进行采集和存储的双通道检测平台,得到了功... 针对芯片功耗数据采集时易受噪声影响的问题,提出了一种基于相关性分析的多旁路分析方法,利用动态电流和电磁辐射之间的内在关系识别硬件木马的存在,搭建了能够同时对芯片的动态功耗与电磁辐射进行采集和存储的双通道检测平台,得到了功耗和电磁的皮尔逊相关系数曲线,区分出了无硬件木马芯片与硬件木马芯片.实验结果表明,基于多旁路参数的硬件木马检测方法能够筛选出含有面积仅占待测芯片0.28%的硬件木马的芯片,且能区分出待测芯片中面积相差仅为0.08%的2种硬件木马. 展开更多
关键词 硬件木马 旁路分析 皮尔逊相关系数 芯片安全 fpga
在线阅读 下载PDF
基于FPGA的工业X-CT2代扫描运动控制卡设计 被引量:9
15
作者 李开龙 魏彪 +2 位作者 米德伶 胡现辉 路亚 《光学精密工程》 EI CAS CSCD 北大核心 2005年第z1期168-172,共5页
分析比较了工业X-CT扫描运动控制的特点,提出了在优先满足工业X-CT 2代扫描运动控制的基础上,实现对工业X-CT扫描运动通用控制的设计方案,使其能同时支持1,2,3代扫描的运动控制。通过将FPGA芯片EP1C3T100C8及单片机AT89LV52应用于2代扫... 分析比较了工业X-CT扫描运动控制的特点,提出了在优先满足工业X-CT 2代扫描运动控制的基础上,实现对工业X-CT扫描运动通用控制的设计方案,使其能同时支持1,2,3代扫描的运动控制。通过将FPGA芯片EP1C3T100C8及单片机AT89LV52应用于2代扫描运动控制的设计,研究开发了控制卡,即采用步进电机作为控制系统的执行机构,以提高系统的经济性和稳定性,数据的同步采用了FIFO技术,功能模块的选择采用了译码电路的方法,并通过状态机以实现对时序的匹配。研究结果表明,所设计的2代扫描运动控制卡不仅快速、稳定,而且可以利用基于Windows操作系统的控制软件进行各种控制参数的灵活选择,达到了使其能同时支持1,2,3代运动扫描的目的。 展开更多
关键词 工业X-CT 扫描运动控制 fpga 单片机
在线阅读 下载PDF
采用FPGA的多路高压IGBT驱动触发器研制 被引量:11
16
作者 刘超 尚雷 +1 位作者 郭亮 葛磊 《高电压技术》 EI CAS CSCD 北大核心 2009年第2期350-354,共5页
为有效控制固态功率调制设备,提高系统的可调性和稳定性,介绍了一种基于现场可编程门阵列(FPGA)和微控制器(MCU)的多路高压IGBT驱动触发器的设计方法和实现电路。该触发器可选择内或外触发信号,可遥控或本控,能产生多路频率、宽度和延... 为有效控制固态功率调制设备,提高系统的可调性和稳定性,介绍了一种基于现场可编程门阵列(FPGA)和微控制器(MCU)的多路高压IGBT驱动触发器的设计方法和实现电路。该触发器可选择内或外触发信号,可遥控或本控,能产生多路频率、宽度和延时独立可调的脉冲信号,信号的输入输出和传输都使用光纤。将该触发器用于高压IGBT(3300V/800A)感应叠加脉冲发生器中进行实验测试,给出了实验波形。结果表明,该多路高压IGBT驱动触发器输出脉冲信号达到了较高的调整精度,频宽'脉宽及延时可分别以步进1Hz、0.1μs、0.1μs进行调整,满足了脉冲发生器的要求,提高了脉冲功率调制系统的性能。 展开更多
关键词 现场可编程门阵列 单片机 触发器 IGBT 固态调制器 DS1624
原文传递
基于FPGA技术的半导体激光器脉冲驱动电源的设计 被引量:15
17
作者 范贤光 孙和义 +1 位作者 唐文彦 许文海 《激光杂志》 CAS CSCD 北大核心 2007年第2期19-20,共2页
针对半导体激光器(LD)脉冲驱动工作的需要,提出了一种新型的基于FPGA技术的LD脉冲驱动电源的设计方法。结合FPGA技术,利用日立SH系列单片机HD64F7045为控制核心,实现高稳定度的激光器脉冲驱动控制。在LD驱动模块中,引入负反馈控制技术,... 针对半导体激光器(LD)脉冲驱动工作的需要,提出了一种新型的基于FPGA技术的LD脉冲驱动电源的设计方法。结合FPGA技术,利用日立SH系列单片机HD64F7045为控制核心,实现高稳定度的激光器脉冲驱动控制。在LD驱动模块中,引入负反馈控制技术,实现了LD的自动电流控制(ACC)和自动功率控制(APC);同时,采取了慢启动电路、短路开关和限幅保护等措施,有效地保证了LD脉冲工作的安全。该电源已经成功地应用于某脉冲光源系统。 展开更多
关键词 半导体激光器 fpga 单片机 脉冲驱动
在线阅读 下载PDF
基于CORDIC改进算法的反正切函数在FPGA中的实现 被引量:14
18
作者 刘小会 许蕾 +1 位作者 刘海颖 王惠南 《计算机技术与发展》 2013年第11期103-107,共5页
针对基于FPGA的分布式导航系统中涉及大量的三角函数运算,而传统的查找表或差值法计算,在精度、运算速度方面不能兼得,且占用资源多,文中提出了基于CORDIC算法的反正切函数计算的改进方法与流水线结构的实现方法,使用VHDL硬件描述语言... 针对基于FPGA的分布式导航系统中涉及大量的三角函数运算,而传统的查找表或差值法计算,在精度、运算速度方面不能兼得,且占用资源多,文中提出了基于CORDIC算法的反正切函数计算的改进方法与流水线结构的实现方法,使用VHDL硬件描述语言进行编程实现,在Quartus II 9.0中对算法进行功能仿真,最后通过Altera公司的FPGA Cyclone II系列芯片进行了具体验证。验证结果表明,针对累加器中因截尾而产生的误差所作的算法改进,显著地提高了算法精度,而且运算速度快。 展开更多
关键词 CORDIC算法 反正切函数 VHDL fpga芯片 截尾误差
在线阅读 下载PDF
面向FPGA芯片开发的测试方法设计与实现 被引量:4
19
作者 李艳 陈陵都 +3 位作者 陈亮 李明 张倩莉 于芳 《微电子学与计算机》 CSCD 北大核心 2014年第10期22-27,共6页
针对自主研发的SOI-CMOS工艺FPGA芯片VS1000,开发出一种FPGA测试工具(VVK)软件系统.VVK是借助Verilog HDL描述电路和UCF约束电路的特性开发并实现的全自动测试方法.其意义在于解决了设计FPGA芯片过程中面临的最冗繁棘手的验证和测试难题... 针对自主研发的SOI-CMOS工艺FPGA芯片VS1000,开发出一种FPGA测试工具(VVK)软件系统.VVK是借助Verilog HDL描述电路和UCF约束电路的特性开发并实现的全自动测试方法.其意义在于解决了设计FPGA芯片过程中面临的最冗繁棘手的验证和测试难题,可以实现FPGA全芯片、内部各种逻辑模块的功能结构的验证和测试.该工具可以用于FPGA流片前的行为级、晶体管级的仿真和验证、FPGA圆片测试、以及FPGA芯片抗辐照测试.验证和测试的结果证明了这套方法的正确性、高效性,同时这种测试方法也适用于其他架构FPGA的测试. 展开更多
关键词 fpga芯片验证与测试 测试方法 测试向量 测试覆盖率
在线阅读 下载PDF
基于FPGA的时统设备的IRIG-B时间码设计 被引量:4
20
作者 魏颖 黄军娜 +1 位作者 姬琪 沈湘衡 《北华大学学报(自然科学版)》 CAS 2006年第6期570-572,共3页
提出了一种以FPGA为核心,外围控制电路与D/A转换电路相结合的方法实现的IRIG-B DC码和AC码元的设计,重点分析了FPGA内部模块的具体实现过程.该设计既能检测时统设备输入端口是否工作正常,同时也能检测时统内部守时功能和交流码调... 提出了一种以FPGA为核心,外围控制电路与D/A转换电路相结合的方法实现的IRIG-B DC码和AC码元的设计,重点分析了FPGA内部模块的具体实现过程.该设计既能检测时统设备输入端口是否工作正常,同时也能检测时统内部守时功能和交流码调制比的范围. 展开更多
关键词 IRIG-B时间码 时统设备 fpga芯片
在线阅读 下载PDF
上一页 1 2 26 下一页 到第
使用帮助 返回顶部