期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
先进先出(FIF0)存储器技术在高速数据采集中的应用 被引量:5
1
作者 杨景常 周国权 《四川工业学院学报》 2002年第2期20-21,24,共3页
本文作者介绍了先进先出 (FIF0 )存储器作为数据高速缓冲器在高速数据采集电路中的应用 ,并给出了以 51系列单片机作为控制器的应用电路。这种技术不仅满足了高速数据采集电路中数据高速存储的需要 。
关键词 数据采集 先进先出(fif0)存储器 高速数据存取
在线阅读 下载PDF
IDT推出新款四/双FIF0器件
2
《电子产品世界》 2003年第06A期72-72,共1页
关键词 IDT公司 四/双fif0器件 TeraSync 密度版本 单数据速率 双数据速率
在线阅读 下载PDF
赛普拉斯FIF0存储器即将投产
3
《中国集成电路》 2011年第7期5-5,共1页
赛普拉斯半导体公司近日宣布推出一款容量高达72Mbit的先进先出(FIFO)存储器。该款全新的高容量(HD)FIFO是视频及成像应用的理想选择,可满足高效缓冲所需的高容量和高频率要求。与大型PFGA结合使用时,
关键词 存储器 fif0 赛普拉斯半导体公司 投产 高容量 PFGA 高频率 可满足
在线阅读 下载PDF
一种基于FPGA技术的电子式互感器接口实现新方法 被引量:53
4
作者 殷志良 刘万顺 +1 位作者 秦应力 杨奇逊 《电力系统自动化》 EI CSCD 北大核心 2004年第14期93-96,99,共5页
电子式互感器的应用对提高电力系统尤其是继电保护的可靠性具有重要的创新意义,与保护、测量装置的接口是需要重点研究及解决的问题。文中介绍了连接电子式互感器与保护、测量设备的合并单元及其功能模型,分析了合并单元与电子式互感器... 电子式互感器的应用对提高电力系统尤其是继电保护的可靠性具有重要的创新意义,与保护、测量装置的接口是需要重点研究及解决的问题。文中介绍了连接电子式互感器与保护、测量设备的合并单元及其功能模型,分析了合并单元与电子式互感器接口通信具有多任务并行处理等特点,提出一种基于现场可编程门阵列(FPGA)技术实现此接口的新方法。利用FPGA可完成合并单元对多路电子式互感器数字化输出进行接收和循环冗余校验的并行处理功能,通过调用FPGA的先进先出(FIFO)库能实现发送报文前对各路数据的正确排序。这种方法对于推动电子式互感器在厂站自动化中的应用,具有工程实用价值。 展开更多
关键词 电子式电流/电压互感器 合并单元 接口 现场可编程门阵列(FPGA) 先进先出(fif0)
在线阅读 下载PDF
基于DSP与CPLD的电能质量无缝分析技术实现 被引量:6
5
作者 杨坤 杨洪耕 《电测与仪表》 北大核心 2003年第9期19-23,共5页
本文提出了基于DSP和CPLD实现的电能质量无缝采样分析技术,并对该技术的硬件和软件结构进行了阐述,着重介绍同步无缝采样和分析的实现。该技术运用FIFO作为数据缓存区,存放A/D采样的数据,并采用DSP的DMA(直接储存器寻址)方式在不占用CP... 本文提出了基于DSP和CPLD实现的电能质量无缝采样分析技术,并对该技术的硬件和软件结构进行了阐述,着重介绍同步无缝采样和分析的实现。该技术运用FIFO作为数据缓存区,存放A/D采样的数据,并采用DSP的DMA(直接储存器寻址)方式在不占用CPU的情况下传输数据,从而实现采样与数据处理的同步进行,完成了对多路信号的无缝采样和分析处理。本文还对电能质量监测系统的功能做了简要介绍。 展开更多
关键词 电能质量 无缝采样分析 DSP CPLD fif0 DMA
在线阅读 下载PDF
高速数据转换逻辑的设计与实现 被引量:1
6
作者 刘尉悦 陈曦 王砚方 《核电子学与探测技术》 CAS CSCD 北大核心 2003年第3期249-251,共3页
论述了高速数据转换逻辑的设计与实现,详细介绍了系统的构成、逻辑的实现以及存储器的使用等关键问题的设计方法,在高速路由器研发中具有典型的意义。
关键词 数据转换逻辑 设计 VSC870 IXPl200 fif0 路由器 计算机网络 网络处理器
在线阅读 下载PDF
强实时性FIFO类
7
作者 田卫 姚亚雀 杨根广 《微电子学与计算机》 CSCD 北大核心 2003年第B12期38-40,共3页
本文基于面向对象技术和嵌入DOS系统下的PC定时中断系统,设计并实现了具有强实时性特点FIFO类。它不仅能够实时接收并存储以20ms为周期的实时数据,弥补嵌ADOS系统实时性不强的缺陷,而且可以避免采用价格高出数倍的高速FLASH电子盘存... 本文基于面向对象技术和嵌入DOS系统下的PC定时中断系统,设计并实现了具有强实时性特点FIFO类。它不仅能够实时接收并存储以20ms为周期的实时数据,弥补嵌ADOS系统实时性不强的缺陷,而且可以避免采用价格高出数倍的高速FLASH电子盘存储数据,大大降低系统的硬件成本。文章讨论了强实时性FIFO类的设计及实现技术,并给出实例。 展开更多
关键词 面向对象技术 RTOS 嵌入DOS系统 fif0 强实时性 FLASH电子盘 类设计 硬件成本
在线阅读 下载PDF
SDH中E1/VC-4异步映射复用的设计及FPGA实现
8
作者 赵雷 华熹曦 +1 位作者 许新新 李惠军 《光通信技术》 CSCD 北大核心 2006年第8期44-46,共3页
分析了SDH中E1支路信号异步映射复用进VC-4的过程,并据此完成了E1/VC-4异步映射与复用电路的设计与实现,对电路中各个功能模块的设计原理进行了详细分析,重点讨论了时钟/使能信号产生电路的设计和确定缓冲存储器容量的算法。最后本设计... 分析了SDH中E1支路信号异步映射复用进VC-4的过程,并据此完成了E1/VC-4异步映射与复用电路的设计与实现,对电路中各个功能模块的设计原理进行了详细分析,重点讨论了时钟/使能信号产生电路的设计和确定缓冲存储器容量的算法。最后本设计在ALTERA公司的EP1C6T144C8器件上进行了验证。 展开更多
关键词 SDH 异步映射 异步fif0 时分复用
在线阅读 下载PDF
质膜异位F1F0-ATP合成酶研究进展
9
作者 成君军 黄倢 张士璀 《动物医学进展》 CSCD 2008年第5期60-63,共4页
F1F0-ATP合成酶过去被认为是严格的线粒体内膜蛋白,近年来的研究表明,该酶的一些亚基广泛分布于一些肿瘤细胞以及脂肪细胞等的质膜表面,称为质膜异位F1F0-ATP合成酶。论文综述质膜异位F1F0-ATP合成酶的发现,发生异位的可能机制以及在质... F1F0-ATP合成酶过去被认为是严格的线粒体内膜蛋白,近年来的研究表明,该酶的一些亚基广泛分布于一些肿瘤细胞以及脂肪细胞等的质膜表面,称为质膜异位F1F0-ATP合成酶。论文综述质膜异位F1F0-ATP合成酶的发现,发生异位的可能机制以及在质膜表面F1F0-ATP合成酶作为受体蛋白参与的一些生物学现象,也指出了质膜异位F1F0-ATP合成酶在抗肿瘤、抗肥胖,以及其他领域的应用前景。 展开更多
关键词 质膜 异位F1F0—ATP合成酶 受体蛋白
在线阅读 下载PDF
TW1100 PCI/XIO总线接口及其在扩展外设时的应用
10
作者 殷海兵 《江汉大学学报》 2001年第6期43-46,共4页
介绍了Philips公司TriMedia系列多媒体DSP芯片TM1100及其PCI/XIO总线接口的功能及特性,提出了利用PCI/XIO总线接口实现DSP系统与其他系统之间并行通信的设计方案.
关键词 TM1100 DSP PCI/X10 总线接口 fif0存储器 DMA 数字信号处理 并行通信 CPU
在线阅读 下载PDF
橡胶注射成型机的最佳自动操作
11
作者 黄元昌 《橡塑机械时代》 2013年第4期28-28,共1页
采用FIF0原理的注射装置在塑化中构成了在LWBSteinI公司模拟组合部件内的一大重点。比较新奇的是,注射活塞的活塞杆在塑化时作为可调节的扼流圈,以使胶料的温度在注射之前能达到升高的目的,在硫化时能缩短硫化时间。
关键词 橡胶注射成型机 自动操作 硫化时间 组合部件 nI公司 注射装置 fif0 活塞杆
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部