期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
快速收敛的EG-LDPC译码算法设计实现 被引量:1
1
作者 张佳岩 张士伟 +2 位作者 吴玮 张弛 王硕 《电视技术》 北大核心 2015年第17期96-98,103,共4页
欧氏几何构造的LDPC码属于不可分层的LDPC码,无法采用TDMP算法译码结构,针对该问题设计实现了一种新型分层译码器。在Xilinx V5FPGA上实现了码长为1 023、码率为0.781 EG-LDPC码的译码器设计。仿真验证表明:理论上该方法与优化的规范化... 欧氏几何构造的LDPC码属于不可分层的LDPC码,无法采用TDMP算法译码结构,针对该问题设计实现了一种新型分层译码器。在Xilinx V5FPGA上实现了码长为1 023、码率为0.781 EG-LDPC码的译码器设计。仿真验证表明:理论上该方法与优化的规范化最小和译码算法相比,迭代次数减少一倍,存储资源消耗得到降低,而误码性能几乎相同。FPGA实现上,译码输出与MATLAB定点仿真给出的结果相同,误码性能由于量化和限幅处理与理论值相比约有0.3 d B的损失。在时钟频率为50 MHz串行处理各分层时,吞吐量为49.7 Mbit/s。 展开更多
关键词 EG—LDPC 分层最小和译码 FPGA
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部