期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
敲低DRAM2抑制肺癌细胞系A549的增殖和迁移 被引量:1
1
作者 楼海均 童卓云 +3 位作者 张振宇 阿合叶尔克·马合沙提 孟·孟根 乌都木丽 《基础医学与临床》 2025年第2期197-202,共6页
目的探讨DNA损伤调节自噬因子2(DRAM2)如何通过调节p53和自噬对非小细胞肺癌(NSCLC)细胞增殖和迁移的影响。方法利用慢病毒技术敲低A549细胞系DRAM2基因,免疫荧光和Western blot检测自噬标志物。CCK8和Transwell实验检测细胞增殖和迁移... 目的探讨DNA损伤调节自噬因子2(DRAM2)如何通过调节p53和自噬对非小细胞肺癌(NSCLC)细胞增殖和迁移的影响。方法利用慢病毒技术敲低A549细胞系DRAM2基因,免疫荧光和Western blot检测自噬标志物。CCK8和Transwell实验检测细胞增殖和迁移,同时探究激活自噬和p53敲低对DRAM2敲低细胞自噬及功能的影响。结果敲低DRAM2抑制A549细胞p62表达上调(P<0.05)和LC3-Ⅱ降低(P<0.05)。敲低DRAM2抑制了NSCLC细胞的增殖(P<0.001)和迁移(P<0.001)。激活自噬能够部分消除敲低DRAM2对细胞增殖(P<0.01)和迁移(P<0.01)的抑制作用。当DRAM2和p53同时敲低时,恢复自噬、细胞增殖(P<0.05)和迁移能力(P<0.001)。结论敲低DRAM2抑制肺瘤细胞系A549的增殖和迁移,为未来非小细胞肺癌的治疗策略提供了可能的干预方向。 展开更多
关键词 非小细胞肺癌 DNA损伤调节自噬调节因子2(dram2) 肿瘤蛋白p53 自噬
暂未订购
MiR-125b-5p通过靶向DRAM2抑制BCG介导的巨噬细胞自噬 被引量:4
2
作者 虞秀锋 姬文兰 王启源 《中国免疫学杂志》 CAS CSCD 北大核心 2019年第13期1564-1568,共5页
目的:本文旨在探讨miR-125b-5p对BCG介导的细胞自噬途径的调控及巨噬细胞内BCG存活的影响及其可能的作用机制。方法:采用卡介苗菌株BCG感染小鼠巨噬细胞RAW264.7,用RT-PCR检测miR-125b-5p的表达量。Western blot检测DRAM2及自噬相关蛋... 目的:本文旨在探讨miR-125b-5p对BCG介导的细胞自噬途径的调控及巨噬细胞内BCG存活的影响及其可能的作用机制。方法:采用卡介苗菌株BCG感染小鼠巨噬细胞RAW264.7,用RT-PCR检测miR-125b-5p的表达量。Western blot检测DRAM2及自噬相关蛋白表达水平。菌落形成单位(CFU)计数检测BCG生存率。通过生物信息学软件预测miR-125b-5p的靶基因。利用双萤光素酶报告系统、RT-PCR及Western blot法验证miR-125b-5p与DRAM2的靶向作用关系。结果: BCG感染的巨噬细胞RAW264.7中miR-125b-5p的表达明显上调,且呈时间依赖性。另外,miR-125b-5p过表达明显下调巨噬细胞中LC3-Ⅱ表达量,同时上调p62的表达水平,从而降低细胞的自噬水平。此外,过表达miR-125b-5p通过负性调控自噬过程增加胞内BCG的存活率。生物信息学分析表明DRAM2是miR-125b-5p的靶基因。双荧光素酶报告系统结果验证miR-125b-5p可明显抑制DRAM2的相对荧光素酶活性。RT-PCR及Western blot法证实miR-125b-5p可靶向作用于DRAM2-3′-UTR并抑制其表达。结论: BCG感染巨噬细胞RAW264.7后,可使miR-125b-5p表达明显上调,通过靶向抑制DRAM2的表达,从而参与调控巨噬细胞RAW264.7的自噬途径,继而影响BCG在细胞内的存活,这可能是MTB的潜伏感染的机制之一。 展开更多
关键词 MiR-125b-5p 自噬 dram2 结核分枝杆菌
暂未订购
右美托咪定预处理通过XIST/miR-125a/DRAM2轴预防大鼠心肌缺血再灌注损伤 被引量:2
3
作者 董彦海 张苗 +1 位作者 崔子慧 张龙 《心脏杂志》 CAS 2023年第5期503-509,共7页
目的探讨右美托咪定(dexmedetomidine,Dex)预处理通过XIST/miR-125a/DRAM2轴对大鼠心肌缺血再灌注损伤(myocardical ischemia-reperfusion injury,MI/RI)的影响。方法体内实验将45只大鼠随机分为假手术组、MI/RI组、Dex组;采用结扎冠状... 目的探讨右美托咪定(dexmedetomidine,Dex)预处理通过XIST/miR-125a/DRAM2轴对大鼠心肌缺血再灌注损伤(myocardical ischemia-reperfusion injury,MI/RI)的影响。方法体内实验将45只大鼠随机分为假手术组、MI/RI组、Dex组;采用结扎冠状动脉左前降支法建立MI/RI大鼠模型;Dex组缺血前给予静脉注射5μg/kg Dex预处理;体外实验以H9C2心肌细胞为研究对象,分为空白组、H/R组、Dex组、Dex+pcDNA3.1 NC组、Dex+pcDNA3.1 XIST组;通过缺氧/复氧(hypoxia/reoxygenation,H/R)构建MI/RI体外细胞模型;通过qRT-PCR技术检测体内外实验各组中XIST、miR-125a、DRAM2的mRNA表达水平;通过免疫印迹技术检测体内外实验各组中DRAM2的蛋白表达水平;通过HE染色检测大鼠心肌组织病理学变化和心肌梗死面积;通过ELISA技术检测各组大鼠血清中肌酸激酶同工酶(creatine kinase isoenzyme,CK-MB)、肌钙蛋白I(cTnI)含量;通过丙二醛(malondialdehyde,MDA)、超氧化物歧化酶(superoxide dismutase,SOD)检测试剂盒考察细胞上清液中MDA和SOD的浓度;通过双荧光素酶报告基因系统考察XIST、miR-125a的靶向关系。结果在体内实验中,与假手术组相比,MI/RI组梗死面积、CK-MB、cTnI含量、XIST、DRAM2表达均显著上调(P<0.05),而miR-125a的显著下调(P<0.05);此外,与MI/RI组相比,Dex组梗死面积、CK-MB、cTnI含量、XIST、DRAM2表达均显著下调(P<0.05),miR-125a表达显著上调(P<0.05);在体外实验中,与对照组相比,H/R组MDA含量、细胞凋亡率、XIST、DRAM2表达均显著上调(P<0.05),SOD含量、miR-125a表达均显著下调(P<0.05);与H/R组相比,Dex组MDA含量、细胞凋亡率、XIST、DRAM2表达均显著下调(P<0.05),SOD含量、miR-125a表达均显著上调(P<0.05);过表达XIST逆转了Dex对MIRI体外细胞模型的保护作用(P<0.05)。结论Dex预处理可以改善MIRI大鼠症状,抑制心肌细胞氧化应激损伤及细胞凋亡,可能与调控XIST/miR-125a/DRAM2轴有关。 展开更多
关键词 右美托咪定 XIST/miR-125a/dram2 心肌缺血再灌注 大鼠 H9C2细胞
原文传递
Tailoring the number of lines for IGO-channel 2T0C DRAM comparable to conventional 2-line operation 1T1C structure for highly scaled cell volume
4
作者 Jae-Hyeok Kwag Su-Hwan Choi +5 位作者 Daejung Kim Jun-Yeoub Lee Taewon Hwang Hye-Jin Oh Chang-Kyun Park Jin-Seong Park 《International Journal of Extreme Manufacturing》 2025年第5期404-414,共11页
Capacitor-less 2T0C dynamic random-access memory(DRAM)employing oxide semiconductors(OSs)as a channel has great potential in the development of highly scaled three dimensional(3D)-structured devices.However,the use of... Capacitor-less 2T0C dynamic random-access memory(DRAM)employing oxide semiconductors(OSs)as a channel has great potential in the development of highly scaled three dimensional(3D)-structured devices.However,the use of OS and such device structures presents certain challenges,including the trade-off relationship between the field-effect mobility and stability of OSs.Conventional 4-line-based operation of the 2T0C enlarges the entire cell volume and complicates the peripheral circuit.Herein,we proposed an IGO(In-Ga-O)channel 2-line-based 2T0C cell design and operating sequences comparable to those of the conventional Si-channel 1 T1C DRAM.IGO was adopted to achieve high thermal stability above 800℃,and the process conditions were optimized to simultaneously obtain a high μFE of 90.7 cm^(2)·V^(-)1·s^(-1),positive Vth of 0.34 V,superior reliability,and uniformity.The proposed 2-line-based 2T0C DRAM cell successfully exhibited multi-bit operation,with the stored voltage varying from 0 V to 1 V at 0.1 V intervals.Furthermore,for stored voltage intervals of 0.1 V and 0.5 V,the refresh time was 10 s and 1000 s in multi-bit operation;these values were more than 150 and 15000 times longer than those of the conventional Si channel 1T1C DRAM,respectively.A monolithic stacked 2-line-based 2T0C DRAM was fabricated,and a multi-bit operation was confirmed. 展开更多
关键词 capacitor-less 2T0C DRAM cell design and operation atomic layer deposition oxide semiconductor monolithic stacked
在线阅读 下载PDF
DRAM 2T0C技术综述
5
作者 孟家宇 王晓芳 《物理化学进展》 2025年第2期127-136,共10页
DRAM作为计算机存储系统的核心组件,在HPC、云计算、AI等领域至关重要。然而,传统1T1C DRAM受电容缩放瓶颈、刷新功耗及制造复杂度等问题限制,难以满足先进制程需求。2T0C DRAM采用双晶体管架构,利用浮体效应、栅极耦合等机制存储电荷,... DRAM作为计算机存储系统的核心组件,在HPC、云计算、AI等领域至关重要。然而,传统1T1C DRAM受电容缩放瓶颈、刷新功耗及制造复杂度等问题限制,难以满足先进制程需求。2T0C DRAM采用双晶体管架构,利用浮体效应、栅极耦合等机制存储电荷,实现高密度、低功耗及工艺兼容性提升。本研究分析2T0C DRAM的技术原理、结构设计及其相较于1T1C DRAM的优势,探讨数据保持、读写干扰、工艺变异等挑战,并综述器件优化、电路创新及先进制造工艺的应对策略。此外,结合CIM、3D集成等趋势,探讨其在HPC、嵌入式及新型存储中的应用价值。当前,三星、美光等厂商已展开2T0C DRAM研发,预计未来逐步进入量产。随着半导体工艺演进,2T0C DRAM有望成为下一代高密度、低功耗存储技术。然而,量子效应、工艺适配及产业链完善仍是关键挑战。未来研究将聚焦器件微缩、存算一体及异质集成,推动2T0C DRAM发展与产业化进程。As a core component of computer memory systems, DRAM plays a critical role in HPC, cloud computing, and AI. However, traditional 1T1C DRAM faces challenges such as capacitor scaling limitations, high refresh power consumption, and increasing fabrication complexity, restricting its scalability in advanced process nodes. To address these issues, 2T0C DRAM adopts a two-transistor architecture, utilizing floating-body effects and gate coupling mechanisms to store charge, thereby enhancing storage density, reducing power consumption, and improving process compatibility. This study analyzes the technical principles and structural design of 2T0C DRAM, highlighting its advantages over 1T1C DRAM while addressing challenges such as data retention, read/write disturbances, and process variations. Various optimization strategies, including device engineering, circuit design innovations, and advanced fabrication techniques, are also reviewed. Furthermore, considering emerging trends like CIM and 3D integration, we explore the potential applications of 2T0C DRAM in HPC, embedded systems, and next-generation memory technologies. Currently, leading memory manufacturers such as Samsung and Micron have initiated research on 2T0C DRAM, with commercialization expected in the near future. With the continuous advancement of semiconductor technology, 2T0C DRAM is poised to become a key candidate for next-generation high-density, low-power memory solutions. However, challenges such as quantum effects, process adaptation, and supply chain maturity remain critical. Future research will focus on device scaling, in-memory computing, and heterogeneous integration to accelerate the development and industrialization of 2T0C DRAM. 展开更多
关键词 2T0C DRAM 双晶体管架构 高密度 低功耗 工艺兼容性 存算一体(CIM) 3D集成 制造工艺优化
在线阅读 下载PDF
DRAM研究现状与发展方向
6
作者 牛君怡 孙锴 《电子技术应用》 2024年第12期21-30,共10页
动态随机存取存储器(DRAM)因其高存储密度和成本效益,在现代大规模计算机和超高速通信系统中得到广泛应用。主要介绍动态DRAM的发展历程、关键技术、国内外研究进展以及未来发展方向。首先,介绍了DRAM的分类、基本单元结构、工作原理。... 动态随机存取存储器(DRAM)因其高存储密度和成本效益,在现代大规模计算机和超高速通信系统中得到广泛应用。主要介绍动态DRAM的发展历程、关键技术、国内外研究进展以及未来发展方向。首先,介绍了DRAM的分类、基本单元结构、工作原理。其次,详细介绍了DDR SDRAM的关键性能指标以及专用DRAM的发展。然后,介绍了提高DRAM访问速度、容量与密度的创新DRAM架构和技术,以及无电容存储单元结构、3D堆叠DRAM技术以及Rowhammer安全问题及其防御机制。最后,展望了DRAM技术的未来发展方向,阐述了为了应对日益增长的高速、低功耗和高可靠性的存储需求,对现有DRAM技术的进行深入研究和创新的重要性。 展开更多
关键词 DRAM 无电容存储单元 3D DRAM Rowhammer 2T0C DRAM
在线阅读 下载PDF
Q2 DRAM内存市场销售环比增长34%
7
作者 江兴 《半导体信息》 2009年第6期31-32,共2页
据市场研究公司iSuppli称,2009年第二季度全球DRAM内存芯片的销售收入达45亿美元,比今年第一季度的34亿美元增长了34%。今年第一季度全球DRAM内存芯片的销售收入比去年第四季度下降了19%。不过。
关键词 Q2 DRAM 收人 第一季度 内存芯片
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部