期刊文献+
共找到25篇文章
< 1 2 >
每页显示 20 50 100
适应地形的城镇供水管网DMA设计及优化方法研究
1
作者 李慧姝 闫飞 +1 位作者 任波 张秋文 《人民长江》 北大核心 2025年第11期224-232,共9页
为探究地形对城镇供水管网分区计量区域划分的影响,选取30 m精度的GDEM数据,基于水文分析D8算法、数学形态学方法和标记控制方法,提出了一种适应地形的城镇供水管网独立计量区域(DMA)设计及优化方法,从DEM数据优化的角度分析了地形以及... 为探究地形对城镇供水管网分区计量区域划分的影响,选取30 m精度的GDEM数据,基于水文分析D8算法、数学形态学方法和标记控制方法,提出了一种适应地形的城镇供水管网独立计量区域(DMA)设计及优化方法,从DEM数据优化的角度分析了地形以及已有供水管网数据对DMA设计的影响。结果表明:(1)基于DEM数据的水文分析方法可快速实现DMA的划分,与实际工程结果面积相似比在0.84~1.11,说明该方法具有一定的可行性;(2)进一步利用数学形态学方法以及已有供水管网数据对DEM数据进行优化后,研究区子流域分布与工程实际划分结果面积相似比在0.95~1.08,相似程度接近1,分区结果与工程实际更契合;(3)结合数学形态学方法和标记控制方法对地形数据进行优化,能够改善设计成果,有效提升成果的准确性。研究成果可为城镇供水管网工程设计提供一种地形数据优化方法参考。 展开更多
关键词 城镇供水管网 地形特征 dma设计 D8算法 数学形态学方法
在线阅读 下载PDF
基于AMBA总线的DMA控制器设计 被引量:4
2
作者 张军 马琪 《科技通报》 北大核心 2011年第2期268-271,共4页
给出了基于AMBA2.0总线的DMA控制器的RTL级设计,并搭建了SoC仿真平台进行功能仿真,最后进行了FPGA原型验证。在100MHz的工作频率下,仿真和验证结果表明,本设计可以满足功能和性能的要求。
关键词 SOC设计 AMBA总线 dma控制器
在线阅读 下载PDF
基于CDMA 1X的磁浮列车悬浮导向系统远程监控的设计与实现 被引量:3
3
作者 赵春霞 佘龙华 《电力机车与城轨车辆》 2007年第1期49-51,68,共4页
利用CDMA1X无线通信技术对磁浮列车悬浮导向控制系统实施无线远程监控,并完成整个系统的硬件和软件设计。阐述了系统的组成结构和工作原理,对系统接口转换模块、CDMA数据终端单元和远程监控中心等部分进行了详细的分析和设计。该系统已... 利用CDMA1X无线通信技术对磁浮列车悬浮导向控制系统实施无线远程监控,并完成整个系统的硬件和软件设计。阐述了系统的组成结构和工作原理,对系统接口转换模块、CDMA数据终端单元和远程监控中心等部分进行了详细的分析和设计。该系统已成功运用于双磁浮架车辆悬浮导向平台试验中,很好地实现了车辆运行过程中对各点控制器状态和参数的实时监控。 展开更多
关键词 磁浮列车 悬浮导向系统 远程监控 Cdma 1X 硬件设计 软件设计
在线阅读 下载PDF
SIO4/DMA 通信适配器的剖析
4
作者 施荣华 行治民 《长沙铁道学院学报》 CSCD 1993年第2期50-55,共6页
本文在剖析了 SIO_4/DMA 通信适配器硬件、软件的基础上,阐述了 SIO_4/DMA 通信适配器的设计原理与工作过程,介绍了该适配器监控程序流程图.
关键词 SIO4/dma 工作过程 程序流图
在线阅读 下载PDF
一种用于图像加速的DMA2D控制器 被引量:4
5
作者 王磊 王鑫 +2 位作者 王绍权 闫维高 齐贺飞 《半导体技术》 CAS 北大核心 2022年第7期564-569,共6页
随着片上系统(SoC)规模的不断增大,直接内存存取(DMA)控制器的功能也越来越完善,但目前对DMA控制器用于图像处理方面的理论研究和实现方法却鲜有报道。为了提高液晶屏(LCD)图像的刷新速度并降低内核的资源占用,提出了一种用于图像数据... 随着片上系统(SoC)规模的不断增大,直接内存存取(DMA)控制器的功能也越来越完善,但目前对DMA控制器用于图像处理方面的理论研究和实现方法却鲜有报道。为了提高液晶屏(LCD)图像的刷新速度并降低内核的资源占用,提出了一种用于图像数据处理的二维DMA(DMA2D)控制器。该控制器基于先进高性能总线(AHB)完成数据传输,支持多种RGB图像输入输出格式并且能够进行两层图像的混合处理运算。对DMA2D的技术和工作原理进行分析,提出了较为完善的DMA2D控制器的设计方案。后端设计基于28 nm工艺库,测试结果表明,DMA2D控制器的工作频率可达到180 MHz,面积仅为400μm×500μm,相比于通用DMA控制器,其面积减小约69%,功耗仅为2.97 mW。DMA2D控制器加速启用后,速度提升约60%,数据传输速度可达330 MiB/s,显著提高了液晶屏的图像刷新速度。 展开更多
关键词 直接内存存取(dma) 先进高性能总线(AHB)协议 物理设计 片上系统(SoC) 图像加速
原文传递
基于多通道DMA控制器的媒体播放器SoC设计与验证 被引量:1
6
作者 曾文龙 周游 +1 位作者 贺珊 郭东辉 《中国科技论文》 CAS 北大核心 2014年第1期45-48,共4页
提出了一种基于多通道直接内存存取DMA(direct memory access)控制器的媒体播放器片上系统SoC(system on chip)设计方案,不仅实现了内外部存储空间和I/O器件之间的数据直接传输,而且实现了多通道数据的片上并行交换。仿真验证表明,该So... 提出了一种基于多通道直接内存存取DMA(direct memory access)控制器的媒体播放器片上系统SoC(system on chip)设计方案,不仅实现了内外部存储空间和I/O器件之间的数据直接传输,而且实现了多通道数据的片上并行交换。仿真验证表明,该SoC设计方案在提高片上总线通信效率及减轻处理器负担的同时,还可提升系统在媒体播放方面的整体性能。 展开更多
关键词 媒体播放器 dma控制器 SOC设计 Crossbar结构 多通道传输
在线阅读 下载PDF
面向嵌入式应用的DMA控制器的VLSI设计与实现
7
作者 杨焱 《微计算机应用》 2007年第2期158-162,共5页
分析了DMA控制器在嵌入式系统中的应用需求,介绍了一种有实用价值的按软硬件协同方式工作的嵌入式DMA控制器,设计实现了一种由嵌入式软件触发的VLSI电路结构,基于DSP&CPU体系结构的MPEG—2算法仿真表明,该结构达到了很好的算法优化... 分析了DMA控制器在嵌入式系统中的应用需求,介绍了一种有实用价值的按软硬件协同方式工作的嵌入式DMA控制器,设计实现了一种由嵌入式软件触发的VLSI电路结构,基于DSP&CPU体系结构的MPEG—2算法仿真表明,该结构达到了很好的算法优化结果。可有效提高多媒体运算的速度,满足实时处理要求。 展开更多
关键词 dma控制器 嵌入式系统 VLSI实现 协同设计
在线阅读 下载PDF
基于PCIE总线架构的DMA控制器设计 被引量:2
8
作者 张航 《集成电路应用》 2023年第12期23-24,共2页
阐述一种适用于PCIE硬件加速卡结构的DMA控制器的设计,该控制器支持由流式数据传输向地址数据传输的转换,它由PC端配置启动,通过读取主机内存中的描述符链表来主动发起分散数据块的连续传输,提供复数的双向DMA传输通道。
关键词 集成电路设计 PCIE总线 dma控制器
在线阅读 下载PDF
一种可暂停的低功耗DMA控制器设计及验证 被引量:3
9
作者 苏皇滨 林伟 林伟峰 《电子与封装》 2024年第3期69-74,共6页
通过分析直接内存存取(DMA)控制器的工作原理和主要功耗来源,发现其在空闲状态时依然存在功耗较高的问题,为了解决空闲状态功耗损失问题以及满足DMA控制器实际传输过程中可能出现的暂停需求,提出了一种可暂停的低功耗DMA控制器设计方案... 通过分析直接内存存取(DMA)控制器的工作原理和主要功耗来源,发现其在空闲状态时依然存在功耗较高的问题,为了解决空闲状态功耗损失问题以及满足DMA控制器实际传输过程中可能出现的暂停需求,提出了一种可暂停的低功耗DMA控制器设计方案。采用自适应时钟控制机制,通过加入时钟门控技术,根据DMA数据传输需求动态调整时钟,使DMA引擎模块功耗降低了62%。针对暂停需求,采用了一种可暂停的控制策略,通过加入暂停指令,实现对DMA传输的实时暂停和恢复,提高了DMA控制器的灵活性。为了保证DMA控制器功能的正确性和完备性,采用基于覆盖率驱动验证(CDV)的验证策略,划分DMA控制器的功能点,针对每个功能点编写测试用例,搭建通用验证方法学(UVM)仿真验证平台,进行大量随机测试和定向测试,给出了测试的结果以及完整的覆盖率分析结果。 展开更多
关键词 dma控制器 低功耗设计 暂停指令 时钟门控技术 覆盖率驱动验证 通用验证方法学
在线阅读 下载PDF
基于多层AHB总线架构的DMA控制器设计 被引量:6
10
作者 凌杰 刘天奕 冯艺波 《集成电路应用》 2021年第8期12-13,共2页
针对SoC系统中AHB总线矩阵的工作特性,提出了一种适用于多层总线架构的DMA控制器。该控制器可参数化定义DMA通道数,支持多种传输位宽和不同的地址模式,允许通过链表结构实现多个分散数据块的连续传输,并考虑了跨时钟域设计以增强通用性... 针对SoC系统中AHB总线矩阵的工作特性,提出了一种适用于多层总线架构的DMA控制器。该控制器可参数化定义DMA通道数,支持多种传输位宽和不同的地址模式,允许通过链表结构实现多个分散数据块的连续传输,并考虑了跨时钟域设计以增强通用性和采用RTL级低功耗设计方法优化了功耗。 展开更多
关键词 集成电路设计 dma控制器 SOC 总线矩阵
在线阅读 下载PDF
一种带DMA功能的I/O可配置I^(2)C总线接口的设计 被引量:2
11
作者 强小燕 王嘉瑶 邢梦菲 《电子技术应用》 2023年第11期69-72,共4页
为了利用DMA可以快速移动数据,不需要CPU任何操作来减轻MCU的工作量,并使得接口模块的每个引脚可以根据需求编程为I^(2)C引脚或通用输入输出引脚,介绍了一种带DMA功能的I/O可配置I2C总线接口设计。对I^(2)C总线的基本原理、I^(2)C模块... 为了利用DMA可以快速移动数据,不需要CPU任何操作来减轻MCU的工作量,并使得接口模块的每个引脚可以根据需求编程为I^(2)C引脚或通用输入输出引脚,介绍了一种带DMA功能的I/O可配置I2C总线接口设计。对I^(2)C总线的基本原理、I^(2)C模块总体结构、DMA功能和I/O可配置功能的设计实现进行了介绍。对该接口设计进行了功能仿真,分析表明实现了I^(2)C接口DMA功能和I/O可配置功能两种模式下的数据传输,完全满足设计要求。 展开更多
关键词 I^(2)C总线 dma功能 I/O可配置 接口设计
在线阅读 下载PDF
一种高性能PCIe接口设计与实现
12
作者 张梅娟 辛昆鹏 周迁 《现代电子技术》 北大核心 2025年第8期70-74,共5页
多款处理器在PCIe 2.0×4下传输速率不足理论带宽的20%,最高仅有380 MB/s,不能满足实际应用需求。为解决嵌入式处理器PCIe接口传输速率过低的问题,设计一款高性能PCIe接口,有效提高了接口数据传输速率。经性能瓶颈系统分析,增加设计... 多款处理器在PCIe 2.0×4下传输速率不足理论带宽的20%,最高仅有380 MB/s,不能满足实际应用需求。为解决嵌入式处理器PCIe接口传输速率过低的问题,设计一款高性能PCIe接口,有效提高了接口数据传输速率。经性能瓶颈系统分析,增加设计PCIe DMA与处理器Cache一致性功能,能解决DMA传输完成后软件Cache同步耗时严重的问题,使速率提升3.8倍,达到1 450 MB/s。在硬件设计上DMA支持链表模式,通过描述符链表将分散的内存集聚起来,一次DMA启动可完成多个非连续地址内存的数据传输,并优化与改进软件驱动中分散集聚DMA实现方式,充分利用硬件Cache一致性功能,进一步提升10%的传输速率,最终达到PCIe 2.0×4理论带宽的80%。此外,该PCIe接口采用多通道DMA的设计,最大支持8路独立DMA读写通道,可应用于多核多任务并行传输数据的应用场景,更进一步提升整体数据传输带宽。经验证,该PCIe接口具有良好的稳定性和高效性,最大可支持8通道数据并行传输,且单通道传输速率可达到理论速率的80%。 展开更多
关键词 PCIe接口 dma控制器 高速数据传输 CACHE一致性 多通道设计 分散集聚 链表模式
在线阅读 下载PDF
基于动态超表面天线的近场无线数能同传波束设计
13
作者 谢继尧 赵毅哲 +1 位作者 曾其旋 杨鲲 《无线电通信技术》 北大核心 2025年第5期899-910,共12页
在未来6G物联网(Internet of Things,IoT)系统中,高频毫米波和太赫兹频谱等关键技术的广泛应用,使近场无线传输成为愈发普遍的应用场景。动态超表面天线(Dynamic Metasurface Antenna,DMA)等小尺寸天线阵列在传输效率、物理尺寸和功耗... 在未来6G物联网(Internet of Things,IoT)系统中,高频毫米波和太赫兹频谱等关键技术的广泛应用,使近场无线传输成为愈发普遍的应用场景。动态超表面天线(Dynamic Metasurface Antenna,DMA)等小尺寸天线阵列在传输效率、物理尺寸和功耗方面具备优势,在该场景中被广泛应用,相关研究的关注度日益提升。为提升近场无线传输中接收端的能量性能,提出一种基于DMA的下行近场无线数能同传(Simultaneous Wireless Information and Power Transfer,SWIPT)系统,在满足所有信息用户最低传输速率需求的条件下,针对该优化问题提出联合优化DMA可调频响矩阵与数字预编码向量的高效解决方案。此外,深入探讨了用户间距离及最小信干噪比(Signal to Interference plus Noise Ratio,SINR)等因素对于系统性能的影响。仿真结果表明,提出的方案相比其他现有技术能有效提升SWIPT联合性能。 展开更多
关键词 动态超表面天线 波束设计 近场无线数能同传 6G物联网
在线阅读 下载PDF
基于Zynq平台PCIE高速数据接口的设计与实现 被引量:15
14
作者 杨亚涛 张松涛 +2 位作者 李子臣 张明舵 曹广灿 《电子科技大学学报》 EI CAS CSCD 北大核心 2017年第3期522-528,共7页
为有效利用PCIE接口的优异传输性能,便于外设与主机进行高速通信,该文基于Xilinx公司Zynq系列芯片,设计实现了多通道、高速度的PCIE接口。利用Zynq-7000系列芯片的FPGA+ARM架构,在PCIE2.0硬核的基础上设计了DMA硬核控制器、设备驱动和... 为有效利用PCIE接口的优异传输性能,便于外设与主机进行高速通信,该文基于Xilinx公司Zynq系列芯片,设计实现了多通道、高速度的PCIE接口。利用Zynq-7000系列芯片的FPGA+ARM架构,在PCIE2.0硬核的基础上设计了DMA硬核控制器、设备驱动和应用程序。经测试,在PCIE×1通道和单逻辑通道时,传输速度能达到3.36 Gbps,相比现有设计提升近20%。方案设计完备,具有较强扩展性,为设计基于PCIE接口的外接设备提供了重要参考,具有广阔应用前景。 展开更多
关键词 ARM dma FPGA 硬件设计 PCIE
在线阅读 下载PDF
一种基于DSP的音频采集与回放系统 被引量:3
15
作者 肖启洋 方元 《计算机与现代化》 2012年第6期147-151,共5页
介绍一种基于DSP的音频信号处理系统。该系统采用TI公司的低功耗数字信号处理器TMS320VC5509A作为主处理器,采用能与之无缝连接的TLV320AIC23作为音频CODEC芯片。在此基础上完成系统硬件平台的搭建和软件设计,可以作为对音频信号处理的... 介绍一种基于DSP的音频信号处理系统。该系统采用TI公司的低功耗数字信号处理器TMS320VC5509A作为主处理器,采用能与之无缝连接的TLV320AIC23作为音频CODEC芯片。在此基础上完成系统硬件平台的搭建和软件设计,可以作为对音频信号处理的通用平台。本文详细介绍DSP与CODEC芯片的接口设计方法,提出一种利用DMA中断的方式进行数据传送的方法,大大提高了处理速度。 展开更多
关键词 数字信号处理器 音频处理 音频编解码 接口设计 直接内存存取
在线阅读 下载PDF
D2-FBGA热循环载荷下的结构参数优化
16
作者 赵明君 杨道国 牛利刚 《微电子学》 CAS CSCD 北大核心 2009年第6期869-873,共5页
利用动态机械分析仪(DMA),测定环氧模塑封材料(EMC)的粘弹性数据;经过数据拟合处理,得到有限元仿真所需的相关参数。将D2-FBGA中芯片厚度、粘结剂厚度、部分EMC厚度及基板厚度作为优化参数,选用正交实验设计,建立了这四个参数的正交表;... 利用动态机械分析仪(DMA),测定环氧模塑封材料(EMC)的粘弹性数据;经过数据拟合处理,得到有限元仿真所需的相关参数。将D2-FBGA中芯片厚度、粘结剂厚度、部分EMC厚度及基板厚度作为优化参数,选用正交实验设计,建立了这四个参数的正交表;并用MSC、Marc,计算了D2-FBGA在热循环载荷下的热应力分布。通过统计软件stata,建立了最大等效应力与上述参数的关系的回归方程;分析了各个结构参数对器件最大等效应力的影响程度;使用单纯形法,得出一组最优结构参数及对应的最大等效应力值。结果表明:通过优化,器件的最大等效应力从90.58 MPa下降到66.84 MPa,优化效果明显。 展开更多
关键词 动态机械分析仪 正交实验设计 回归分析 热循环
在线阅读 下载PDF
直接存储器存取在数据采集系统中的应用设计
17
作者 张冠男 张坤 《电子元器件应用》 2003年第12期4-6,共3页
介绍TMS320VC5402DSP的直接存储器存取(DMA)的特点,给出一种适用的DMA结合多通道缓冲串行口McBSP组成的数据采集系统的设计方案,该设计具有设计灵活、硬件简单、CPU执行效率高的特点。
关键词 数字信号处理器 直接存储器存取 多通道缓冲串行口 设计
在线阅读 下载PDF
基于PCI数据采集卡的高速数据采集系统设计 被引量:6
18
作者 辛德刚 林克正 《黑龙江科技信息》 2007年第02S期54-54,共1页
介绍基于32位PCI总线结构,最高采样频率可达40M,计算机并口4通道同步数据采集系统的硬件组成与在Visual C++SDK环境下的软件开发。整套系统具有同步误差小、触发方式多、操作简单、易于调试、采样速度快等优点。
关键词 PCI Visual C++ SDK 高速数据采集 dma 驱动设计
在线阅读 下载PDF
基于FPGA的SoC接口在CNN加速器中的研究 被引量:6
19
作者 夏冰洁 王琴 《电子设计工程》 2021年第12期6-8,13,共4页
卷积神经网络计算的显著特点在于计算的数据量大、计算过程繁杂、数据流动复杂,基于这些特点,为了实现一种较为高效的卷积神经网络数据传输,设计了一条从外围存储设备中读写数据,进入计算模块的通路。以“SPIFlash-DDR-计算模块”为主... 卷积神经网络计算的显著特点在于计算的数据量大、计算过程繁杂、数据流动复杂,基于这些特点,为了实现一种较为高效的卷积神经网络数据传输,设计了一条从外围存储设备中读写数据,进入计算模块的通路。以“SPIFlash-DDR-计算模块”为主要数据通路,并引入PingPong读写操作进行数据流优化,结合Vivado仿真平台进行综合分析,最终实现了100 MHz时钟频率的数据通路,并给出了每层卷积数据大致的输入时间。 展开更多
关键词 SoC接口 dma接口设计 CNN加速器 FPGA
在线阅读 下载PDF
基于并播技术的DVB发送卡设计 被引量:1
20
作者 王佳薇 马建国 姚远程 《电视技术》 北大核心 2004年第5期43-45,48,共4页
介绍了并行广播技术,提出了作为大规模信源的并行数据如何通过MPEG-2传输流数据发送卡实现这种海量传输的硬件实现方案,并分析了设计要点。
关键词 并播技术 基于FPGA的PCI设计 dma传输与FIFO模块 异步串行接口
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部