期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
Design of Low Power and High Speed CMOS Comparator for A/D Converter Application
1
作者 Shubhara Yewale Radheshyam Gamad 《Wireless Engineering and Technology》 2012年第2期90-95,共6页
This paper presents an improved method for design of CMOS comparator based on a preamplifier-latch circuit driven by a clock. Design is intended to be implemented in Sigma-delta Analog-to-Digital Converter (ADC). The ... This paper presents an improved method for design of CMOS comparator based on a preamplifier-latch circuit driven by a clock. Design is intended to be implemented in Sigma-delta Analog-to-Digital Converter (ADC). The main advantage of this design is capable to reduce power dissipation and increase speed of an ADC. The design is simulated in 0.18 μm CMOS Technology with Cadence environment. Proposed design exhibits good accuracy and a low power consumption about 102 μW with operating sampling frequency 125 MHz and 1.8 V supply. Simulation results are reported and compared with earlier work done and improvements are observed in this work. 展开更多
关键词 CMOS comparato Low Power High SPEED SIGMA-DELTA ADC and CADENCE
在线阅读 下载PDF
一种voltage comparator的设计
2
作者 苏春波 《中国电子商务》 2011年第8期78-78,共1页
本文简要介绍了VoltageComParato的设计过程,并着重讨论了设计的总体框图和失真较真方面的技术极其结构,并对工作时序和仿真的过程方面进行了陈述。
关键词 VOLTAGE comparato数字触发 工作时序 仿真
在线阅读 下载PDF
16位语音Δ-Σ调制器 被引量:1
3
作者 韩丹丹 杨华中 《微电子学》 CAS CSCD 北大核心 2009年第4期520-524,共5页
介绍了一个应用于G.712语音编码的16位2 MHz采样率Δ-Σ调制器(SDM),利用Matlab优化调制器系数,并采用全差分开关电容共模反馈两级跨导放大器和动态比较器降低功耗。模拟结果显示:在2 MHz采样时钟下,输入4 kHz语音信号可获得101 dB信噪... 介绍了一个应用于G.712语音编码的16位2 MHz采样率Δ-Σ调制器(SDM),利用Matlab优化调制器系数,并采用全差分开关电容共模反馈两级跨导放大器和动态比较器降低功耗。模拟结果显示:在2 MHz采样时钟下,输入4 kHz语音信号可获得101 dB信噪比输出,相当于16位精度。电路采用0.18μm CMOS工艺实现,核心面积为340μm×160μm。电路在1.8 V工作电压和2 MHz采样率下,总功耗约165.6μW。 展开更多
关键词 Δ-Σ调制器 开关电容积分器 动态比较器 语音信号处理
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部