期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
基于CPS1848的SRIO总线交换模块设计 被引量:13
1
作者 马友科 《无线电工程》 2014年第10期73-76,共4页
随着处理器运算能力的不断提高,处理器之间的数据传输交换成为了制约系统性能的关键因素之一,在采用SRIO总线的数字信号并行处理系统中,SRIO总线交换模块就显得很重要。为了满足对高速数据交换的需求,基于CPS1848芯片,采用高性能的电源... 随着处理器运算能力的不断提高,处理器之间的数据传输交换成为了制约系统性能的关键因素之一,在采用SRIO总线的数字信号并行处理系统中,SRIO总线交换模块就显得很重要。为了满足对高速数据交换的需求,基于CPS1848芯片,采用高性能的电源模块和时钟模块,设计了一种SRIO总线交换模块。通过DSP与FPGA之间的数据传输实验,验证了SRIO交换模块进行数据传输的性能,并分析了实测值与理论值存在差异的原因,为高速信号处理平台的设计研制提供了技术支撑,也为信号处理方案设计提供了参考依据。 展开更多
关键词 SRIO总线 cps1848 SRIO交换
在线阅读 下载PDF
基于CPS1848的多模块SRIO总线互连设计 被引量:8
2
作者 裴静静 刘国宝 《信息通信》 2017年第12期73-74,共2页
现代信号处理系统通常需要在不同处理器之间实现高速数据通信,SRIO协议由于传输速度高、可靠性强、灵活性好、实现复杂度低的优点被广泛使用。基于CPS1848芯片,研究了在FPGA、PowerPC以及DSP处理器之间实现SRIO协议的方法,实现了多个模... 现代信号处理系统通常需要在不同处理器之间实现高速数据通信,SRIO协议由于传输速度高、可靠性强、灵活性好、实现复杂度低的优点被广泛使用。基于CPS1848芯片,研究了在FPGA、PowerPC以及DSP处理器之间实现SRIO协议的方法,实现了多个模块间的高速通信。通过PowerPC与FPGA之间的数据传输实验,验证了SRIO数据传输的性能,为高速信号处理平台的设计研制提供了技术支撑,也为信号处理方案设计提供了参考依据。 展开更多
关键词 SRIO总线 cps1848 多模块
在线阅读 下载PDF
基于80HCPS1848的三端口高速光纤通信接口卡的设计 被引量:3
3
作者 石岩 张小虎 《通化师范学院学报》 2022年第8期11-15,共5页
为了解决嵌入式仿测系统的高速数据传输问题,提出了一种高速光纤通信卡设计方案,该方案实现了三端口RAPIDIO通信,采用80HCPS1848专用高速交换芯片和TSI721高性能桥接芯片,实现带有PCIEx4接口的DSP、ARM、X86等架构嵌入式系统的高速互联... 为了解决嵌入式仿测系统的高速数据传输问题,提出了一种高速光纤通信卡设计方案,该方案实现了三端口RAPIDIO通信,采用80HCPS1848专用高速交换芯片和TSI721高性能桥接芯片,实现带有PCIEx4接口的DSP、ARM、X86等架构嵌入式系统的高速互联.实际测试结果表明:设计方案实现了较高的光纤传输速度,传输稳定,对相关问题的解决具有参考作用. 展开更多
关键词 cps1848 RAPIDIO 光纤通信 PCIE x4
在线阅读 下载PDF
基于中标麒麟操作系统的SRIO路由设计与实现 被引量:4
4
作者 吕鹏 赵润卓 +1 位作者 王春燕 汤新广 《无线电工程》 北大核心 2021年第6期492-497,共6页
随着国家加快国产化系统软件的普及速度,越来越多的先进技术在国产平台上得到应用,其中在中标操作系统上使用SRIO串行总线进行路由配置及高速数据传输就是其中之一。在VPX通用平台,利用国产中标麒麟操作系统对桥芯片TSI721、交换芯片CPS... 随着国家加快国产化系统软件的普及速度,越来越多的先进技术在国产平台上得到应用,其中在中标操作系统上使用SRIO串行总线进行路由配置及高速数据传输就是其中之一。在VPX通用平台,利用国产中标麒麟操作系统对桥芯片TSI721、交换芯片CPS1848和单片机互相配合,对平台内的所有具有SRIO总线的芯片进行路由配置,实现高速、灵活的数据传输。通过单片机实现上电后对板卡内SRIO速率,交换芯片端口复位等功能的配置,麒麟操作系统利用维护包进行路由配置实现对VPX平台下板内及板间的SRIO路由配置,并对SIRO端口速率、状态及各节点芯片间速率进行了详细地测试。 展开更多
关键词 中标麒麟操作系统 单片机 TSI721 cps1848 SRIO总线
在线阅读 下载PDF
基于SRIO交换芯片的DSP接口设计 被引量:3
5
作者 李静静 张楠 《火控雷达技术》 2019年第2期43-46,共4页
构建高速可靠的交换网络是现代信号处理系统发展的必然趋势,本文提出了基于SRIO交换芯片的DSP接口设计,实现了多片DSP与FPGA之间的海量数据传输,并且提供了SRIO链路维护方法,极大保障了传输链路的可靠性。
关键词 cps1848 DSP SRIO
在线阅读 下载PDF
基于Enea OSEck操作系统的信号处理软件架构设计
6
作者 王晓峰 任成喜 +1 位作者 张美君 郑昱 《信息化研究》 2017年第2期22-26,共5页
文章简要介绍了新一代信号处理平台架构,列举了瑞典Enea(宜能)OSEck操作系统的优点,分析了基于Enea OSEck操作系统的并行策略:流水线式并行策略和并列式并行策略,通过实际验证表明,并行式策略由于其可移植性强、编程简单、调试方便、并... 文章简要介绍了新一代信号处理平台架构,列举了瑞典Enea(宜能)OSEck操作系统的优点,分析了基于Enea OSEck操作系统的并行策略:流水线式并行策略和并列式并行策略,通过实际验证表明,并行式策略由于其可移植性强、编程简单、调试方便、并行效率高等特点,在实际信号处理系统中被采用,并通过常规检测实现为例进行描述。 展开更多
关键词 软件架构 OSEck操作系统 数字信号处理芯片(TMS320C6678) 交换(cps1848)
在线阅读 下载PDF
一种基于Serial RapidIO标准协议的高速交换技术 被引量:9
7
作者 朱新忠 王冠雄 +2 位作者 韦杰 鲍迪 李毅 《航天标准化》 2020年第2期8-11,共4页
为解决空间信息系统在大数据吞吐场景下传输带宽有限、架构互联性较差的问题,文章分析Serial RapidIO(SRIO)高速串行总线交换技术特点,结合SpaceVPX架构研究一种交换阵列,以此为基础构建了SRIO交换模块,并基于IBIS-AMI模型验证了信号完... 为解决空间信息系统在大数据吞吐场景下传输带宽有限、架构互联性较差的问题,文章分析Serial RapidIO(SRIO)高速串行总线交换技术特点,结合SpaceVPX架构研究一种交换阵列,以此为基础构建了SRIO交换模块,并基于IBIS-AMI模型验证了信号完整性,开展SRIO交换技术验证,单端口速率可达20Gbps,理论吞吐率为440Gbps,可广泛应用于高速网络化信息系统。 展开更多
关键词 Serial RapidIO(SRIO) 高速交换 cps1848 标准通信协议
在线阅读 下载PDF
基于魂芯二号A SRIO互联的雷达信息处理系统的设计与实现 被引量:2
8
作者 曹文君 陶子然 +1 位作者 李佳洛 李鹏宇 《中国集成电路》 2022年第4期64-67,71,共5页
在雷达信息处理系统中高速通信的使用十分普遍,SRIO作为一种可靠的高性能互联技术得到了广泛的应用。本文设计了一种基于HX1042 SRIO互联的雷达信息处理系统,系统基于国产DSP芯片HX1042和SRIO交换芯片CPS1848构建了一个多任务处理平台,... 在雷达信息处理系统中高速通信的使用十分普遍,SRIO作为一种可靠的高性能互联技术得到了广泛的应用。本文设计了一种基于HX1042 SRIO互联的雷达信息处理系统,系统基于国产DSP芯片HX1042和SRIO交换芯片CPS1848构建了一个多任务处理平台,该平台可以实现板卡间的高速通信及雷达信息的实时处理。 展开更多
关键词 DSP SRIO 雷达系统 cps1848
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部