期刊导航
期刊开放获取
vip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
6
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于BWDSP100的高性能FFT实现
被引量:
2
1
作者
方志红
《雷达科学与技术》
北大核心
2016年第5期487-492,共6页
在数字信号处理(DSP)中,快速傅里叶变换(FFT)起着非常重要的作用。对于针对信号处理应用而开发的处理芯片来说,FFT的性能优劣表征着芯片实际性能的高低。BWDSP100是一款针对数字信号处理及嵌入式应用的处理器。如何在BWDSP100指令框架下...
在数字信号处理(DSP)中,快速傅里叶变换(FFT)起着非常重要的作用。对于针对信号处理应用而开发的处理芯片来说,FFT的性能优劣表征着芯片实际性能的高低。BWDSP100是一款针对数字信号处理及嵌入式应用的处理器。如何在BWDSP100指令框架下,针对该芯片硬件特点展开FFT设计,是芯片走向工程应用的重要一步。为了验证FFT性能,给出了最终FFT程序在BWDSP100上测试结果及其与TS201的性能对比。对比结果表明,该FFT实现采用逆序循环思想,充分发挥了BWDSP100硬件性能,达到了设计指标,对其他DSP芯片FFT程序的开发有一定的借鉴作用。
展开更多
关键词
bwdsp100
快速傅里叶变换
数字信号处理
逆序循环
在线阅读
下载PDF
职称材料
基于BWDSP100处理器的无源雷达信号处理系统
被引量:
2
2
作者
许德刚
《舰船电子对抗》
2015年第2期72-75,共4页
针对国产BWDSP100处理器的性能和特点,提出了由4片BWDSP100处理器芯片构成的任务式并行信号处理系统,满足无源雷达大运算量的信号处理算法要求。该系统并行实现波束形成、自适应干扰抑制、长时相干积累和目标检测处理等。分析了雷达的...
针对国产BWDSP100处理器的性能和特点,提出了由4片BWDSP100处理器芯片构成的任务式并行信号处理系统,满足无源雷达大运算量的信号处理算法要求。该系统并行实现波束形成、自适应干扰抑制、长时相干积累和目标检测处理等。分析了雷达的主要信号处理模块在系统中的实现算法,估计了其运算量。实际工程应用表明该多片数字信号处理并行系统应用于无源雷达系统中,满足了雷达信号处理开放性、可扩展性的要求,提升了无源雷达系统的性能。
展开更多
关键词
无源雷达
bwdsp100
处理器
自适应干扰抑制
长时相干积累
目标检测
在线阅读
下载PDF
职称材料
基于FPGA和BWDSP100 Link口的源同步时序约束
3
作者
朱鹏
夏际金
《山东工业技术》
2015年第21期242-242,153,共2页
FPGA与BWDSP100高速链路口数据传输,在300MB/s的速率下,FPGA则需要进行SDC时序约束,来确保时序准确无误,FPGA与BWDSP100的Link口属于源同步接口,本文利用Time Quest时序分析工具对FPGA的LINK口逻辑进行约束,工程应用中6路LINK口能稳定...
FPGA与BWDSP100高速链路口数据传输,在300MB/s的速率下,FPGA则需要进行SDC时序约束,来确保时序准确无误,FPGA与BWDSP100的Link口属于源同步接口,本文利用Time Quest时序分析工具对FPGA的LINK口逻辑进行约束,工程应用中6路LINK口能稳定工作在300MB/s的传输速率下。
展开更多
关键词
LINK口
时序约束
bwdsp100
FPGA
在线阅读
下载PDF
职称材料
基于BWDSP100的点迹处理算法实现
4
作者
韩燕
雷远宏
《科技视界》
2015年第12期89-89,112,共2页
针对雷达信号经过脉冲压缩、滤波、恒虚警检测后的有效回波数据,给出了一种基于国产化芯片BWDSP100的点迹处理设计方案。在常规雷达点迹处理算法的基础上,分析雷达回波信号在速度、距离、方位上的分布特性,给出了点迹处理中频道选大、...
针对雷达信号经过脉冲压缩、滤波、恒虚警检测后的有效回波数据,给出了一种基于国产化芯片BWDSP100的点迹处理设计方案。在常规雷达点迹处理算法的基础上,分析雷达回波信号在速度、距离、方位上的分布特性,给出了点迹处理中频道选大、距离凝聚、方位凝聚等模块的软件实现流程图。实际工程实现验证了这一方案的可行性。
展开更多
关键词
点迹处理
bwdsp100
常规雷达点迹处理
在线阅读
下载PDF
职称材料
国产高性能通用数字信号处理器的DEMO板设计
被引量:
3
5
作者
穆文争
史鸿声
刘丽
《火控雷达技术》
2012年第3期33-36,共4页
为了向用户演示高性能芯片BWDSP100,设计了一款DEMO板。通过该板可以向用户演示芯片的功能、性能等。板卡采用经典FPGA+DSP结构,处理功能强大,控制灵活。在设计过程中,贯彻以用户为中心的设计思想,不仅做到让用户使用方便,还要全面演示...
为了向用户演示高性能芯片BWDSP100,设计了一款DEMO板。通过该板可以向用户演示芯片的功能、性能等。板卡采用经典FPGA+DSP结构,处理功能强大,控制灵活。在设计过程中,贯彻以用户为中心的设计思想,不仅做到让用户使用方便,还要全面演示芯片。
展开更多
关键词
bwdsp100
DEMO板
DSP
在线阅读
下载PDF
职称材料
基于“魂芯一号”的自适应截位浮点乘法实现
被引量:
3
6
作者
贾光帅
洪一
+1 位作者
刘小明
顾大晔
《雷达科学与技术》
北大核心
2015年第3期324-327,332,共5页
针对雷达信号处理中的高精度浮点矩阵运算的需求,设计了一种自适应截位的复数矩阵乘法的新算法,将浮点数据按照指定规则转化为定点格式,从而最大程度地保留计算精度,满足高精度算法的需求,并在国产高性能处理器——"魂芯一号"...
针对雷达信号处理中的高精度浮点矩阵运算的需求,设计了一种自适应截位的复数矩阵乘法的新算法,将浮点数据按照指定规则转化为定点格式,从而最大程度地保留计算精度,满足高精度算法的需求,并在国产高性能处理器——"魂芯一号"上编程实现。同时,将新算法分别与"魂芯一号"浮点算法、TS201浮点算法进行对比,新算法从精度和误差分布上都有明显优势,说明新算法是有效可行的,最终在某型号雷达上使用。
展开更多
关键词
魂芯一号
浮点复数
自适应截位
精度
雷达
在线阅读
下载PDF
职称材料
题名
基于BWDSP100的高性能FFT实现
被引量:
2
1
作者
方志红
机构
中国电子科技集团公司第三十八研究所孔径阵列与空间探测安徽省重点实验室
出处
《雷达科学与技术》
北大核心
2016年第5期487-492,共6页
基金
高分辨率对地观测系统重大专项(No.GFZX040113701)
文摘
在数字信号处理(DSP)中,快速傅里叶变换(FFT)起着非常重要的作用。对于针对信号处理应用而开发的处理芯片来说,FFT的性能优劣表征着芯片实际性能的高低。BWDSP100是一款针对数字信号处理及嵌入式应用的处理器。如何在BWDSP100指令框架下,针对该芯片硬件特点展开FFT设计,是芯片走向工程应用的重要一步。为了验证FFT性能,给出了最终FFT程序在BWDSP100上测试结果及其与TS201的性能对比。对比结果表明,该FFT实现采用逆序循环思想,充分发挥了BWDSP100硬件性能,达到了设计指标,对其他DSP芯片FFT程序的开发有一定的借鉴作用。
关键词
bwdsp100
快速傅里叶变换
数字信号处理
逆序循环
Keywords
bwdsp100
fast Fourier transform(FFT)
digital signal processing(DSP)
bit-reverse loop
分类号
TP311 [自动化与计算机技术—计算机软件与理论]
TN957.52 [电子电信—信号与信息处理]
在线阅读
下载PDF
职称材料
题名
基于BWDSP100处理器的无源雷达信号处理系统
被引量:
2
2
作者
许德刚
机构
中国电子科技集团公司第
安徽省空间和数字阵列重点实验室
出处
《舰船电子对抗》
2015年第2期72-75,共4页
文摘
针对国产BWDSP100处理器的性能和特点,提出了由4片BWDSP100处理器芯片构成的任务式并行信号处理系统,满足无源雷达大运算量的信号处理算法要求。该系统并行实现波束形成、自适应干扰抑制、长时相干积累和目标检测处理等。分析了雷达的主要信号处理模块在系统中的实现算法,估计了其运算量。实际工程应用表明该多片数字信号处理并行系统应用于无源雷达系统中,满足了雷达信号处理开放性、可扩展性的要求,提升了无源雷达系统的性能。
关键词
无源雷达
bwdsp100
处理器
自适应干扰抑制
长时相干积累
目标检测
Keywords
passive radar
bwdsp100
processor
adaptive interference suppression
long time coherent accumulation
target detection
分类号
TN958.97 [电子电信—信号与信息处理]
在线阅读
下载PDF
职称材料
题名
基于FPGA和BWDSP100 Link口的源同步时序约束
3
作者
朱鹏
夏际金
机构
中国电子科技集团第三十八研究所
出处
《山东工业技术》
2015年第21期242-242,153,共2页
文摘
FPGA与BWDSP100高速链路口数据传输,在300MB/s的速率下,FPGA则需要进行SDC时序约束,来确保时序准确无误,FPGA与BWDSP100的Link口属于源同步接口,本文利用Time Quest时序分析工具对FPGA的LINK口逻辑进行约束,工程应用中6路LINK口能稳定工作在300MB/s的传输速率下。
关键词
LINK口
时序约束
bwdsp100
FPGA
分类号
TP332 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
基于BWDSP100的点迹处理算法实现
4
作者
韩燕
雷远宏
机构
中国电子科技集团公司第三十八研究所
出处
《科技视界》
2015年第12期89-89,112,共2页
文摘
针对雷达信号经过脉冲压缩、滤波、恒虚警检测后的有效回波数据,给出了一种基于国产化芯片BWDSP100的点迹处理设计方案。在常规雷达点迹处理算法的基础上,分析雷达回波信号在速度、距离、方位上的分布特性,给出了点迹处理中频道选大、距离凝聚、方位凝聚等模块的软件实现流程图。实际工程实现验证了这一方案的可行性。
关键词
点迹处理
bwdsp100
常规雷达点迹处理
分类号
TN957.52 [电子电信—信号与信息处理]
在线阅读
下载PDF
职称材料
题名
国产高性能通用数字信号处理器的DEMO板设计
被引量:
3
5
作者
穆文争
史鸿声
刘丽
机构
中国电子科技集团公司第三十八研究所
出处
《火控雷达技术》
2012年第3期33-36,共4页
文摘
为了向用户演示高性能芯片BWDSP100,设计了一款DEMO板。通过该板可以向用户演示芯片的功能、性能等。板卡采用经典FPGA+DSP结构,处理功能强大,控制灵活。在设计过程中,贯彻以用户为中心的设计思想,不仅做到让用户使用方便,还要全面演示芯片。
关键词
bwdsp100
DEMO板
DSP
Keywords
bwdsp100
DEMO board
DSP
分类号
TN952 [电子电信—信号与信息处理]
在线阅读
下载PDF
职称材料
题名
基于“魂芯一号”的自适应截位浮点乘法实现
被引量:
3
6
作者
贾光帅
洪一
刘小明
顾大晔
机构
中国电子科技集团公司第三十八研究所
出处
《雷达科学与技术》
北大核心
2015年第3期324-327,332,共5页
文摘
针对雷达信号处理中的高精度浮点矩阵运算的需求,设计了一种自适应截位的复数矩阵乘法的新算法,将浮点数据按照指定规则转化为定点格式,从而最大程度地保留计算精度,满足高精度算法的需求,并在国产高性能处理器——"魂芯一号"上编程实现。同时,将新算法分别与"魂芯一号"浮点算法、TS201浮点算法进行对比,新算法从精度和误差分布上都有明显优势,说明新算法是有效可行的,最终在某型号雷达上使用。
关键词
魂芯一号
浮点复数
自适应截位
精度
雷达
Keywords
bwdsp100
processor
floating-point complex number
adaptive truncation
accuracy
radar
分类号
TN957 [电子电信—信号与信息处理]
TP312 [自动化与计算机技术—计算机软件与理论]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于BWDSP100的高性能FFT实现
方志红
《雷达科学与技术》
北大核心
2016
2
在线阅读
下载PDF
职称材料
2
基于BWDSP100处理器的无源雷达信号处理系统
许德刚
《舰船电子对抗》
2015
2
在线阅读
下载PDF
职称材料
3
基于FPGA和BWDSP100 Link口的源同步时序约束
朱鹏
夏际金
《山东工业技术》
2015
0
在线阅读
下载PDF
职称材料
4
基于BWDSP100的点迹处理算法实现
韩燕
雷远宏
《科技视界》
2015
0
在线阅读
下载PDF
职称材料
5
国产高性能通用数字信号处理器的DEMO板设计
穆文争
史鸿声
刘丽
《火控雷达技术》
2012
3
在线阅读
下载PDF
职称材料
6
基于“魂芯一号”的自适应截位浮点乘法实现
贾光帅
洪一
刘小明
顾大晔
《雷达科学与技术》
北大核心
2015
3
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部