期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于NCP门库的一维量子行走可逆逻辑电路 被引量:1
1
作者 朱皖宁 陈汉武 +3 位作者 李志钢 阮越 王冬 周刚 《电子学报》 EI CAS CSCD 北大核心 2013年第1期91-97,共7页
本文提出了基于NCP门库的一维量子行走可逆逻辑电路设计方案.根据一维量子行走的特点,电路被划分为投掷硬币和S操作两个部分;文章详细分析一维量子行走,对其行为数学建模,巧妙利用可控加减电路实现了S操作.目前对于量子行走算法的研究... 本文提出了基于NCP门库的一维量子行走可逆逻辑电路设计方案.根据一维量子行走的特点,电路被划分为投掷硬币和S操作两个部分;文章详细分析一维量子行走,对其行为数学建模,巧妙利用可控加减电路实现了S操作.目前对于量子行走算法的研究多数局限于数学理论和数理解析层面,在量子电路理论层面对量子行走算法的研究为数不多.本文利用原始递归给出了一维量子行走中每一步在量子电路理论层面上的数学表达式;提出的可逆逻辑电路描述了一维量子行走的最基本操作,并且将其使用模块化表示,使一维量子行走算法的研究从理论到实现上前进了一步. 展开更多
关键词 一维量子行走 NCP门库 可逆逻辑 可控加减电路 原始递归
在线阅读 下载PDF
C语言中的自加自减运算 被引量:6
2
作者 秦玉平 戴心来 《锦州师范学院学报(自然科学版)》 2004年第4期367-368,共2页
给出了C语言中自加自减运算的适用范围及其在复杂表达式中的使用方法。
关键词 C语言 运算 表达式 使用方法 复杂 适用范围
在线阅读 下载PDF
概念格的分布式集成算法研究 被引量:4
3
作者 范淑媛 王黎明 +1 位作者 姜琴 张卓 《计算机科学》 CSCD 北大核心 2016年第6期223-228,275,共7页
随着大数据时代的到来,海量数据的分布存储和分布计算变得越来越重要,其中概念格的分布式集成变得尤为紧迫。为了解决概念格的构格时间较长的问题,提出了面向概念格的分布式集成算法。概念格的集成是先对子概念格中的概念按内涵个数递... 随着大数据时代的到来,海量数据的分布存储和分布计算变得越来越重要,其中概念格的分布式集成变得尤为紧迫。为了解决概念格的构格时间较长的问题,提出了面向概念格的分布式集成算法。概念格的集成是先对子概念格中的概念按内涵个数递减进行排序,再将排序后的子概念格集成为全局概念格。构造全局概念格选择两种集成方式:1)添加式集成方式,即主节点接收并集成来自所有子节点的子概念格;2)二路归并式集成方式,即各个子节点处的所有子概念格先集成,而后将所得的概念格提交给主节点接收并完成最终集成。实验表明,这两种概念格的分布式集成策略各有优缺点,但都能够减少概念格的构格时间。 展开更多
关键词 子概念格 全局概念格 分布式 添加式集成 二路归并式集成
在线阅读 下载PDF
面向弹性光网络的新型光节点升级策略研究 被引量:3
4
作者 符小东 李泳成 沈纲祥 《通信学报》 EI CSCD 北大核心 2018年第9期76-83,共8页
在波分复用光网络向弹性光网络演进过程中,需要将传统的光节点升级为支持无栅格特性的新型可重构光分插复用器(ROADM)。然而,对于一个大型网络来说,其节点不可能一次性全部升级,而是存在一个逐步升级的过程。针对该问题,重点研究了升级... 在波分复用光网络向弹性光网络演进过程中,需要将传统的光节点升级为支持无栅格特性的新型可重构光分插复用器(ROADM)。然而,对于一个大型网络来说,其节点不可能一次性全部升级,而是存在一个逐步升级的过程。针对该问题,重点研究了升级光节点的选择策略,并采用频域子波段虚级联技术实现不同代ROADM节点间的互通互联。同时,通过建立整数线性规划(ILP)优化模型和提出高效的启发式算法来完成对这些升级节点的选择。仿真结果表明,提出的升级光节点选择策略十分有效,可达到与ILP优化模型接近的网络频谱使用效率。 展开更多
关键词 光网络升级 频域子波段虚级联 可重构光分插复用器 节点升级
在线阅读 下载PDF
最大公共子图的约束符号求解方法
5
作者 刘桂珍 徐周波 唐浩 《广西科学院学报》 2017年第1期25-31,共7页
【目的】探索求解两个图最大公共子图的方法。【方法】建立最大公共导出子图的软约束满足问题(Soft CSP)模型,提出代数决策图(ADD)的符号求解算法。首先,分别对两个图中的变量和值域进行编码,完成两个图的ADD表示;其次,基于深度优先分... 【目的】探索求解两个图最大公共子图的方法。【方法】建立最大公共导出子图的软约束满足问题(Soft CSP)模型,提出代数决策图(ADD)的符号求解算法。首先,分别对两个图中的变量和值域进行编码,完成两个图的ADD表示;其次,基于深度优先分支定界算法的思想,利用符号ADD的相关操作,实现对最大公共导出子图的求解。【结果】算例结果表明,该方法准确可行。【结论】该方法能有效缩减搜索空间,从而提高问题的求解效率。 展开更多
关键词 最大公共子图 软约束满足问题 全局约束 add
在线阅读 下载PDF
Introducing scalable 1-bit full adders for designing quantum-dot cellular automata arithmetic circuits 被引量:1
6
作者 Hamideh KHAJEHNASIR-JAHROMI Pooya TORKZADEH Massoud DOUSTI 《Frontiers of Information Technology & Electronic Engineering》 SCIE EI CSCD 2022年第8期1264-1276,共13页
Designing logic circuits using complementary metal-oxide-semiconductor(CMOS)technology at the nano scale has been faced with various challenges recently.Undesirable leakage currents,the short-effect channel,and high e... Designing logic circuits using complementary metal-oxide-semiconductor(CMOS)technology at the nano scale has been faced with various challenges recently.Undesirable leakage currents,the short-effect channel,and high energy dissipation are some of the concerns.Quantum-dot cellular automata(QCA)represent an appropriate alternative for possible CMOS replacement in the future because it consumes an insignificant amount of energy compared to the standard CMOS.The key point of designing arithmetic circuits is based on the structure of a 1-bit full adder.A low-complexity full adder block is beneficial for developing various intricate structures.This paper represents scalable 1-bit QCA full adder structures based on cell interaction.Our proposed full adders encompass preference aspects of QCA design,such as a low number of cells used,low latency,and small area occupation.Also,the proposed structures have been expanded to larger circuits,including a 4-bit ripple carry adder(RCA),a 4-bit ripple borrow subtractor(RBS),an add/sub circuit,and a 2-bit array multiplier.All designs were simulated and verified using QCA Designer-E version 2.2.This tool can estimate the energy dissipation as well as evaluate the performance of the circuits.Simulation results showed that the proposed designs are efficient in complexity,area,latency,cost,and energy dissipation. 展开更多
关键词 Quantum-dot cellular automata(QCA) Full adder Ripple carry adder(RCA) add/sub circuit Multiplier
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部