期刊导航
期刊开放获取
vip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于JESD204B协议的多通道高速采集系统设计
被引量:
12
1
作者
刘宁宁
王传根
+2 位作者
王乐
刘长江
刘静娴
《电子信息对抗技术》
北大核心
2021年第2期83-87,共5页
JESD204B协议主要用于数据转换器与现场可编程门阵列(FPGA)之间数据传输的高速串行协议。与传统LVDS接口相比,JESD204B直接与FPGA的GTX接口相连,传输速率相对LVDS每对线提升约10倍,降低了IO的资源消耗及保证正确采样的设计难度。基于JES...
JESD204B协议主要用于数据转换器与现场可编程门阵列(FPGA)之间数据传输的高速串行协议。与传统LVDS接口相比,JESD204B直接与FPGA的GTX接口相连,传输速率相对LVDS每对线提升约10倍,降低了IO的资源消耗及保证正确采样的设计难度。基于JESD204B协议,设计实现了一种多通道高速采集系统。该系统的硬件架构以4片ADC12J2700及1片Xilinx XC7VX485T FPGA为核心电路,并包含了时钟锁相电路、DDR3等外围电路,最高支持2700MSPS采样率,可满足大部分高速雷达信号接收领域的采样需求。
展开更多
关键词
JESD204B协议
FPGA
多通道采集
adc12j2700
DDR3
在线阅读
下载PDF
职称材料
题名
基于JESD204B协议的多通道高速采集系统设计
被引量:
12
1
作者
刘宁宁
王传根
王乐
刘长江
刘静娴
机构
电子信息控制重点实验室
西安思丹德信息技术有限公司
出处
《电子信息对抗技术》
北大核心
2021年第2期83-87,共5页
基金
国家自然科学基金资助项目(61701455)。
文摘
JESD204B协议主要用于数据转换器与现场可编程门阵列(FPGA)之间数据传输的高速串行协议。与传统LVDS接口相比,JESD204B直接与FPGA的GTX接口相连,传输速率相对LVDS每对线提升约10倍,降低了IO的资源消耗及保证正确采样的设计难度。基于JESD204B协议,设计实现了一种多通道高速采集系统。该系统的硬件架构以4片ADC12J2700及1片Xilinx XC7VX485T FPGA为核心电路,并包含了时钟锁相电路、DDR3等外围电路,最高支持2700MSPS采样率,可满足大部分高速雷达信号接收领域的采样需求。
关键词
JESD204B协议
FPGA
多通道采集
adc12j2700
DDR3
Keywords
JESD204B protocol
FPGA
multi-channel data sampling
adc12j2700
DDR3
分类号
TN957.512 [电子电信—信号与信息处理]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于JESD204B协议的多通道高速采集系统设计
刘宁宁
王传根
王乐
刘长江
刘静娴
《电子信息对抗技术》
北大核心
2021
12
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部