-
题名基于FPGA的高速串行AD接口系统设计
- 1
-
-
作者
张秀清
吴炜炜
王晓君
赵世祺
-
机构
河北科技大学信息科学与工程学院
-
出处
《通信与信息技术》
2025年第5期115-119,共5页
-
文摘
随着雷达技术及现代宽带通信技术的发展,高速ADC在数字化宽带接收器的设计中起了重要作用。针对高速串行AD数据采集系统中数据传输不稳定、误码等问题,详细分析了高速采样器AD9653的高速串行数据接口特点,并利用Xillinx公司的Kintex-7系列FPGA的片同步技术,设计了一种高速ADC与FPGA之间的串行数据接口系统,实现了采样时钟的自适应动态调控,串行数据的并行转换,解决了高速AD数据采集过程中位时钟偏移的问题,并通过仿真实验结果表明了系统功能的正确性。
-
关键词
高速AD接口
ad9653
FPGA
片同步
-
Keywords
High-Speed ADC interface
ad9653
FPGA
Chip synchronization
-
分类号
TP3
[自动化与计算机技术—计算机科学与技术]
-
-
题名低成本SerDes在数据采集中的方案设计与应用
被引量:4
- 2
-
-
作者
文科
朱正
马敏舒
-
机构
中国电子科技集团公司第二十四研究所
-
出处
《电子技术应用》
2020年第8期88-91,共4页
-
文摘
介绍了低成本的1 Gb/s源同步SerDes接口应用原理,并详细阐述了低端FPGA如何与高速数据接口以及如何实现对1 Gb/s数据的可靠采样的解决方案。该接口适用于AD9653等源同步SerDes接口的数据转换器。再配合Spartan-6系列等低端FPGA的应用,可以大大降低数据采集系统的成本、功耗和复杂度。
-
关键词
1Gb/s采样对准
ad9653
Spartan-6
-
Keywords
1 Gb/s sampling alignment
ad9653
Spartan-6
-
分类号
TN98
[电子电信—信息与通信工程]
-
-
题名基于FPGA的多通道高速串行数据采集系统设计
被引量:5
- 3
-
-
作者
安国臣
袁玉鑫
刘若凡
王晓君
-
机构
河北科技大学
-
出处
《通信与信息技术》
2024年第2期15-20,共6页
-
基金
河北省省级科技计划项目,新一代电子信息技术创新专项(项目编号:21310402D)。
-
文摘
针对卫星导航信号抗干扰领域中进行高精度高速多通道数据采集的需要,系统采用ADI公司的16位高速串行AD转换芯片AD9653,完成模数转换,其转换精度可达16比特,转换速率最高为125MSPS。分析AD9653的高速串行数据接口特点,采用Xilinx公司的Kintex-7系列FPGA提供的片同步技术,进行位时钟自适应相位校准和数据帧调整研究,保证了高速串行数据传输的稳定性与正确性。采用内部FIFO数据缓存的方式实现多通道数据的片内同步以保证后续抗干扰算法的正确处理。研究结果表明,使用该方法进行高速串行数据采集时系统稳定可靠、正确无误。为多通道高速串行数据采集提供了一种切实可行的解决方案,对类似需求的数据采集系统具有一定的参考价值。
-
关键词
高速数据采集
多通道
ad9653
片同步技术
-
Keywords
High speed data acquisition
Multi channel
ad9653
Chip synchronization technology
-
分类号
TN919.6
[电子电信—通信与信息系统]
-
-
题名基于FPGA的AD信号采集自适应系统的设计与实现
被引量:2
- 4
-
-
作者
张廷玉
王宇雷
-
机构
中国电子科技集团公司光电研究院
-
出处
《光电技术应用》
2021年第2期61-63,73,共4页
-
文摘
为了满足对探测器模拟信号采集的高精度、低延迟、零相移的要求,设计了一种基于FPGA的AD信号采集自适应系统。结合工程实际应用,给出了AD信号采集的时序图及设计流程图,在基于XILINX公司的Zynq-7000系列的器件上,由FPGA逻辑实现对AD9653芯片的控制,确保每一路的模拟信号,经AD转换后数字信号到FPGA的整个通路不因PCB布局布线的差异而有所不同,每一路通道上的信号经FPGA内的硬件逻辑资源SelectIO后可自适应,保证了数据采集的准确性。
-
关键词
AD信号采集
自适应系统
FPGA
ad9653
-
Keywords
analogue digital(AD)signal acquisition
adaptive system
field programmable gate array(FPGA)
ad9653
-
分类号
TN702
[电子电信—电路与系统]
-