期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
AD9520高速时钟发生器在5Gs/s数据采集系统中的应用 被引量:3
1
作者 蔡春霞 吴琼之 《电子设计工程》 2011年第16期170-173,共4页
随着高速数据采集系统的快速发展及其复杂性提高,其关键部分高速ADC(Analog to Digital Converter,模/数转换器)对时钟质量的要求也越来越高,为此提出了一种基于内部集成2.5 GHz VCO(压控振荡器)的低相位噪声锁相环时钟芯片AD9520[1]的... 随着高速数据采集系统的快速发展及其复杂性提高,其关键部分高速ADC(Analog to Digital Converter,模/数转换器)对时钟质量的要求也越来越高,为此提出了一种基于内部集成2.5 GHz VCO(压控振荡器)的低相位噪声锁相环时钟芯片AD9520[1]的高质量时钟电路设计,介绍了在5 Gs/s高速数据采集系统中AD9520的具体设计应用,包括其控制寄存器的参数配置以及初始化顺序等,给出了该高速数据采集系统的原理框图,并采用Xilinx公司ISE软件中的在线逻辑分析仪(ChipScope Pro)测试了时钟性能,实测表明整体指标达到设计要求。 展开更多
关键词 ad9520 高速ADC EV8AQ160 高速数据采集 Virtex-6FPGA
在线阅读 下载PDF
局域无线时间比对系统中硬件零延迟的实现 被引量:1
2
作者 李会锦 刘音华 李孝辉 《时间频率学报》 CSCD 2021年第2期92-101,共10页
当前,越来越多的行业要求时间比对的精度达到纳秒量级。局域无线时间比对系统采用双向伪码测距原理,两地面站互发互收测距信号,通过解析伪距得出钟差,理论上可以实现纳秒量级的时间比对。但是,该系统在对接收信号进行采样时,如果FPGA的... 当前,越来越多的行业要求时间比对的精度达到纳秒量级。局域无线时间比对系统采用双向伪码测距原理,两地面站互发互收测距信号,通过解析伪距得出钟差,理论上可以实现纳秒量级的时间比对。但是,该系统在对接收信号进行采样时,如果FPGA的工作时钟信号和本地1 PPS相位不固定,将导致对本地1 PPS采样存在一个工作时钟的不确定性,不满足纳秒级的时间比对需求。基于此,本文在局域无线时间比对系统的实现中提出一种基于AD9520的相位零延迟方法。不同强度信号下的开关机实验结果表明:采用零延迟方法,可以消除相位不固定带来的影响,使开关机带来的时延变化量保持在0.05 ns以内,实现开关机硬件时延一致性。 展开更多
关键词 时间比对 零延迟 双向测距原理 相位固定 ad9520
在线阅读 下载PDF
16通道雷达中频回波的同步数字接收
3
作者 王晓斌 《甘肃科技》 2013年第16期5-7,共3页
随着大规模高速集成电路的发展,数字接收机在雷达接收机系统中的应用越来越广泛,一般数字下变频是使用专用芯片来完成,但这种方式灵活性差,同时,当接收通道数较多时,各通道间的相位一致性也是一个棘手的问题。针对这种情况,提出了一种... 随着大规模高速集成电路的发展,数字接收机在雷达接收机系统中的应用越来越广泛,一般数字下变频是使用专用芯片来完成,但这种方式灵活性差,同时,当接收通道数较多时,各通道间的相位一致性也是一个棘手的问题。针对这种情况,提出了一种系统架构来实现对16通道中频回波信号的同步数字接收。整套系统基于通用数据采集板、定时板、数据交换板卡及专用接口板,完成了从中频模拟信号的同步采集、下变频、打包和传输的功能。 展开更多
关键词 同步技术 多通道 中频信号 ad9520
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部