期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
80MSPS双采样0.34μm硅CMOS开关电容滤波器 被引量:2
1
作者 于奇 杨谟华 +4 位作者 程宇 唐林 宁宁 梅丁蕾 兰家隆 《电子学报》 EI CAS CSCD 北大核心 2004年第2期259-263,共5页
基于双采样和电荷守恒原理 ,并为实现从s到z域准确的双线性变换 ,本文提出了一种新颖的开关电容基本组态 ,进而组构了五阶椭圆低通滤波器 .该滤波器应用典型 0 .34μm/ 3.3V硅CMOS工艺模型进行设计仿真 ,获得了 80MHz采样率、1 7.8MHz... 基于双采样和电荷守恒原理 ,并为实现从s到z域准确的双线性变换 ,本文提出了一种新颖的开关电容基本组态 ,进而组构了五阶椭圆低通滤波器 .该滤波器应用典型 0 .34μm/ 3.3V硅CMOS工艺模型进行设计仿真 ,获得了 80MHz采样率、1 7.8MHz截止频率、0 .0 5 2dB最大通带纹波、4 2 .1dB最小阻带衰减和 74mW静态功耗的模拟测试结果 .同时 ,该双采样拓扑结构突破了滤波器受运放单位增益带宽和转换速率的传统约束 ,有效地改善了其高频应用性能 .这一结构已经应用于 1 展开更多
关键词 双采样 80msps 0.34μm硅CMOS 开关电容滤波器
在线阅读 下载PDF
ADI发布一款14bit,80MSPS模数转换器
2
《电子与电脑》 2005年第1期73-73,共1页
美国模拟器件公司(Analog Devices.Jnc.,纽约证券交易所代码:ADI),近日在北京发布一款14bit,80MSPS(每秒百万次采样)模数转换器(ADC),它在同类产品中具有最高的无杂散动态范围(SFDR)。随着无线通信供应商正在不断推出多种无线电... 美国模拟器件公司(Analog Devices.Jnc.,纽约证券交易所代码:ADI),近日在北京发布一款14bit,80MSPS(每秒百万次采样)模数转换器(ADC),它在同类产品中具有最高的无杂散动态范围(SFDR)。随着无线通信供应商正在不断推出多种无线电标准,SFDR对于增加呼叫容量和降低掉话数已经变得越来越重要。AD9444作为高速、高分辨率ADC系列的首款产品适合用于提高先进的3G和下一代4G无线基站的鲁棒性并且简化设计, 展开更多
关键词 80msps 模数转换器 数字噪声 光学器件 ADI公司
在线阅读 下载PDF
凌特发布了第二代14位80Msps模数转换器LTC2220系列
3
《电子与电脑》 2004年第11期17-17,共1页
凌特公司近日发布了第二代14位80Msps模数转换器LTC2220系列,它们在极低功耗的基础上具有卓越的AC性能。LTC2249采用5mm×5mm QFN封装,功率仅为230mW,与竞争对手的同速度和性能最接近的产品相比,该产品封装与板尺寸都最小,而... 凌特公司近日发布了第二代14位80Msps模数转换器LTC2220系列,它们在极低功耗的基础上具有卓越的AC性能。LTC2249采用5mm×5mm QFN封装,功率仅为230mW,与竞争对手的同速度和性能最接近的产品相比,该产品封装与板尺寸都最小,而功率却仅为一半,高达100MHz输入时达到73dBSNR。 展开更多
关键词 第二代14位80msps模数转换器 LTC2220系列 电路板 采样率 凌特公司
在线阅读 下载PDF
混合信号处理器MSP58C80/MSP58C20及其应用
4
作者 高庆余 《电子技术应用》 北大核心 1998年第10期56-57,共2页
MSP58C80/MSP58C20混合信号处理器,具有Sigma-Delta编码解码器,内置掩膜式编程只读存储器,具有4.8kbps压缩率,在外部微控制器驱动下,可完成信息的存储、速览、删除、重播等功能。对MSP58... MSP58C80/MSP58C20混合信号处理器,具有Sigma-Delta编码解码器,内置掩膜式编程只读存储器,具有4.8kbps压缩率,在外部微控制器驱动下,可完成信息的存储、速览、删除、重播等功能。对MSP58C80/MSP58C20的工作原理、特点及外部接口,控制和应用等作了较详细的讨论。 展开更多
关键词 MSP58C80 MSP58C20 混合信号处理器 微控制器
在线阅读 下载PDF
A Novel Dual-Rate Sampling Switched-Capacitor Configuration and Its Application
5
作者 CAO Kunyong YU Shenglin(College of Automation Engineering,Nanjing University of Aeronautics and Astronautics Nanjing 210016 China) 《Journal of Electronic Science and Technology of China》 2003年第1期74-79,共6页
In order to realize accurate bilinear transformation from s- to z-domain,a novelswitched-capacitor configuration is proposed in the light of principles of dual-rate sampling and chargeconservation,which has also been ... In order to realize accurate bilinear transformation from s- to z-domain,a novelswitched-capacitor configuration is proposed in the light of principles of dual-rate sampling and chargeconservation,which has also been used for building a 5th-order elliptic lowpass filter.The filter issimulated and measured in typical 0.34 μm/3.3 V Si CMOS process models,special full differentialoperational amplifiers and CMOS transfer gate switches,which achieves 80 MHz sampling rate,17.8MHz cutoff frequency,0.052 dB maximum passband ripple,42.1 dB minimum stopband attenuation and74 mW quiescent power dissipation.At the same time,the dual-rate sampling topology breaks thetraditional restrictions of filter introduced by unit-gain bandwidth and slew rate of operational amplifiersand also improves effectively their performances in high-frequency applications.It has been applied forthe design of an anti-alias filter in analog front-end of video decoder IC with 15 MHz signal frequencyyet. 展开更多
关键词 a novel SC configuration dual-rate sampling 80msps 0.34μm Si CMOS switched capacitor filter(SCF)
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部