期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于固态硬盘的闪存阵列并行结构设计 被引量:11
1
作者 李佳琦 李健 +1 位作者 党相甫 冯伟 《微电子学与计算机》 CSCD 北大核心 2010年第4期85-88,94,共5页
闪速存储器是固态硬盘的主要存储介质,但是其较低的写入速度无法满足系统对数据的高速传输要求,从而影响到固态硬盘的整体性能.为提高闪存阵列的写入带宽,在分析Flash器件的工作原理、流水线技术及并行总线技术的基础上,提出了一种可行... 闪速存储器是固态硬盘的主要存储介质,但是其较低的写入速度无法满足系统对数据的高速传输要求,从而影响到固态硬盘的整体性能.为提高闪存阵列的写入带宽,在分析Flash器件的工作原理、流水线技术及并行总线技术的基础上,提出了一种可行的并行结构,估算并验证了采用此方案后的带宽提高情况. 展开更多
关键词 固态硬盘 闪速存储器 写入带宽 流水线技术 并行结构
在线阅读 下载PDF
Cache自适应写分配策略 被引量:2
2
作者 郇丹丹 李祖松 +1 位作者 胡伟武 刘志勇 《计算机研究与发展》 EI CSCD 北大核心 2007年第2期348-354,共7页
处理器所能提供的有效带宽是目前制约处理器性能提高的关键因素.通过对Cache写失效行为的分析,提出了一种新的提高处理器带宽利用率的Cache写失效处理策略——Cache自适应写分配策略.该策略在访存失效队列中收集全修改Cache块,对全修改C... 处理器所能提供的有效带宽是目前制约处理器性能提高的关键因素.通过对Cache写失效行为的分析,提出了一种新的提高处理器带宽利用率的Cache写失效处理策略——Cache自适应写分配策略.该策略在访存失效队列中收集全修改Cache块,对全修改Cache块采用非写分配策略,并能够自适应地切换为写分配策略.与传统的Cache写失效处理策略相比,Cache自适应写分配策略硬件代价小,避免了不必要的数据传输,降低Cache污染,减少存储管理队列阻塞的频率.结果表明,采用Cache自适应写分配策略,STREAM基准测试程序带宽平均提高62.6%,SPECCPU2000程序的IPC值平均提高5.9%. 展开更多
关键词 CACHE 写失效 写分配 带宽 龙芯2号
在线阅读 下载PDF
FPGA- DDR3电路设计与测试验证 被引量:4
3
作者 赵谦 刘婷婷 邓豹 《航空计算技术》 2019年第6期96-99,103,共5页
DDR3 SDRAM作为FPGA的高速数据存储器,在嵌入式信号处理计算机中有广泛的应用。详细介绍了FPGA-DDR3电路的设计方法,包括原理设计、供电设计、信号完整性设计等。对DDR3硬件链路的信号进行了测量分析,并结合DDR3的访存特性,设计测试向量... DDR3 SDRAM作为FPGA的高速数据存储器,在嵌入式信号处理计算机中有广泛的应用。详细介绍了FPGA-DDR3电路的设计方法,包括原理设计、供电设计、信号完整性设计等。对DDR3硬件链路的信号进行了测量分析,并结合DDR3的访存特性,设计测试向量,对DDR3的读写性能进行了详细测试,结果表明:FPGA-DDR3电路的各类信号均符合JESD79-3规范要求,读写带宽满足嵌入式信号处理的应用需求。 展开更多
关键词 读写带宽 信号完整性 FPGA DDR3 SDRAM
在线阅读 下载PDF
写入带宽限制下的流媒体缓存设计 被引量:1
4
作者 马杰 《计算机工程》 CAS CSCD 北大核心 2010年第15期63-65,共3页
在分段缓存中,缓存写入操作的持续时间通常较长。为保证缓存代理服务器的服务性能,在分段缓存技术中利用写入带宽判断方法限制实时写入带宽,介绍典型的写入带宽判断方法。模拟测试结果证明,此类方法具有保证缓存效果和降低缓存写入负载... 在分段缓存中,缓存写入操作的持续时间通常较长。为保证缓存代理服务器的服务性能,在分段缓存技术中利用写入带宽判断方法限制实时写入带宽,介绍典型的写入带宽判断方法。模拟测试结果证明,此类方法具有保证缓存效果和降低缓存写入负载的能力。 展开更多
关键词 流媒体 代理缓存 分段缓存 写入带宽限制
在线阅读 下载PDF
一种面向密码SoC的高性能全双工DMA设计 被引量:3
5
作者 吕广秋 李伟 +1 位作者 陈韬 南龙梅 《计算机工程》 CAS CSCD 北大核心 2020年第5期167-173,180,共8页
在密码SoC等数据密集型应用中,数据传输速度成为制约密码处理性能提升的瓶颈。结合密码SoC的数据流处理特点,提出一种面向密码SoC的高性能DMA优化设计方法。对特定模块的DMA传输开辟专用通道,利用并行读写数据提高特定模块DMA传输的总... 在密码SoC等数据密集型应用中,数据传输速度成为制约密码处理性能提升的瓶颈。结合密码SoC的数据流处理特点,提出一种面向密码SoC的高性能DMA优化设计方法。对特定模块的DMA传输开辟专用通道,利用并行读写数据提高特定模块DMA传输的总线带宽利用率。添加特殊工作模式用于自主控制重复任务传输以提升传输的带宽利用率。在此基础上,采用多通道优先级动态调整技术实现多任务下效率较高的自适应传输。仿真结果表明,该DMA在55 nm工艺下的最高频率达910 MHz,总线利用率和协处理器利用率的平均值分别高达91%和54%,相对通用DMA,其对密码SoC的ZUC、SNOW、SM3、SM4和AES算法的性能分别提升216%、222%、123%、69%和221%。 展开更多
关键词 带宽利用率 读写并行 循环传输 动态优先级 自适应传输
在线阅读 下载PDF
传统非编网容灾方案的设计与实施
6
作者 曹诚 《广播与电视技术》 2018年第12期73-78,共6页
非编网络凭借其高稳定、高安全、高可用的特性,已经成为各个电视台的业务骨干系统。随着云架构生产平台在广电系统的落地生根和非编网络自身面临的运维瓶颈,需要制订一套切实可行的容灾、应急方案。本文结合实际情况,给出了一种方案的... 非编网络凭借其高稳定、高安全、高可用的特性,已经成为各个电视台的业务骨干系统。随着云架构生产平台在广电系统的落地生根和非编网络自身面临的运维瓶颈,需要制订一套切实可行的容灾、应急方案。本文结合实际情况,给出了一种方案的设计思路、实现方式和面临问题时的解决办法。 展开更多
关键词 非编网络 数据库 存储 读写带宽
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部