期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
消除直流分量影响的并网变流器同步参考坐标系锁相环方法 被引量:18
1
作者 杜雄 刘延东 +1 位作者 孙鹏菊 周雒维 《电工技术学报》 EI CSCD 北大核心 2013年第12期24-31,共8页
在同步信号提取中,电网暂态故障、电网电压采样环节和信号处理环节等都会不同程度的将直流偏置分量引入到三相输入电压中,它们将会对同步信号的提取产生影响。在同步参考坐标系锁相环(SRF-PLL)中,坐标变换将输入直流分量转化为50Hz的dq... 在同步信号提取中,电网暂态故障、电网电压采样环节和信号处理环节等都会不同程度的将直流偏置分量引入到三相输入电压中,它们将会对同步信号的提取产生影响。在同步参考坐标系锁相环(SRF-PLL)中,坐标变换将输入直流分量转化为50Hz的dq轴交流分量,影响同步信号提取的性能。本文以SRF-PLL为基础,在dq输出信号通路中加入正弦幅值积分器(SAI)单元,提出一种消除SRF-PLL同步信号提取中直流偏置分量影响的方法。该方法通过正弦幅值积分器单元实现了dq轴分量中的直流分量和交流分量的分离,消除了输入电压直流分量对同步信号的影响。文中讨论了该方法的数学模型和参数设计,并与SRF-PLL等方法进行了性能对比,仿真和实验结果验证了文中所提方法的有效性。 展开更多
关键词 同步信号 直流偏置信号 同步参考坐标锁相环 正弦幅值积分器
在线阅读 下载PDF
基于自适应滤波器的电网谐波检测 被引量:11
2
作者 周雪松 周永兵 马幼捷 《电网技术》 EI CSCD 北大核心 2008年第16期91-95,106,共6页
为了快速、有效地检测出三相电力系统中的谐波、负序和零序电流,文章在传统自适应检测方法的基础上提出了基于自适应滤波器的电网谐波检测方法。采用最小方差理论和平均原理对自适应滤波算法进行分析,对信号中产生的延时和相移予以有效... 为了快速、有效地检测出三相电力系统中的谐波、负序和零序电流,文章在传统自适应检测方法的基础上提出了基于自适应滤波器的电网谐波检测方法。采用最小方差理论和平均原理对自适应滤波算法进行分析,对信号中产生的延时和相移予以有效补偿。文中分析了检测电路的频率特性,且理论上证明了系统的稳定性。检测电路采用锁相环产生参考正交正弦电压信号和在积分器前串接低通滤波器的方法大大提高了系统的检测精度和动态响应特性。仿真结果证明了该检测方法的正确性和优越性,此方法同样适用于电压各分量的检测。 展开更多
关键词 自适应谐波检测 基波分量 锁相环 电力系统
在线阅读 下载PDF
具有抗谐波干扰的三相数字锁相环设计与仿真 被引量:3
3
作者 陆原 汪周玮 郭素兵 《电气传动》 北大核心 2015年第7期17-20,37,共5页
在光伏或风能的三相有源逆变过程中,获取三相电网实时基波相位是非常重要的。针对当电网出现三相电压不平衡或较强的高次谐波干扰的情况,给出了一种具有抗谐波干扰的三相数字锁相环设计方案,并对方案的工作原理做了说明。最后,利用Matla... 在光伏或风能的三相有源逆变过程中,获取三相电网实时基波相位是非常重要的。针对当电网出现三相电压不平衡或较强的高次谐波干扰的情况,给出了一种具有抗谐波干扰的三相数字锁相环设计方案,并对方案的工作原理做了说明。最后,利用Matlab/Simulink对该三相数字锁相环在各种条件下做了对比分析,证明了基于多二阶广义积分器三相数字锁相环设计方案可以消除各次谐波的影响,使三相锁相环获得良好的跟踪基波相位的效果。该方案可以移植到FPGA中,构成全硬件集成锁相环;也可以移植到DSP中,构成全软件锁相环。 展开更多
关键词 二阶广义积分器 三相鉴相器 数字锁相环 设计与仿真
在线阅读 下载PDF
基于新型磁链观测器的无轴承永磁薄片电机直接控制 被引量:5
4
作者 朱熀秋 赵祝恒 《中国电机工程学报》 EI CSCD 北大核心 2018年第14期4242-4251,共10页
将直接转矩控制理论和方法应用于无轴承永磁薄片电机,并借鉴该思想,构建转子位移和径向悬浮力双闭环控制系统。同时,针对传统直接控制系统中,磁链观测精度低的弊端,引入一种基于锁相环原理的磁链观测器,用于改善电机低速运行时的性能。... 将直接转矩控制理论和方法应用于无轴承永磁薄片电机,并借鉴该思想,构建转子位移和径向悬浮力双闭环控制系统。同时,针对传统直接控制系统中,磁链观测精度低的弊端,引入一种基于锁相环原理的磁链观测器,用于改善电机低速运行时的性能。首先推导了无轴承永磁薄片电机转矩和径向悬浮力数学模型。其次,设计锁相环磁链观测器,并阐述直接控制实现算法,构建基于锁相环磁链观测的无轴承永磁薄片电机直接控制系统。运用Matlab/Simulink模块对控制系统进行仿真,仿真结果验证了数学模型和控制算法的正确性。最后,将该控制策略用于一台4kW样机。实验结果表明,与传统直接控制相比,所提出的直接控制策略不仅能有效提高转矩和悬浮力控制精度,同时具有良好的动、静态性能。 展开更多
关键词 无轴承永磁薄片电机 数学模型 直接控制 锁相环 磁链观测
原文传递
基于软件锁相环无刷直流陀螺电机高精度稳速控制的研究 被引量:2
5
作者 王京锋 孙纯祥 《仪器仪表用户》 2005年第6期22-24,共3页
本文研究了软件锁相环技术在陀螺用无位置传感器BLDCM稳速控制系统中的应用。它是基于DSP通过软件算法来实现锁相功能。文章阐述了软件锁相环的工作原理,数学模型以及DSP实现方法,分析了软件锁相环的Z域模型,所设计的无刷直流电机稳速... 本文研究了软件锁相环技术在陀螺用无位置传感器BLDCM稳速控制系统中的应用。它是基于DSP通过软件算法来实现锁相功能。文章阐述了软件锁相环的工作原理,数学模型以及DSP实现方法,分析了软件锁相环的Z域模型,所设计的无刷直流电机稳速控制系统用电机控制专用芯片ML4428实觋了反电势的检测,按相和功率驱动;用高速的数字信号处理器TMS320LF2407A作为控制处理器,实现了系统的软件锁相环算法和电机的转速给定、转速检测。 展开更多
关键词 DSP ML4428 无刷直流电动机(BLDCM) 软件锁相环(SPLL)
在线阅读 下载PDF
配电网静止同步补偿器无功电流检测方法的研究
6
作者 平增 张忠锋 +2 位作者 张娟 张辉 张良学 《华北水利水电学院学报》 2013年第3期86-89,共4页
在配电网中,利用具有快速响应特点的配电网静止同步补偿器(STATCOM),可以很好地让配电网的电能质量得到改善.配电网静止同步补偿器的各种控制方法需要首先对无功电流进行检测,对无功电流的检测是STATCOM最核心的环节.基于瞬时无功功率... 在配电网中,利用具有快速响应特点的配电网静止同步补偿器(STATCOM),可以很好地让配电网的电能质量得到改善.配电网静止同步补偿器的各种控制方法需要首先对无功电流进行检测,对无功电流的检测是STATCOM最核心的环节.基于瞬时无功功率理论的无功电流检测方法是目前应用最广泛的方法之一,但是在电压畸变的情况下,其检测结果不理想,所以在综合p-q和ip-iq2种检测方法的基础上,采用了一种新的检测方法.该方法采用无锁相环ip-iq法实现基波电压检测,然后对基波电压进行p-q运算,从而实现STATCOM无功电流的准确检测. 展开更多
关键词 配电网静止同步补偿器 无功电流检测 瞬时无功功率理论 锁相环
在线阅读 下载PDF
一种高动态低信噪比下载波快速捕获跟踪方法 被引量:4
7
作者 段旭 孙大元 《飞行器测控学报》 CSCD 2014年第2期119-123,共5页
针对高动态、低信噪比的接收信号,首先对整个多普勒频率范围进行分段,并在每一段内利用本地产生的带有多普勒频率变化率的复信号来抵消接收信号中多普勒频率变化率的影响,然后在每一段内利用FFT(Fast Fourier Transform,快速傅里叶变换... 针对高动态、低信噪比的接收信号,首先对整个多普勒频率范围进行分段,并在每一段内利用本地产生的带有多普勒频率变化率的复信号来抵消接收信号中多普勒频率变化率的影响,然后在每一段内利用FFT(Fast Fourier Transform,快速傅里叶变换)进行载波频率并行捕获,从而同时完成载波多普勒频率及其变化率的初步估计。利用载波多普勒频率及其变化率估计信息辅助锁频环快速入锁,进而利用锁频环辅助三阶锁相环完成载波信号的锁频锁相跟踪。使用这种方法,可以快速获取信号的多普勒频率及其变化率信息,并且在极短时间内完成载波的稳定跟踪,使接收设备具备快速捕获跟踪大动态弱信号的能力。 展开更多
关键词 低信噪比 多普勒 高动态 复信号 三阶锁相环 锁频环 快速傅里叶变换(FFT)
在线阅读 下载PDF
锁相环频率合成器的应用
8
作者 王继维 段桂华 刘雁群 《企业技术开发(下半月)》 2003年第2期6-7,10,共3页
文章研究一种利用锁相环频率合成技术和数字波形合成技术组成的程控低频正弦波信号发生器,频率分辨率0.1Hz,输出正弦波频率和幅值的精度高,稳定性好,且失真度很低,电路简单,可靠,便于程控,可作为标准正弦信号源应用于高准确度仪表中。
关键词 频率合成器 锁相环 数字合成 标准正弦波 正弦波信号发生器
在线阅读 下载PDF
5MHz~20GHz低相位噪声频率源的研制 被引量:1
9
作者 李兆荣 陈松涛 魏燕婷 《环境技术》 2011年第5期49-53,共5页
低相位噪声源是一种频率准确度、稳定度都很高且相位噪声又非常低的频率源。本文在简要着重描述了VCXO压控晶振锁相源、高频单元、低相位噪声微波倍频链、低噪声直流稳压电源等低相位噪声频率源关键部件的设计和研制过程。所研发的低相... 低相位噪声源是一种频率准确度、稳定度都很高且相位噪声又非常低的频率源。本文在简要着重描述了VCXO压控晶振锁相源、高频单元、低相位噪声微波倍频链、低噪声直流稳压电源等低相位噪声频率源关键部件的设计和研制过程。所研发的低相位噪声频率源的频率范围从5 M Hz至20 C Hz点频输出,在100MHz频率时相噪达—176dBc/Hz(偏移100kHz处),具有较宽的频率范围和超低相位噪声。经测试该产品完全满足相位噪声测试分析的需要,有着广泛的应用前景和推广价值。 展开更多
关键词 相位噪声 频率源 压控晶振 锁相环
在线阅读 下载PDF
屋顶光伏系统中逆变器的分析及设计
10
作者 李国湘 卢洪堃 《天津科技》 2015年第3期33-35,37,共4页
以天津市"电气工程"重点学科下的智能微网实验室的屋顶光伏发电系统为例,介绍了整个光伏系统的总体结构,对其中的光伏并网逆变器的工作过程及原理进行了详细分析。此外,对逆变器追踪市电的原理,即锁相环技术进行了详细论述。... 以天津市"电气工程"重点学科下的智能微网实验室的屋顶光伏发电系统为例,介绍了整个光伏系统的总体结构,对其中的光伏并网逆变器的工作过程及原理进行了详细分析。此外,对逆变器追踪市电的原理,即锁相环技术进行了详细论述。通过不同时刻、不同状态下的各相电压和电流的波形图可以得出,逆变器对于整个光伏系统具有能量转换和控制的作用,它的特性直接影响着整个系统的运行,对系统的正常运行具有重要意义。 展开更多
关键词 屋顶光伏系统 逆变器 锁相环
在线阅读 下载PDF
A radiation-hardened-by-design technique for suppressing SET in charge pump of PLL frequency synthesizer 被引量:2
11
作者 HAN BenGuang GUO ZhongJie +2 位作者 WANG XiHu WU LongSheng LIU YouBao 《Science China(Technological Sciences)》 SCIE EI CAS 2013年第2期286-292,共7页
This paper presents a single event transient(SET) suppressor circuit,which can suppress the effect of SET in charge pump(CP) on the whole PLL frequency synthesizers,and at the same time it brings little negative effec... This paper presents a single event transient(SET) suppressor circuit,which can suppress the effect of SET in charge pump(CP) on the whole PLL frequency synthesizers,and at the same time it brings little negative effect to the system during normal operation.Because the proposed SET suppressor circuit only includes a resistor,a PMOS and an NMOS device,little area penalty is introduced.By preventing SET propagating from CP to low pass filter(LPF) and VCO when a single event strikes on CP output node,the system shows excellent hardness to SET in CP.Mixed simulations are performed on TCAD workbench.The results show that a single event with an LET at 80 MeV cm 2 /mg can only induce approximately 2.3 mV disturbance on the control voltage of VCO. 展开更多
关键词 radiation-hardened-by-design (RHBD) single event (SE) single event transient (SET) radiation effects phase-lockedloops frequency synthesizer
原文传递
A power scalable PLL frequency synthesizer for high-speed Δ–Σ ADC
12
作者 韩思扬 池保勇 +1 位作者 张欣旺 王志华 《Journal of Semiconductors》 EI CAS CSCD 2014年第8期128-133,共6页
A 35-130 MHz/300-360 MHz phase-locked loop frequency synthesizer for △-∑ analog-to-digital con- verter (ADC) in 65 nm CMOS is presented. The frequency synthesizer can work in low phase-noise mode (300-360 MHz) o... A 35-130 MHz/300-360 MHz phase-locked loop frequency synthesizer for △-∑ analog-to-digital con- verter (ADC) in 65 nm CMOS is presented. The frequency synthesizer can work in low phase-noise mode (300-360 MHz) or in low-power mode (35-130 MHz) to satisfy the ADC's requirements. To switch between these two modes, a high frequency GHz LC VCO followed by a divided-by-four frequency divider and a low frequency ring VCO followed by a divided-by-two frequency divider are integrated on-chip. The measured results show that the fre- quency synthesizer achieves a phase-noise of-132 dBc/Hz at 1 MHz offset and an integrated RMS jitter of 1.12 ps with 1.74 mW power consumption from a 1.2 V power supply in low phase-noise mode. In low-power mode, the frequency synthesizer achieves a phase-noise of-112 dBc/Hz at 1 MHz offset and an integrated RMS jitter of 7.23 ps with 0.92 mW power consumption from a 1.2 V power supply. 展开更多
关键词 LC voltage-controlled oscillator (VCO) ring VCO clock generation power scalable phase-lockedloop frequency synthesizer
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部