期刊文献+
共找到122篇文章
< 1 2 7 >
每页显示 20 50 100
Architecture-level performance/power tradeoff in network processor design
1
作者 陈红松 季振洲 胡铭曾 《Journal of Harbin Institute of Technology(New Series)》 EI CAS 2007年第1期45-48,共4页
Network processors are used in the core node of network to flexibly process packet streams. With the increase of performance, the power of network processor increases fast, and power and cooling become a bottleneck. A... Network processors are used in the core node of network to flexibly process packet streams. With the increase of performance, the power of network processor increases fast, and power and cooling become a bottleneck. Architecture-level power conscious design must go beyond low-level circuit design. Architectural power and performance tradeoff should be considered at the same time. Simulation is an efficient method to design modem network processor before making chip. In order to achieve the tradeoff between performance and power, the processor simulator is used to design the architecture of network processor. Using Netbeneh, Commubench benchmark and processor simulator-SimpleScalar, the performance and power of network processor are quantitatively evaluated. New performance tradeoff evaluation metric is proposed to analyze the architecture of network processor. Based on the high performance lnteI IXP 2800 Network processor eonfignration, optimized instruction fetch width and speed ,instruction issue width, instruction window size are analyzed and selected. Simulation resuits show that the tradeoff design method makes the usage of network processor more effectively. The optimal key parameters of network processor are important in architecture-level design. It is meaningful for the next generation network processor design. 展开更多
关键词 network processor design performance/power simulation tradeoff evaluation optimization
在线阅读 下载PDF
Reconfigurable Communication Processor: A New Approach for Network Processor
2
作者 孙华 陈青山 张文渊 《Journal of Shanghai Jiaotong university(Science)》 EI 2003年第1期43-47,共5页
As the traditional RISC+ASIC/ASSP approach for network processor design can not meet the today’s requirements, this paper described an alternate approach, Reconfigurable Processing Architecture, to boost the performa... As the traditional RISC+ASIC/ASSP approach for network processor design can not meet the today’s requirements, this paper described an alternate approach, Reconfigurable Processing Architecture, to boost the performance to ASIC level while reserve the programmability of the traditional RISC based system. This paper covers both the hardware architecture and the software development environment architecture. 展开更多
关键词 network processor reconfigurable processor run time reconfiguration field programmable gate array (FPGA) raduced instruction set circuit (RISC) application specific integrated circuit(ASIC)
在线阅读 下载PDF
面向人工智能的半导体加速单元架构设计
3
作者 孙彦德 《电子工业专用设备》 2025年第3期70-74,共5页
设计了一种适用于深度学习和大型语言模型的高效半导体加速单元架构。通过设计并行计算单元结构、建立多级片上存储体系、优化数据流传输以及实现异构系统互联与功耗管理等方法,构建了完整的加速器架构系统。实验结果表明,该架构在8 nm... 设计了一种适用于深度学习和大型语言模型的高效半导体加速单元架构。通过设计并行计算单元结构、建立多级片上存储体系、优化数据流传输以及实现异构系统互联与功耗管理等方法,构建了完整的加速器架构系统。实验结果表明,该架构在8 nm工艺下实现了3.8 TOPS/mm^(2)的计算密度和12.5 TOPS/W的功耗效率,可支持ResNet-50等典型神经网络模型的高效处理。研究证实,所提出的加速单元架构能够满足现代人工智能应用的计算需求,具有重要的实践价值。 展开更多
关键词 半导体技术 AI加速器架构 并行计算优化 神经网络处理器 片上存储系统 异构计算 功耗管理
在线阅读 下载PDF
基于SystemC的网络处理器仿真系统
4
作者 全盛程 王勇 陶晓玲 《计算机工程与设计》 CSCD 北大核心 2012年第11期4294-4299,共6页
为提高建模网络处理器的效率,利用C++模板机制和依据依赖倒置原则采用的接口方法调用机制封装SystemC构建建模框架。针对处理器内部结构和功能,框架使通信和连接、功能和时间解耦,这样不仅提高建模效率而且减少逻辑进程[1]和事件的数量... 为提高建模网络处理器的效率,利用C++模板机制和依据依赖倒置原则采用的接口方法调用机制封装SystemC构建建模框架。针对处理器内部结构和功能,框架使通信和连接、功能和时间解耦,这样不仅提高建模效率而且减少逻辑进程[1]和事件的数量从而加快仿真速度。为提高仿真系统稳定性,提出单元和系统测试方案,其中系统测试平台通过静态建模实现自动化测试,通过网络和文件两种方式与仿真系统通信实现功能和性能测试。该框架和测试方案适合各种网络处理器的建模和测试,在工程中已成功应用。 展开更多
关键词 网络处理器 逻辑进程 接口方法调用 仿真系统 测试方案
在线阅读 下载PDF
A High-Speed Information Retrieval System
5
作者 SHIShu-dong LIZhi-tang 《Wuhan University Journal of Natural Sciences》 CAS 2004年第4期425-428,共4页
We cleveloped a high-speed information retrieval system. The system hased on the IXP 2800 is one of the dedicute device. The velocity of the information retrieval is 6.8 Gb/s. The protocol support Telnet, FTP, SMTP, P... We cleveloped a high-speed information retrieval system. The system hased on the IXP 2800 is one of the dedicute device. The velocity of the information retrieval is 6.8 Gb/s. The protocol support Telnet, FTP, SMTP, POP3 etc. various networks protocols. The information retrieval supports the key word and the natural language process. This paper explains the hardware system, software system and the index of the performance. Key words network processor - IXP2800 - information retrieval - IXA CLC number TP 309 Foundation item: Supported by the National Natural Science Foundation of China (69873016 & 69972017) and the National High Technology Development Program of China (863-301-06-1)Biography: SHI Shu-dong (1963-), male, Ph. D. candidate, research direction: network & information security. 展开更多
关键词 network processor IXP2800 information retrieval IXA
在线阅读 下载PDF
Trends of Communication Processors
6
作者 LIU Dake CAI Zhaoyun WANG Wei 《China Communications》 SCIE CSCD 2016年第1期1-16,共16页
Processors have been playing important roles in both communication infrastructure systems and terminals.In this paper,both application specific and general purpose processors for communications are discussed including... Processors have been playing important roles in both communication infrastructure systems and terminals.In this paper,both application specific and general purpose processors for communications are discussed including the roles,the history,the current situations,and the trends.One trend is that ASIPs(Application Specific Instruction-set Processors) are taking over ASICs(Application Specific Integrated Circuits) because of the increasing needs both on performance and compatibility of multi-modes.The trend opened opportunities for researchers crossing the boundary between communications and computer architecture.Another trend is the serverlization,i.e.,more infrastructure equipments are replaced by servers.The trend opened opportunities for researchers working towards high performance computing for communication,such as research on communication algorithm kernels and real time programming methods on servers. 展开更多
关键词 ASIP baseband processor network processor application processor server processor
在线阅读 下载PDF
The Application of NPs in WCDMA Systems
7
作者 Jian-Ming Liao Ping-Fang Liao 《Journal of Electronic Science and Technology of China》 2007年第2期107-110,共4页
Recent efforts to add new services to the wide-band code division multiple accesses (WCDMA) system have increased interest in network processor (NP)-based routers that are easy to extend and evolve. In this paper,... Recent efforts to add new services to the wide-band code division multiple accesses (WCDMA) system have increased interest in network processor (NP)-based routers that are easy to extend and evolve. In this paper, an application of NPs in routing engine module (REM) of radio network controller (RNC) in WCDMA system is proposed. The measuring results show that NPs have good performance and efficiency in routing traffic of the communication network and the simulation verifies the fast forwarding function of NPs. 展开更多
关键词 network processor wide-band code division multiple access Asynchronous Transfer Mode radio network controller.
在线阅读 下载PDF
基于IXP425的家庭数字媒体中心的设计与实现 被引量:2
8
作者 吴非 刘金玉 +1 位作者 谢长生 吴浩 《计算机工程》 CAS CSCD 北大核心 2007年第15期222-223,257,共3页
设计并实现了一种高性价比的的家庭媒体娱乐中心。该系统基于IXP425和sigma 8622芯片,无缝地连接多种家庭内消费类电子产品,通过有线/无线网络连接Internet对各种多媒体格式进行管理、存储以及分配,并提供自动化控制和远程管理功能。该... 设计并实现了一种高性价比的的家庭媒体娱乐中心。该系统基于IXP425和sigma 8622芯片,无缝地连接多种家庭内消费类电子产品,通过有线/无线网络连接Internet对各种多媒体格式进行管理、存储以及分配,并提供自动化控制和远程管理功能。该方案充分满足了数字家庭媒体内部和外部Internet的数据流和媒体流共享的需求。 展开更多
关键词 数字家庭 网络处理器 UPNP协议 嵌入式系统
在线阅读 下载PDF
多处理器信号处理系统的互连网络研究 被引量:2
9
作者 王新宏 陈航 李志舜 《计算机工程》 CAS CSCD 北大核心 2001年第9期79-80,共2页
分析了互连网络形式的特点,根据信号处理任务的特点,结合流水线处理和并行处理,采用层次结构,实现了多端口存储器互连网络形式的多处理器信号处理系统。系统充分利用了多端口存储器互连网络的高速、低传输延迟和易于控制的优点,将... 分析了互连网络形式的特点,根据信号处理任务的特点,结合流水线处理和并行处理,采用层次结构,实现了多端口存储器互连网络形式的多处理器信号处理系统。系统充分利用了多端口存储器互连网络的高速、低传输延迟和易于控制的优点,将扩展性重点放在流水线处理和并行处理的扩展性上,并避开了多端口存储器互连网络扩展性差的缺点。系统具有较好的扩展性、重建性、灵活性和通用性。 展开更多
关键词 多处理器 系统结构 信号处理系统 互连网 数据采集
在线阅读 下载PDF
高速信号处理系统的体系结构研究 被引量:6
10
作者 严胜刚 沈翠羽 +1 位作者 李林山 李志舜 《西北工业大学学报》 EI CAS CSCD 北大核心 1996年第4期554-557,共4页
依据信号处理任务的特点,结合流水线处理和并行处理,采用模块化设计方法,设计实现了一个由1个8086微处理器和13个高速数字信号处理器TMS320C25构成的多处理器系统。该系统采用双端口SRAM、FIFO进行互连网络... 依据信号处理任务的特点,结合流水线处理和并行处理,采用模块化设计方法,设计实现了一个由1个8086微处理器和13个高速数字信号处理器TMS320C25构成的多处理器系统。该系统采用双端口SRAM、FIFO进行互连网络的设计,系统的峰值运算能力为每秒2.6亿次以上的整数操作。该系统能够实时实现信号的空间处理和时间处理等,并作为小型声纳系统的信号处理机已经得到应用,并取得良好的结果。 展开更多
关键词 并行处理 流水线处理 系统结构 信号处理
在线阅读 下载PDF
总线型多机系统结构研究 被引量:1
11
作者 张亮 郭桂蓉 +1 位作者 庄钊文 何松华 《电子学报》 EI CAS CSCD 北大核心 1998年第2期99-102,共4页
针对总线型多机系统三种典型结构的互连网络,通过数学模型进行了详细的性能分析,并对分析结果作了比较研究。据研究结果设计出一种性能价格较高的机群网,这种网络结构适用于大型多处理机系统。文中的研究结论对实际工作中系统方案的... 针对总线型多机系统三种典型结构的互连网络,通过数学模型进行了详细的性能分析,并对分析结果作了比较研究。据研究结果设计出一种性能价格较高的机群网,这种网络结构适用于大型多处理机系统。文中的研究结论对实际工作中系统方案的选择具有一定的指导价值。 展开更多
关键词 多处理机系统 互连网络 系统结构 存储器
在线阅读 下载PDF
用于视频点播系统中实时数据流发送的多核结构 被引量:4
12
作者 郭秀岩 张武 +2 位作者 王劲林 李俊 查奇文 《小型微型计算机系统》 CSCD 北大核心 2011年第7期1310-1316,共7页
提出一种用于多核网络处理器平台的串行与并行相结合的混合结构,该结构由串行多核与并行多核相结合构成.针对视频点播系统中的实时视频数据流,通过这样的混合结构,可以有效的提高多核网络平台发送实时数据的平稳性和精确性.并且与通用... 提出一种用于多核网络处理器平台的串行与并行相结合的混合结构,该结构由串行多核与并行多核相结合构成.针对视频点播系统中的实时视频数据流,通过这样的混合结构,可以有效的提高多核网络平台发送实时数据的平稳性和精确性.并且与通用的并行对称结构相比较,混合结构在扩展性上更具有优势,可以通过扩展薄弱环节的核数提高系统的服务能力. 展开更多
关键词 视频点播系统 实时性 网络处理器 多核 流水线
在线阅读 下载PDF
感应电机神经网络逆控制的数字实现 被引量:7
13
作者 张兴华 戴先中 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第10期1213-1217,共5页
提出了一种感应电机神经网络逆控制的数字实现方法。证明了感应电机的可逆性,给出了感应电机神经网络逆控制的实现结构。详细阐述了采用数字信号处理器(DSP)实现神经网络逆控制系统的硬件组成和软件设计方法。实验结果表明,系统具有良... 提出了一种感应电机神经网络逆控制的数字实现方法。证明了感应电机的可逆性,给出了感应电机神经网络逆控制的实现结构。详细阐述了采用数字信号处理器(DSP)实现神经网络逆控制系统的硬件组成和软件设计方法。实验结果表明,系统具有良好的动、静态控制性能。 展开更多
关键词 感应电机 神经网络 逆系统 数字信号处理器
在线阅读 下载PDF
嵌入式网络化变电所电能量管理系统 被引量:4
14
作者 陈耀武 吴晓莉 汪乐宇 《工程设计学报》 CSCD 2003年第2期103-107,共5页
电能量管理系统是变电所自动化系统的重要组成部分.提出并研究设计了嵌入式网络化电能量管理系统,以高性能嵌入式处理器和嵌入式实时操作系统为核心进行系统设计.系统通过以太网口或嵌入式MODEM,基于TCP/IP协议进行网络通信,具有高可靠... 电能量管理系统是变电所自动化系统的重要组成部分.提出并研究设计了嵌入式网络化电能量管理系统,以高性能嵌入式处理器和嵌入式实时操作系统为核心进行系统设计.系统通过以太网口或嵌入式MODEM,基于TCP/IP协议进行网络通信,具有高可靠性、高实时性的特点.详细论述了系统设计、硬件设计和软件设计,并给出实际运行结果. 展开更多
关键词 嵌入式网络化变电所 电能量管理系统 实时操作系统 嵌入式处理器
在线阅读 下载PDF
基于ARM嵌入式微处理器网络通信平台的实现 被引量:2
15
作者 董立亭 李新华 陈锐 《计算机仿真》 CSCD 2008年第9期163-166,共4页
根据嵌入式系统与软、硬件结合紧密的特点,在基于ARM微处理器的嵌入式系统上移植实时内核μC/OS-II操作系统,并以此平台为基础,针对μC/OS-II操作系统不支持TCP/IP网络通信的问题,实现了将免费开源的TCP/IP协议栈LwIP移植到μC/OS-II操... 根据嵌入式系统与软、硬件结合紧密的特点,在基于ARM微处理器的嵌入式系统上移植实时内核μC/OS-II操作系统,并以此平台为基础,针对μC/OS-II操作系统不支持TCP/IP网络通信的问题,实现了将免费开源的TCP/IP协议栈LwIP移植到μC/OS-II操作系统上,解决了μC/OS-II操作系统的网络通信问题。开发板和局域网中的PC机网络通信实验表明,实现了嵌入式系统下TCP/IP协议栈的基本功能。构成一套完整的嵌入式系统网络通信平台,为嵌入式系统与In-ternet的网络互连提供了一种解决方法。 展开更多
关键词 移植 嵌入式微处理器 操作系统 网卡驱动
在线阅读 下载PDF
众核处理器上的高性能网络入侵检测系统 被引量:1
16
作者 姜海洋 谢高岗 《高技术通讯》 CAS CSCD 北大核心 2014年第9期935-941,共7页
为提高网络入侵检测系统(NIDS)在互联网流量和网络攻击数量增长下的性能,进行了在多核处理器上利用并行结构提高NIDS处理能力的研究。首先实现了NIDS在TILERA-GX36众核处理器上的数据并行(RTC)和任务并行(SPL)这两种并行机构方法,实验... 为提高网络入侵检测系统(NIDS)在互联网流量和网络攻击数量增长下的性能,进行了在多核处理器上利用并行结构提高NIDS处理能力的研究。首先实现了NIDS在TILERA-GX36众核处理器上的数据并行(RTC)和任务并行(SPL)这两种并行机构方法,实验结果表明众核处理器上丰富的计算资源支持大量并行的NIDS实例,但同时也带来严重的资源竞争和冲突,系统并行化开销大大增加。为此,提出了一种基于共享的RTC方法,即SRTC方法,和已有方法相比,SRTC方法解决了RTC模型内存占用线性增长的问题,同时避免了SPL模型中的线程间通信开销。以开源NIDS软件Snort为基础,在TILERA-GX36众核处理器上对SRTC方法进行了实现和验证,实验结果证明采用SRTC的并行系统获得了类似线性的加速比,当加载超过7000条NIDS真实规则条目时,系统能够处理包长为1K字节的10Gbps的网络流量。 展开更多
关键词 众核处理器 网络入侵检测系统(NIDS) 并行结构
在线阅读 下载PDF
基于嵌入式DSP以太网接口的设计与实现 被引量:3
17
作者 刘晓杰 赵晓晖 顾海军 《微计算机信息》 北大核心 2008年第17期180-181,271,共3页
本文以数字信号处理器和网络控制器为核心,设计了嵌入式DSP系统接入以太网硬件平台,并简化网络层次体系结构,完成相应的网络应用软件的设计,实现了嵌入式系统通过以太网与计算机进行通信功能。
关键词 嵌入式系统 网络接口 数字信号处理器
在线阅读 下载PDF
基于DM9000A的嵌入式以太网接口设计与实现 被引量:26
18
作者 施勇 温阳东 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2011年第4期519-524,共6页
文章提出了一种基于32位ARM处理器LPC2468和以太网控制器DM9000A的嵌入式以太网接口设计方法。硬件方面主要涉及以太网网络接口电路的设计,软件方面主要涉及以太网控制芯片驱动程序和上层网路协议。该嵌入式系统网络接入方案具有硬件接... 文章提出了一种基于32位ARM处理器LPC2468和以太网控制器DM9000A的嵌入式以太网接口设计方法。硬件方面主要涉及以太网网络接口电路的设计,软件方面主要涉及以太网控制芯片驱动程序和上层网路协议。该嵌入式系统网络接入方案具有硬件接口简单、外围器件少、价格低廉、开发周期短等特点。 展开更多
关键词 嵌入式系统 LPC2468处理器 DM9000A控制器 网络驱动 TCP/IP网络协议栈
在线阅读 下载PDF
基于以太网或GSM网的嵌入式电能量遥测系统 被引量:12
19
作者 陈耀武 俞露 汪乐宇 《电力系统自动化》 EI CSCD 北大核心 2003年第15期80-83,共4页
提出并设计了基于以太网或GSM网的嵌入式电能量遥测系统。该系统设计以高性能嵌入式处理器和嵌入式实时操作系统为核心。系统通过GSM网进行数据通信 ,或通过以太网进行网络通信 ,具有高可靠性、高实时性和运行费用低的特点。论述了系统... 提出并设计了基于以太网或GSM网的嵌入式电能量遥测系统。该系统设计以高性能嵌入式处理器和嵌入式实时操作系统为核心。系统通过GSM网进行数据通信 ,或通过以太网进行网络通信 ,具有高可靠性、高实时性和运行费用低的特点。论述了系统软、硬件设计 。 展开更多
关键词 电能计量管理 以太网 GSM网 嵌入式实时操作系统 嵌入式处理器
在线阅读 下载PDF
网络处理器中最长匹配算法的优化 被引量:1
20
作者 陈静 吴非 黄祚 《计算机工程》 CAS CSCD 北大核心 2007年第5期106-108,111,共4页
传统的最长匹配路由算法都是基于双线程并行查找方法来实现的,没有充分利用新一代网络处理器无延时线程切换和可编程的特点。该文基于IXP2350平台对传统的最长匹配算法进行了优化改进,充分利用硬件特性和微引擎中异步内存读写的特点,用... 传统的最长匹配路由算法都是基于双线程并行查找方法来实现的,没有充分利用新一代网络处理器无延时线程切换和可编程的特点。该文基于IXP2350平台对传统的最长匹配算法进行了优化改进,充分利用硬件特性和微引擎中异步内存读写的特点,用单线程来完成整个路由的查找。实验测试结果表明,这种优化改进使路由器的包转发效率提高了20%。 展开更多
关键词 网络处理器 最长匹配算法 嵌入式系统 微引擎 微码
在线阅读 下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部